完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>
UC1525B /1527B系列脈寬調(diào)制器集成電路設(shè)計(jì)用于設(shè)計(jì)所有類型的開關(guān)電源時(shí)提供更高的性能和更少的外部元件數(shù)量。片內(nèi)+ 5.1V埋入式齊納基準(zhǔn)電壓調(diào)整為±0.75%,誤差放大器的輸入共模范圍包括參考電壓,無需外部電阻。振蕩器的同步輸入允許多個(gè)單元從屬或單個(gè)單元與外部系統(tǒng)時(shí)鐘同步。 CT和放電端子之間的單個(gè)電阻提供大范圍的死區(qū)時(shí)間調(diào)整。這些器件還具有內(nèi)置軟啟動(dòng)電路,僅需外部定時(shí)電容。關(guān)斷端子控制軟啟動(dòng)電路和輸出級,通過脈沖關(guān)斷的PWM鎖存器提供瞬時(shí)關(guān)閉,以及具有更長關(guān)斷命令的軟啟動(dòng)循環(huán)。這些功能也由欠壓鎖定控制,該輸出保持輸出關(guān)閉,軟啟動(dòng)電容在低于正常輸入電壓時(shí)放電。該鎖定電路包括大約500mV的遲滯,用于無抖動(dòng)操作。這些PWM電路的另一個(gè)特征是跟隨比較器的鎖存器。一旦PWM脈沖因任何原因終止,輸出將在該周期內(nèi)保持關(guān)閉狀態(tài)。鎖存器隨每個(gè)時(shí)鐘脈沖復(fù)位。輸出級是圖騰柱設(shè)計(jì),能夠提供或吸收超過200mA的電流。 UC1525B輸出級具有NOR邏輯,為OFF狀態(tài)提供LOW輸出。 UC1527B使用OR邏輯,當(dāng)關(guān)閉時(shí)產(chǎn)生高輸出電平。
| ? |
|---|
| Control Method |
| Vin (Min) (V) |
| Vin (Max) (V) |
| Topology |
| Duty Cycle (Max) (%) |
| Frequency (Max) (kHz) |
| UVLO Thresholds On/Off (V) |
| Features |
| Rating |
| Operating Temperature Range (C) |
| Package Group |
| Package Size: mm2:W x L (PKG) |
| ? |
| UC1525B |
|---|
| Voltage ? ? |
| 8 ? ? |
| 35 ? ? |
| Boost Flyback Forward Full-Bridge Half-Bridge Push-Pull ? ? |
| 50 ? ? |
| 500 ? ? |
| 7/6.8 ? ? |
| Error Amplifier Soft Start Synchronization Pin Multi-topology ? ? |
| Military ? ? |
| -55 to 125 ? ? |
| CDIP ? ? |
| See datasheet (CDIP) ? ? |
| 無樣片 |