91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

電子發(fā)燒友App

硬聲App

掃碼添加小助手

加入工程師交流群

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

電子發(fā)燒友網(wǎng)>可編程邏輯>CorePWM的原理及采用FPGA技術(shù)實現(xiàn)PWM IP核的設(shè)計

CorePWM的原理及采用FPGA技術(shù)實現(xiàn)PWM IP核的設(shè)計

收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴

評論

查看更多

相關(guān)推薦
熱點推薦

USB IP的設(shè)計及FPGA驗證

      介紹了一款可配置的USB IP設(shè)計,重點描述USB IP的結(jié)構(gòu)劃分,詳細闡述了各模塊的設(shè)計思想。為了提高USB lP的可重用性,本USB IP設(shè)計了總線適配器,經(jīng)
2010-07-17 10:39:513124

AVR AT90S1200 IP設(shè)計及復(fù)用技術(shù)

采用基于IP復(fù)用技術(shù)進行設(shè)計是減小這一差距惟一有效的途徑,IP復(fù)用技術(shù)包括兩個方面的內(nèi)容:IP生成和IP復(fù)用。文中采用IP復(fù)用方法和SOC技術(shù)基于AVR 8位微處理器AT90S1200IP Core設(shè)計專
2012-01-12 14:22:472515

MIPSfpga處理器IP設(shè)計方案

課程的地方在于首次采用了一款純粹的商用軟CPU用于研究目的,用戶可以在此課程的系統(tǒng)集成環(huán)境下詳細、深入的探索計算機架構(gòu)。 MIPSfpga使用一款MIPS系列軟IP具體來講是microAptiv,PIC32MK處理器采用的既是此款軟。該面向的是可編程邏
2018-05-21 10:17:018273

基于IP橋接技術(shù)實現(xiàn)密碼算法多IP集成的應(yīng)用方案設(shè)計

在分析上述兩種集成方法基礎(chǔ)上,本文基于方法二,給出了一種改進的多IP集成設(shè)計方法。方法采用IP橋接技術(shù),將同一雙端口存儲器與不同IP 進行動態(tài)重構(gòu),實現(xiàn)IP集成。與方法一相比,采用IP橋接
2020-09-08 17:58:004232

FPGA優(yōu)質(zhì)開源模塊-SRIO IP的使用

本文介紹一個FPGA常用模塊:SRIO(Serial RapidIO)。SRIO協(xié)議是一種高速串行通信協(xié)議,在我參與的項目中主要是用于FPGA和DSP之間的高速通信。有關(guān)SRIO協(xié)議的詳細介紹網(wǎng)上有很多,本文主要簡單介紹一下SRIO IP的使用和本工程的源代碼結(jié)構(gòu)。
2023-12-12 09:19:083688

FPGA利用DMA IP實現(xiàn)ADC數(shù)據(jù)采集

DMA IP實現(xiàn)高效數(shù)據(jù)傳輸?shù)牟襟E,包括創(chuàng)建項目、配置ADC接口、添加和連接DMA IP、設(shè)計控制邏輯、生成比特流、軟件開發(fā)及系統(tǒng)集成。文章還強調(diào)了系統(tǒng)實現(xiàn)中不可或缺的ip_repo文件的重要性和作用。
2025-07-29 14:12:224847

FPGA IP的相關(guān)問題

我用的是xinlinx spartan6 FPGA,我想知道它的IPRAM是與FPGA獨立的,只是集成在了一起呢,還是占用了FPGA的資源來形成一個RAM?如果我以ROM的形式調(diào)用該IP,在
2013-01-10 17:19:11

FPGA H.265IP簡介

的提升。同時也給運算增加了難度,對并行化運算、靈活化運算提出了更高的運算。三、FPGA H.265IP簡介1.性能摘要2.特點?H.265幀速率:1fps-60fps?支持雙流輸出?支持投資回報率
2019-03-08 10:47:22

FPGA上對OC8051IP的修改與測試

FPGA上對OC8051IP的修改與測試FPGA上對OC8051IP的修改與測試單片機與嵌入式系統(tǒng) 解放軍信息工程大學 楊先文 李崢引 言20世紀80年代初,Intel公司推出了MCS-51
2012-08-11 11:41:47

FPGA嵌入8051單片機 IP編程

FPGA嵌入8051單片機 IP編程,編寫的c語言矩陣鍵盤程序可以在stc89c54單片機上正常工作,但是下載到FPGA中8051單片機ip的rom中,不能正常工作,求指教
2013-07-25 21:27:44

FPGAIP使用技巧

FPGAIP使用技巧主要包括以下幾個方面: 理解IP的概念和特性 : IP是指用硬件描述語言(如VHDL或Verilog)描述的功能塊,但并不涉及具體的電路實現(xiàn)細節(jié)。它通常只經(jīng)過功能
2024-05-27 16:13:24

FPGA的圖像處理IP

有誰知道現(xiàn)在國內(nèi)外有哪些公司賣FPGA的圖像處理相關(guān)的IP?
2015-04-28 21:34:24

采用FPGA實現(xiàn)SVPWM調(diào)制算法

1. 為什么要使用FPGA實現(xiàn)在全控型電力電子開關(guān)器件出現(xiàn)以后,為了改善交流電動機變壓變頻調(diào)速系統(tǒng)的性能,科技工作者在20世紀80年代開發(fā)出了應(yīng)用脈寬調(diào)制(PWM)技術(shù)的變壓變頻器,由于它的優(yōu)良
2022-01-20 09:34:26

采用IP模塊實現(xiàn)PCI接口設(shè)計

、不利于系統(tǒng)的升級優(yōu)化,難于應(yīng)用。為此,各大FPGA廠商紛紛推出基于各自可編程邏輯器件結(jié)構(gòu)與工藝的PCI IP模塊(軟、固或硬核)。 Xilinx,Altera,Actel及QuickLogic等公司
2019-05-08 07:00:46

采用Avalon總線接口實現(xiàn)UPFC控制器IP設(shè)計

形數(shù)據(jù)和3路相位分別相差2π/3的三角載波波形數(shù)據(jù)。由于UPFC控制系統(tǒng)采用SPWM調(diào)制技術(shù),所以要求UPFC控制器IP輸出的正弦波頻率應(yīng)跟電網(wǎng)頻率保持一致,輸出的正弦波幅值和相位可以根據(jù)需要進行調(diào)節(jié);而輸出
2019-06-03 05:00:05

采用EDA軟件和FPGA實現(xiàn)IP保護技術(shù)

(Intellectual Property)。IP由相應(yīng)領(lǐng)域的專業(yè)人員設(shè)計,并經(jīng)反復(fù)驗證。IP的擁有者可通過出售IP獲取利潤。利用IP,設(shè)計者只需做很少設(shè)計就可實現(xiàn)所需系統(tǒng)。基于IP的模塊化設(shè)計可縮短
2019-07-29 08:33:45

采用IP與系統(tǒng)的接口技術(shù)

開放協(xié)議—IP在SoC設(shè)計中的接口技術(shù)
2019-05-27 09:52:01

ATM流量控制器IP的設(shè)計和實現(xiàn)

可以移植到不同的半導體工藝中去生產(chǎn)集成電路芯片。隨著CPLD/FPGA的規(guī)模越來越大,設(shè)計越來越復(fù)雜,使用IP是一個趨勢?! ”疚难芯苛薃TM流量控制的原理,并給出了一種IP實現(xiàn)方法,該IP不僅可以用于獨立芯片,還可以作為系統(tǒng)的一個子模塊直接調(diào)用。
2011-09-27 11:54:25

Altera系列FPGA芯片IP詳細分解

Altera系列FPGA芯片IP詳解
2020-06-28 13:51:01

LCD的通用驅(qū)動電路IP設(shè)計

。本文設(shè)計的可驅(qū)動不同規(guī)模LCD的驅(qū)動電路IP采用FPGA實現(xiàn)的,能有效克服電路系統(tǒng)復(fù)雜和高成本這兩個缺點。
2012-08-12 12:28:42

LDPC碼IP求購

論壇里面的大神們,有沒有已經(jīng)完成LDPC碼編譯碼算法的FPGA實現(xiàn),本人目前在做這方面的項目,時間比較緊,緊急求購IP。。
2012-04-16 23:43:28

LabVIEW FPGA CORDIC IP的arctan使用方法

使用LabVIEW FPGA模塊中的CORDIC IP,配置arctan(X/Y)算法,配置完成之后,IP只有一個輸入。我參考網(wǎng)上VHDL CORDIC IP,說是將XY合并了,高位X低位Y。不知道在LabVIEW中如何將兩個值X、Y合并成一個(X、Y均為定點數(shù))。具體情況如下圖:
2019-09-10 20:07:07

USB_OTG_IP中AMBA接口的設(shè)計與FPGA實現(xiàn)

USB_OTG_IP中AMBA接口的設(shè)計與FPGA實現(xiàn)
2012-08-06 11:40:55

Xilinx系列FPGA芯片IP詳解

`Xilinx系列FPGA芯片IP詳解(完整高清書簽版)`
2017-06-06 13:15:16

xilinx FPGA的FFT IP的調(diào)用

有沒有大神可以提供xilinx FPGA的FFT IP的調(diào)用的verilog 的參考程序,最近在學習FFT的IP的使用,但是仿真結(jié)果有問題,所以想找些參考設(shè)計,謝謝
2016-12-25 17:05:38

一種基于FPGA的可配置FFT IP實現(xiàn)設(shè)計

摘要針對FFT算法基于FPGA實現(xiàn)可配置的IP采用基于流水線結(jié)構(gòu)和快速并行算法實現(xiàn)了蝶形運算和4k點FFT的輸入點數(shù)、數(shù)據(jù)位寬、分解基自由配置。使用Verilog語言編寫,利用ModelSim
2019-07-03 07:56:53

什么是CorePWM

什么是CorePWM? PWM的控制方法,有什么優(yōu)點?
2021-04-15 06:29:05

關(guān)于FPGA IP

對于深入學習使用FPGA的小伙伴們,特別是一些復(fù)雜的、大規(guī)模的設(shè)計應(yīng)用,適宜的IP核對開發(fā)能起到事半功倍的作用。IP的概念與我們sdk里庫的概念相似。IP即電路功能模塊,用戶可以直接調(diào)用這些模塊
2024-04-29 21:01:16

關(guān)于fpgaIP

quartus ii9.0創(chuàng)建的ip,生成的一些文件,(.qip、 add_sub_bb.v、add_sub.v)這些文件都有用嗎,想在其他工程里調(diào)用這些IP,這幾個文件全部要添加嗎?
2013-07-02 17:20:01

基于FPGA的16位數(shù)據(jù)路徑的AESIP

基于FPGA的16位數(shù)據(jù)路徑的AESIP提出一種基于FPGA 的16位數(shù)據(jù)路徑的高級加密標準AES IP設(shè)計方案。該方案采用有限狀態(tài)機實現(xiàn),支持密鑰擴展、加密和解密。密鑰擴展采用非并行密鑰擴展
2012-08-11 11:53:10

基于FPGAIP8051上實現(xiàn)TCPIP的設(shè)計

基于FPGAIP8051上實現(xiàn)TCPIP的設(shè)計
2012-08-06 12:18:28

基于FPGAIP的DDS信號發(fā)生器如何用IP

我畢業(yè)設(shè)計要做一個基于FPGAIP的DDS信號發(fā)生器,但是我不會用DDS的IP,有沒有好人能發(fā)我一份資料如何用IP的呀。我的瀏覽器下載不了網(wǎng)站上的資料,所以只能發(fā)帖求幫忙了。
2015-03-10 11:46:40

基于FPGA的FFT和IFFT IP應(yīng)用實例

基于FPGA的FFT和IFFT IP應(yīng)用實例AT7_Xilinx開發(fā)板(USB3.0+LVDS)資料共享騰訊鏈接:https://share.weiyun.com/5GQyKKc百度網(wǎng)盤鏈接
2019-08-10 14:30:03

基于FPGA的數(shù)據(jù)采集控制器IP的設(shè)計方案和實現(xiàn)方法研究

此提供了新的解決方案。IP(IP Core)是具有特定電路功能的硬件描述語言程序,可較方便地進行修改和定制,以提高設(shè)計效率[3]。本文研究了基于FPGA的數(shù)據(jù)采集控制器IP 的設(shè)計方案和實現(xiàn)方法,該IP既可以應(yīng)用在獨立IC芯片上,還可作為合成系統(tǒng)的子模塊直接調(diào)用,實現(xiàn)IP的復(fù)用。
2019-07-09 07:23:09

基于IPFPGA設(shè)計方法是什么?

的分類和特點是什么?基于IPFPGA設(shè)計方法是什么?
2021-05-08 07:07:01

基于IP的PCI總線接口設(shè)計與實現(xiàn)

本文的應(yīng)用背景為某一工業(yè)測控系統(tǒng),該系統(tǒng)采用FPGA實現(xiàn)測量數(shù)據(jù)的采集和控制信號的輸出,通過定制PCI接口IP實現(xiàn)一個32位目標設(shè)備的PCI總線接口轉(zhuǎn)換。PCI選用AlteraPCI編譯器所包括
2018-12-04 10:35:21

基于IP的SoC接口技術(shù)

引言隨著半導體技術(shù)的發(fā)展,深亞微米工藝加工技術(shù)允許開發(fā)上百萬門級的單芯片,已能夠?qū)⑾到y(tǒng)級設(shè)計集成到單個芯片中即實現(xiàn)片上系統(tǒng)SoC。IP的復(fù)用是SoC設(shè)計的關(guān)鍵,但困難在于缺乏IP與系統(tǒng)的接口標準
2019-06-11 05:00:07

基于IP的Viterbi譯碼器實現(xiàn)

【摘要】:Viterbi譯碼器在通信系統(tǒng)中應(yīng)用非常普遍,針對采用DSP只能進行相對較低速率的Vit-erbi譯碼的問題,人們開始采用FPGA實現(xiàn)高速率Viterbi譯碼。本文首先簡單描述了
2010-04-26 16:08:39

基于DDS技術(shù)三相功率可控PWM信號的FPGA該怎么實現(xiàn)

脈寬調(diào)制技術(shù)(PWM)目前廣泛應(yīng)用在電力、電子、微型計算機、自動控制等多個學科領(lǐng)域。本設(shè)計采用基于FPGA的直接數(shù)字頻率合成(DDS)技術(shù),通過D/A轉(zhuǎn)換進行程控放大,實現(xiàn)了三相功率可控的PWM信號。
2019-08-26 06:54:24

基于DDS原理和FPGA技術(shù)的基本信號發(fā)生器設(shè)計

信息顯示在LCD液晶顯示屏上。各硬件模塊之間的協(xié)調(diào)工作通過嵌入式軟處理器NiosⅡ用編程實現(xiàn)控制。本設(shè)計所搭建的LCD12864控制器是通過編程實現(xiàn)IP。關(guān)鍵詞:DDS;FPGA技術(shù);順序存儲;NiosⅡ;IP
2019-06-21 07:10:53

如何采用EDA或FPGA實現(xiàn)IP保護?

(IntellectualProperty)。IP由相應(yīng)領(lǐng)域的專業(yè)人員設(shè)計,并經(jīng)反復(fù)驗證。IP的擁有者可通過出售IP獲取利潤。利用IP,設(shè)計者只需做很少設(shè)計就可實現(xiàn)所需系統(tǒng)?;?b class="flag-6" style="color: red">IP的模塊化設(shè)計可縮短設(shè)計周期,提高設(shè)計質(zhì)量?,F(xiàn)場
2019-09-03 07:44:22

如何根據(jù)Xilinx官方提供的技術(shù)參數(shù)來實現(xiàn)IP的讀寫控制

Xilinx 官方提供的技術(shù)參數(shù)來實現(xiàn)IP 的寫控制。寫命令和寫數(shù)據(jù)總線介紹DDR3 SDRAM控制器IP
2022-02-08 07:08:01

如何設(shè)計RS232異步串行口IP?

on Chip)是以嵌入式系統(tǒng)為核心,以IP復(fù)用技術(shù)為基礎(chǔ),集軟、硬件于一體的設(shè)計方法。使用IP復(fù)用技術(shù),將UART集成到FPGA器件上,可增加系統(tǒng)的可靠性,縮小PCB板面積;其次由于IP的特點
2019-08-20 07:53:46

開放協(xié)議:IP在SoC設(shè)計中的接口技術(shù)

本文介紹了IP的概念及其在SoC設(shè)計中的應(yīng)用,討論了為提高IP的復(fù)用能力而采用IP與系統(tǒng)的接口技術(shù)。引言隨著半導體技術(shù)的發(fā)展,深亞微米工藝加工技術(shù)允許開發(fā)上百萬門級的單芯片,已能夠?qū)⑾到y(tǒng)級
2018-12-11 11:07:21

怎么在FPGA上對OC8051 IP的修改與測試?

本文在分析OpenCores網(wǎng)站提供的一款OC8051IP的基礎(chǔ)上,給出了一種仿真調(diào)試方案;利用該方案指出了其中若干邏輯錯誤并對其進行修改,最終完成了修改后IPFPGA下載測試。
2021-05-08 06:22:32

怎么才能在嵌入FPGAIP8051上實現(xiàn)TCP/IP的設(shè)計?

怎么才能在嵌入FPGAIP8051上實現(xiàn)TCP/IP的設(shè)計?
2021-04-29 06:51:27

怎么設(shè)計基于FPGAIP8051上實現(xiàn)TCP/IP?

的其它設(shè)計部分盡量不相關(guān)。為了滿足上述的要求, 在FPGA中嵌入一個比較理想的選擇, 而這個即通用又控制簡單的IP最好選擇8051微處理器。
2019-08-26 06:27:15

請問FPGA的高速多通道數(shù)據(jù)采集控制器IP設(shè)計怎么實現(xiàn)?

本文介紹的在電能質(zhì)量監(jiān)測系統(tǒng)中信號采集模塊控制器的 IP,是采用硬件描述語言來實現(xiàn)的。
2021-04-08 06:33:16

基于FPGA的UART IP設(shè)計與實現(xiàn)

本文設(shè)計了一種基于 FPGA 的UART ,該符合串行通信協(xié)議,具有模塊化、兼容性和可配置性,適合于SoC 應(yīng)用。設(shè)計中使用Verilog HDL 硬件描述語言在Xilinx ISE 環(huán)境下進行設(shè)計、仿真,
2009-11-27 15:48:5120

基于FPGA的低成本AES IP的設(shè)計與實現(xiàn)

用硬件實現(xiàn)數(shù)據(jù)加密已成為信息安全的主流方向。本文提出了一種基于FPGA 的低成本的AES IP實現(xiàn)方案。該方案輪內(nèi)部系統(tǒng)資源共用,減少了系統(tǒng)資源的占用。輸入密鑰與輸入數(shù)據(jù)
2010-01-06 15:11:0311

USB設(shè)備接口IP的設(shè)計

USB設(shè)備接口IP的設(shè)計:討論了用Verilog硬件描述語言來實現(xiàn)USB設(shè)備接口IP的方法,并進行了FPGA的驗證。簡要介紹USB系統(tǒng)的體系結(jié)構(gòu),重點描述USB設(shè)備接口IP的結(jié)構(gòu)劃分和各模塊的
2010-01-08 18:15:3822

基于Wishbone片上總線的IP的互聯(lián)

FPGA 技術(shù)為基礎(chǔ),以Verilog HDL 為載體,設(shè)計了遵守Wishbone 片上總線規(guī)范的IP 接口,實現(xiàn)了片上系統(tǒng)的IP 互聯(lián)。
2010-01-13 15:09:1413

基于NiosII處理器的通用AD IP的設(shè)計與實現(xiàn)

提出了一種采用基于NiosII處理器的通用AD IP實現(xiàn)嵌入式數(shù)據(jù)采集系統(tǒng)的新方案。它能將市面上任意一款A(yù)D芯片制作成IP并集成到NiosII系統(tǒng)中使用,且整個IP的控制與運算邏輯由
2010-07-30 11:39:1650

開放協(xié)議—IP在SoC設(shè)計中的接口技術(shù)

摘    要:本文介紹了IP的概念及其在SoC設(shè)計中的應(yīng)用,討論了為提高IP的復(fù)用能力而采用IP與系統(tǒng)的接口技術(shù)。 引言隨著半導體技術(shù)的發(fā)展,深亞微米工
2006-03-24 13:31:58945

開放協(xié)議—IP在SoC設(shè)計中的接口技術(shù)

摘    要:本文介紹了IP的概念及其在SoC設(shè)計中的應(yīng)用,討論了為提高IP的復(fù)用能力而采用IP與系統(tǒng)的接口技術(shù)。     關(guān)鍵詞:SoC;IP;
2006-06-07 11:11:532409

#FPGA點撥 生成FIFO的IP

fpgaIP
電子技術(shù)那些事兒發(fā)布于 2022-10-12 21:52:56

#FPGA點撥 如何驗證帶有IP的代碼

fpgaIP代碼
電子技術(shù)那些事兒發(fā)布于 2022-10-12 21:53:35

基于PCI IP的碼流接收卡的設(shè)計

基于PCI IP的碼流接收卡的設(shè)計 本文介紹了一種基于Altera公司的PCI接口IP的DVB碼流接收系統(tǒng)的硬件設(shè)計方案及設(shè)計要點的分析。該設(shè)計采用Altera公司的新一代FPGA
2009-09-26 18:02:08912

#硬聲創(chuàng)作季 #FPGA FPGA2-10 FPGA常用IP-鎖相環(huán)等-1

fpgaFPGIP
水管工發(fā)布于 2022-10-29 19:23:58

#硬聲創(chuàng)作季 #FPGA FPGA2-10 FPGA常用IP-鎖相環(huán)等-2

fpgaFPGIP
水管工發(fā)布于 2022-10-29 19:24:17

AMBA總線IP的設(shè)計

文章采用TOP-DOWN 的方法設(shè)計了 AMBA 總線IP !它包括AHB 和APB兩個子IP 所有AMBA結(jié)構(gòu)模塊均實現(xiàn)了RTL級建模
2011-07-25 18:10:5293

基于FPGA的DDS IP設(shè)計方案

以Altera公司的Quartus Ⅱ 7.2作為開發(fā)工具,研究了基于FPGA的DDS IP設(shè)計,并給出基于Signal Tap II嵌入式邏輯分析儀的仿真測試結(jié)果。將設(shè)計的DDS IP封裝成為SOPC Builder自定義的組件,結(jié)合
2012-04-05 16:04:3485

基于FPGAIP的數(shù)碼相框的設(shè)計和實現(xiàn)

本系統(tǒng)采用經(jīng)濟型的Cyclone II FPGA芯片作為核心,基于Nios II軟處理器,采用軟硬件結(jié)合的方式設(shè)計數(shù)碼相框并實現(xiàn)。
2013-01-08 11:07:159965

FPGAIP的生成

FPGAIP的生成,簡單介紹Quartus II生成IP的基本操作,簡單實用挺不錯的資料
2015-11-30 17:36:1512

基于FPGAIP設(shè)計技術(shù)

FPGAIP設(shè)計技術(shù)的系列資料,大家可以收集看下,這些都是我看過過濾后留下的,感覺不錯,希望對大家有幫助
2015-11-30 17:49:016

基于SOPC的步進電機加減速PWM控制器IP設(shè)計

基于SOPC的步進電機加減速PWM控制器IP設(shè)計
2016-05-03 13:52:5918

基于Xilinx_FPGA_IP的FFT算法的設(shè)計與實現(xiàn)

利用FPGAIP設(shè)計和實現(xiàn)FFT算法
2016-05-24 14:14:4737

PCI Express IP應(yīng)用參考設(shè)計

Xilinx FPGA工程例子源碼:PCI Express IP應(yīng)用參考設(shè)計
2016-06-07 14:13:4314

USB IP

Xilinx FPGA工程例子源碼:USB IP
2016-06-07 14:41:5713

基于FPGA的經(jīng)濟型MPEG2運動圖像編碼器IP設(shè)計

基于FPGA的經(jīng)濟型MPEG2運動圖像編碼器IP設(shè)計
2016-08-30 15:10:149

引入IP的三維FPGA結(jié)構(gòu)研究

引入IP的三維FPGA結(jié)構(gòu)研
2017-01-07 20:32:202

Flexray IP通信

電子設(shè)計工程 基于FPGA的Flexray IP通信的研究與實現(xiàn)
2017-08-30 16:08:3213

基于IP的PCI接口與具體功能的FPGA芯片設(shè)計

采用IP的設(shè)計方法,將外設(shè)組件互連標準(PCI)總線接口與具體功能應(yīng)用集成在一個FPGA上芯片, 提高了系統(tǒng)的集成度。在對PCI IP進行概述的基礎(chǔ)上,介紹了IP的設(shè)計方法,實現(xiàn)了PCI總線
2017-11-17 12:27:037056

基于IPFPGA設(shè)計方法

用戶邏輯和軟的綜合應(yīng)加合理的時序約束, 以滿足設(shè)計的要求, 約束條件可由綜合文件(Synthesis Script ) 給出。完成設(shè)計輸入后進入設(shè)計實現(xiàn)階段,在此階段固的網(wǎng)表和設(shè)計約束文件
2019-06-02 10:45:314182

FPGA實現(xiàn)基于Vivado的BRAM IP的使用

? Xilinx公司的FPGA中有著很多的有用且對整個工程很有益處的IP,比如數(shù)學類的IP,數(shù)字信號處理使用的IP,以及存儲類的IP,本篇文章主要介紹BRAM ?IP
2020-12-29 15:59:3913270

基于FPGA的TCP/IP協(xié)議的實現(xiàn)

基于FPGA的TCP/IP協(xié)議的實現(xiàn)說明。
2021-04-28 11:19:4754

基于可進化硬件EHW實現(xiàn)IP的改進設(shè)計

提出一種可進化IP的設(shè)計和實現(xiàn)方法。這種IP采用進化硬件的設(shè)計思想,將遺傳算法運用于硬件電路的設(shè)計中,使電路能根據(jù)當前的環(huán)境自動進行內(nèi)部電路的時化,從而生成最有效的電路,并能在普通的FPGA器件
2021-06-22 14:37:403382

ip設(shè)計電路特點

IP目前的IP設(shè)計已成為目前FPGA設(shè)計的主流方法之一,應(yīng)用專用集成電路(ASIC)或者可編輯邏輯器件(FPGA)的邏輯塊或數(shù)據(jù)塊。IP在SoC中的集成方式及應(yīng)用場景,芯片設(shè)計中的IP具有特定功能的可復(fù)用的標準性和可交易性,已經(jīng)成為集成電路設(shè)計技術(shù)的核心與精華。
2021-10-01 09:08:003100

FPGA-串口通信模塊(含IP

ARTIX-xlinx 版本FPGA 串口通信模塊(含IP
2022-06-20 11:07:2816

fpga ip是什么 常用fpga芯片的型號

 FPGA IP(Intellectual Property core)是指在可編程邏輯器件(Field-Programmable Gate Array,FPGA)中使用的可復(fù)用的設(shè)計模塊或功能片段。它們是預(yù)先編寫好的硬件設(shè)計代碼,可以在FPGA芯片上實現(xiàn)特定的功能。
2023-07-03 17:13:288969

從Xilinx FFT IPFPGA實現(xiàn)OFDM

筆者在校的科研任務(wù),需要用FPGA搭建OFDM通信系統(tǒng),而OFDM的核心即是IFFT和FFT運算,因此本文通過Xilinx FFT IP的使用總結(jié)給大家開個頭,詳細內(nèi)容可查看官方文檔PG109。
2023-07-10 10:43:182064

學習FPGAIP的正確打開方式

FPGA開發(fā)過程中,利用各種IP,可以快速完成功能開發(fā),不需要花費大量時間重復(fù)造輪子。
2023-08-07 15:43:191992

FPGA學習筆記:ROM IP的使用方法

,一旦寫入不能再修改或刪除,斷電不丟失。我們知道FPGA只有RAM,因此事實上在 FPGA 中通過 IP 生成的 ROM 或 RAM掉電內(nèi)容都會丟失。用 IP 生成的 ROM 模塊只是提前添加
2023-08-22 15:06:387616

HDLC協(xié)議IP的設(shè)計與實現(xiàn)

電子發(fā)燒友網(wǎng)站提供《HDLC協(xié)議IP的設(shè)計與實現(xiàn).pdf》資料免費下載
2023-11-08 15:45:335

FPGA實現(xiàn)基于Vivado的BRAM IP的使用

Xilinx公司的FPGA中有著很多的有用且對整個工程很有益處的IP,比如數(shù)學類的IP,數(shù)字信號處理使用的IP,以及存儲類的IP,本篇文章主要介紹BRAM IP的使用。 BRAM是FPGA
2023-12-05 15:05:023291

如何申請xilinx IP的license

在使用FPGA的時候,有些IP是需要申請后才能使用的,本文介紹如何申請xilinx IP的license。
2024-10-25 16:48:322275

已全部加載完成