資料介紹
FPGA可能會(huì)由于太多的高速SSO而對系統(tǒng)中的信號(或其它FPGA信號)帶來嚴(yán)重破壞,因?yàn)檫@會(huì)導(dǎo)致稱為同時(shí)切換噪聲(SSN)的噪聲。SSN也叫做地反彈或VCC反彈,對于單端標(biāo)準(zhǔn),SSN是在輸出由低到高時(shí)提供瞬態(tài)電流和由高到低時(shí)吸收瞬態(tài)電流的過程中,由多個(gè)輸出驅(qū)動(dòng)器同時(shí)切換和導(dǎo)致器件電壓與系統(tǒng)電壓之間的變化而引起的。
在高到低的轉(zhuǎn)換引起地反彈時(shí),由低到高轉(zhuǎn)換也會(huì)導(dǎo)致VCC下降。由于電容通常安放在VCC和接地層之間,因此SSN典型地存在于這兩個(gè)地方。由低到高轉(zhuǎn)變時(shí)地反彈也有可能出現(xiàn)。 于是,SSO變成了干擾信號,它會(huì)產(chǎn)生可能耦合到鄰近信號的噪聲。對于某個(gè)區(qū)域而言太多SSO可能會(huì)導(dǎo)致電源的擾動(dòng)。由于以下2個(gè)原因,SSO已經(jīng)變成一個(gè)必須認(rèn)真對待的問題:1. 切換時(shí)間大幅下降;2. 過孔尺寸和走線寬度的減小加上更大的板厚度已經(jīng)推高了板極電感,這將大幅增加出現(xiàn)地反彈的可能性。更大的負(fù)載電容也可能導(dǎo)致SSN,雖然程度上會(huì)輕一點(diǎn)。當(dāng)有效VCC低于期望值,從而導(dǎo)致I/O緩存的轉(zhuǎn)換速度低于期望速度時(shí),SSN也可能導(dǎo)致時(shí)序問題變得突出起來。
有幾個(gè)方法可以減小SSN。有些器件只需通過限制I/O標(biāo)準(zhǔn)的選擇就可簡化這個(gè)問題,但不是所有器件都能這么做。一些供應(yīng)商建議將高速總線輸出分布到整個(gè)裸片上,如果SSN是你唯一關(guān)注的問題,那么這絕對是一個(gè)很好的建議。不過,如果按照這個(gè)建議去做,有2個(gè)基本問題將會(huì)冒出來。
首先,這可能會(huì)帶來下游布通性問題,因?yàn)閷⑿盘柹⒉嫉秸麄€(gè)裸片上經(jīng)常會(huì)引起更多的走線交叉。而這就導(dǎo)致需要更多的信號布線層。其次,大多數(shù)設(shè)計(jì)在散布信號前也要求進(jìn)行仔細(xì)研究,因?yàn)楫?dāng)一個(gè)總線散布到特定的塊或區(qū)外時(shí)會(huì)引起塊/區(qū)間的兼容性問題。因此,如果你能在考慮布通性的同時(shí),小心地將一個(gè)較小的總線分布到一個(gè)或兩個(gè)塊/區(qū)域內(nèi),那么系統(tǒng)將會(huì)工作得很好。
如果你被一個(gè)具有相鄰高速切換輸出的設(shè)計(jì)所困擾,有好幾種技術(shù)能幫助你解決潛在??SSN問題。首先對你的設(shè)計(jì)進(jìn)行合適的布局和去耦合。對于去耦合,使用距離盡可能近的電源和地平面對,中間用一個(gè)SMT電容隔開。使用SMT電容進(jìn)行去耦合也有助于減小電感,而電感是產(chǎn)生系統(tǒng)噪聲的一個(gè)主要因素。
如果你仍然覺得需要使用去耦電容(為了減小SSN),應(yīng)該使得這些電容的位置盡可能靠近高速輸出引腳。Altera的一項(xiàng)研究發(fā)現(xiàn),如果這些電容到引腳的距離大于1英寸,在使用適當(dāng)?shù)腟MT電容去退耦時(shí),這些電容變得效率極低。其他減小SSN或者其可能產(chǎn)生影響的建議包括:避免將敏感信號(復(fù)位、時(shí)鐘和使能等)位于SSO附近;可能時(shí),使用較小偏移的輸出和使用最低電感的過孔;通過在合適位置插入延時(shí)使得輸出信號交替出現(xiàn)。即使已經(jīng)完成了PCB的生產(chǎn),這個(gè)建議仍然可以應(yīng)用。
參考將被連接到FPGA上的器件的相關(guān)資料。對于每個(gè)器件,確定最大輸入低電壓門限(單位毫伏)。這是FPGA驅(qū)動(dòng)該器件需要的最大電壓,所以該設(shè)備仍然可以檢測到一個(gè)有效邏輯低狀態(tài)(最大VIL值)。同樣,還要確定器件可以容忍且能繼續(xù)工作的最大輸入負(fù)脈沖信號(單位毫伏)。
在某些情況下,最大容許的地反彈可能不是或者不僅是以上給出的值。而是要通過獲得最大輸入低電壓門限的最小值、最大輸入負(fù)脈沖信號、或者所有器件的最大地反彈來確定最大的系統(tǒng)地反彈。
然后,根據(jù)具有相似負(fù)載特點(diǎn)的網(wǎng)絡(luò)連接的數(shù)目和種類對類似的FPGA總線進(jìn)行分組。接著研究每個(gè)部分、區(qū)域或者塊的電源和接地引腳數(shù)目,還有對于所使用的每個(gè)I/O標(biāo)準(zhǔn),每個(gè)電源和接地管腳對所允許的SSO數(shù)目。這些數(shù)目可以用于計(jì)算每個(gè)組的總電容負(fù)載和每個(gè)輸出驅(qū)動(dòng)的電容,以確定可以容忍的SSO最大值。
你也應(yīng)該咨詢供應(yīng)商以確定基于每個(gè)塊和每一對塊你是否超過了推薦的SSO數(shù)目,前提是供應(yīng)商已經(jīng)研究了這些問題。同時(shí),因?yàn)橛卸鄠€(gè)因素會(huì)導(dǎo)致SSN,所以最好建立一個(gè)具有內(nèi)置抗噪聲性能的魯棒系統(tǒng)。否則,就使用針對每個(gè)引腳限制I/O標(biāo)準(zhǔn)的器件,這樣就可以減少可能的SSN問題。
差分信
在FPGA設(shè)計(jì)中,你可能會(huì)發(fā)現(xiàn)對差分信號的處理存在最多的爭議。類似于SSN,最好從供應(yīng)商、書籍和用戶群獲得盡可能多的信息。同時(shí),在確定某個(gè)方案前咨詢你的布局部門以了解他們推薦的建議和信息。
主要爭論開始于差分信號對是否應(yīng)該采用寬邊耦合還是邊緣耦合,以及每對之間到底應(yīng)該存在多少耦合。答案通常是“根據(jù)具體情況確定”,所以需要進(jìn)行具體研究。
如果你不能確定對于一個(gè)單端信號為什么需要選擇差分I/O標(biāo)準(zhǔn),答案很簡單。使用差分信號,你幾乎可以完全控制信號的回路。因?yàn)檫@是信號對的一部分,而且理論上在任何一個(gè)接地(或者電源)平面上不應(yīng)該出現(xiàn)來自信號對的電流。
這里假設(shè)走線對具有相等長度,布設(shè)在相鄰區(qū)域且間距不變,走線阻抗恒定且匹配。此外,利用單端信號,你很難控制信號回程,而且測試一個(gè)信號的返回也可能徒勞無益。
差分信號的主要缺點(diǎn)是他們需要兩根走線彼此臨近。當(dāng)在一個(gè)PCB上分配幾百個(gè)差分信號時(shí)這可能是個(gè)難點(diǎn)。
本文轉(zhuǎn)載自
(mbbeetchina)
下載該資料的人也在下載
下載該資料的人還在閱讀
更多 >
- FPGA_ASIC-MAC在FPGA中的高效實(shí)現(xiàn)
- FPGA在視頻處理中的應(yīng)用綜述 19次下載
- FPGA在物聯(lián)網(wǎng)應(yīng)用中的優(yōu)勢資料下載
- 時(shí)序分析是FPGA如何設(shè)計(jì)?資料下載
- FPGA到底有多厲害?資料下載
- 基于FPGA的電機(jī)智能驅(qū)動(dòng)控制系統(tǒng)設(shè)計(jì)資料下載
- FPGA設(shè)計(jì)中常用的復(fù)位設(shè)計(jì)資料下載
- FPGA設(shè)計(jì)經(jīng)驗(yàn)技巧,用數(shù)學(xué)思維來簡化設(shè)計(jì)邏輯!資料下載
- 為什么電感并聯(lián)會(huì)減小總電感量資料下載
- 如何減小共模輻射?資料下載
- 機(jī)器視覺應(yīng)用,CPU還是FPGA?資料下載
- 小波分析在MATLAB中的相關(guān)知識(shí)資料下載
- FPGA教程之CPLD和FPGA的配置與下載的詳細(xì)資料說明 20次下載
- 如何使用FPGA在視頻圖像領(lǐng)域的應(yīng)用視頻教程資料免費(fèi)下載 16次下載
- 基于FPGA的調(diào)焦電路設(shè)計(jì)方案資料下載 10次下載
- 如何利用Verilog HDL在FPGA上實(shí)現(xiàn)SRAM的讀寫測試 4.1k次閱讀
- FPGA在醫(yī)療成像設(shè)備中的應(yīng)用 1.4k次閱讀
- 中科億海微FPGA+ARM核心板在自動(dòng)噴漆設(shè)備中的應(yīng)用 1.2k次閱讀
- FPGA中塊RAM的分布和特性 4.8k次閱讀
- FPGA中關(guān)于SPI的使用 1.5k次閱讀
- Xilinx FPGA獨(dú)立的下載和調(diào)試工具LabTools下載、安裝、使用教程 9.2k次閱讀
- 電路設(shè)計(jì)中減小電磁干擾的去耦電容 2k次閱讀
- 如何在穩(wěn)定直流信號中減小和抑制紋波噪聲 5.6k次閱讀
- FPGA和SoC在設(shè)計(jì)中面臨小尺寸和低成本挑戰(zhàn),如何解決 1.3k次閱讀
- Artix7板子中調(diào)試FPGA不能啟動(dòng)的問題 4k次閱讀
- 在EMC設(shè)計(jì)中,如何減小出現(xiàn)問題的概率? 5.6k次閱讀
- 分享FPGA設(shè)計(jì)中信號完整性需要注意的幾個(gè)方面 5.6k次閱讀
- 如何將MCU應(yīng)用到FPGA中:關(guān)于FPGA(1) 4.3k次閱讀
- 在FPGA開發(fā)中盡量避免全局復(fù)位的使用?(2) 1.2k次閱讀
- 在FPGA開發(fā)中盡量避免全局復(fù)位的使用?(5) 1.3k次閱讀
下載排行
本周
- 1MDD品牌三極管MMBT3906數(shù)據(jù)手冊
- 2.33 MB | 次下載 | 免費(fèi)
- 2MDD品牌三極管S9012數(shù)據(jù)手冊
- 2.62 MB | 次下載 | 免費(fèi)
- 3聯(lián)想flex2-14D/15D說明書
- 4.92 MB | 次下載 | 免費(fèi)
- 4收音環(huán)繞擴(kuò)音機(jī) AVR-1507手冊
- 2.50 MB | 次下載 | 免費(fèi)
- 524Pin Type-C連接器設(shè)計(jì)報(bào)告
- 1.06 MB | 次下載 | 免費(fèi)
- 6新一代網(wǎng)絡(luò)可視化(NPB 2.0)
- 3.40 MB | 次下載 | 免費(fèi)
- 7MS1000TA 超聲波測量模擬前端芯片技術(shù)手冊
- 0.60 MB | 次下載 | 免費(fèi)
- 8MS1022高精度時(shí)間測量(TDC)電路數(shù)據(jù)手冊
- 1.81 MB | 次下載 | 免費(fèi)
本月
- 1愛華AIWA HS-J202維修手冊
- 3.34 MB | 37次下載 | 免費(fèi)
- 2PC5502負(fù)載均流控制電路數(shù)據(jù)手冊
- 1.63 MB | 23次下載 | 免費(fèi)
- 3NB-IoT芯片廠商的資料說明
- 0.31 MB | 22次下載 | 1 積分
- 4H110主板CPU PWM芯片ISL95858HRZ-T核心供電電路圖資料
- 0.63 MB | 6次下載 | 1 積分
- 5UWB653Pro USB口測距通信定位模塊規(guī)格書
- 838.47 KB | 5次下載 | 免費(fèi)
- 6技嘉H110主板IT8628E_BX IO電路圖資料
- 2.61 MB | 4次下載 | 1 積分
- 7蘇泊爾DCL6907(即CHK-S007)單芯片電磁爐原理圖資料
- 0.04 MB | 4次下載 | 1 積分
- 8100W準(zhǔn)諧振反激式恒流電源電路圖資料
- 0.09 MB | 2次下載 | 1 積分
總榜
- 1matlab軟件下載入口
- 未知 | 935137次下載 | 10 積分
- 2開源硬件-PMP21529.1-4 開關(guān)降壓/升壓雙向直流/直流轉(zhuǎn)換器 PCB layout 設(shè)計(jì)
- 1.48MB | 420064次下載 | 10 積分
- 3Altium DXP2002下載入口
- 未知 | 233089次下載 | 10 積分
- 4電路仿真軟件multisim 10.0免費(fèi)下載
- 340992 | 191439次下載 | 10 積分
- 5十天學(xué)會(huì)AVR單片機(jī)與C語言視頻教程 下載
- 158M | 183353次下載 | 10 積分
- 6labview8.5下載
- 未知 | 81602次下載 | 10 積分
- 7Keil工具M(jìn)DK-Arm免費(fèi)下載
- 0.02 MB | 73822次下載 | 10 積分
- 8LabVIEW 8.6下載
- 未知 | 65991次下載 | 10 積分
電子發(fā)燒友App





創(chuàng)作
發(fā)文章
發(fā)帖
提問
發(fā)資料
發(fā)視頻
上傳資料賺積分
評論