完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>
標簽 > fpga
FPGA(Field-Programmable Gate Array),即現(xiàn)場可編程門陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點。
文章:12972個 瀏覽:637727次 帖子:8006個
隨著智能化市場需求變化越來越快,定制芯片 (SoC asic) 項目巨減趨勢已不可逆。采用ASIC方案的投資量大幅增加,周期長, 市場風險大幅加大。
FPGA以其強大的靈活性和適應(yīng)性見長。系統(tǒng)設(shè)計師在設(shè)計大容量復(fù)雜應(yīng)用時,越來越多的考慮使用SoC中集成FPGA方案來減小功耗并提高性能。 將FPGA集成...
瞬態(tài)響應(yīng)線性穩(wěn)壓器LT3070在FPGA、微處理器和通信電源中的應(yīng)用
推出用于FPGA和服務(wù)器Backplanes_zh的LT3070負載點穩(wěn)壓器
FPGA(Field-ProgrammableGateArray),即現(xiàn)場可編程門陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進一步發(fā)展的產(chǎn)物。
FPGA.AG1KLPQ48 替代Lattice ICE5LP1K
AG256SL100PINtoPINEMP240T100CxNAG256SL100PINtoPINEMP240T100IxNAG1280Q48替代Alt...
2022-03-01 標簽:fpga 3.4k 0
驗證是一個覆蓋面比較廣的課題,主要包括功能驗證、物理驗證、時序驗證等。我們常常涉及功能驗證,以確保設(shè)計能夠按照設(shè)計規(guī)范實現(xiàn)應(yīng)有功能。為了完成功能驗證,我...
基于FPGA 和 SoC創(chuàng)建時序和布局約束以及其使用
作時序和布局約束是實現(xiàn)設(shè)計要求的關(guān)鍵因素。本文是介紹其使用方法的入門讀物。 完成 RTL 設(shè)計只是 FPGA 設(shè)計量產(chǎn)準備工作中的一部分。接下來的挑戰(zhàn)是...
使用JESD204B兼容型AD9250 A/D轉(zhuǎn)換器進行快速原型開發(fā)
使用JESD204B兼容型AD9250 A/D轉(zhuǎn)換器進行快速原型開發(fā)。 這款器件隨FMC板提供,同時提供在線軟件和支持,是利用ADI的JESD204B數(shù)...
2019-06-25 標簽:fpga轉(zhuǎn)換器adi 3.4k 0
金秋九月,芯聚蓉城。9月16日下午,易靈思(Elitestek)在成都希頓酒店成功舉辦了以“蓉芯聚力·易啟未來”為主題的技術(shù)研討會。本次盛會吸引了成都及...
基于紫光同創(chuàng)FPGA的EtherCAT方案可實現(xiàn)滿足大面積口罩需求
由于口罩生產(chǎn)涉及到張力控制、分切復(fù)合、裁切、成型、焊接、立式包裝等多個工藝,要求生產(chǎn)設(shè)備控制系統(tǒng)具有高響應(yīng)、高速通訊、高精度及高同步等特性,以滿足口罩機...
關(guān)于 FPGA 的 IO資源分析共分為三個系列進行具體闡述,分別為: IO資源:分析FPGA IO資源的電氣特性; IO邏輯資源:分析FPGA的輸入輸出...
2022-12-13 標簽:fpga 3.4k 0
此前,9月10日至12日,由中國國際光電博覽會與集成電路創(chuàng)新聯(lián)盟主辦的“SEMI-e深圳國際半導體展暨2025集成電路產(chǎn)業(yè)創(chuàng)新展”在深圳國際會展中心舉辦...
以下五個FPGA布局布線算法領(lǐng)域的重要工作幾乎奠定了現(xiàn)代算法的基礎(chǔ)
FPGA 是芯片的其中一種,從上世紀八十年代誕生起,F(xiàn)PGA 已經(jīng)從簡單的可編程門陣列,發(fā)展成為了有著大量可編程邏輯的復(fù)雜片上系統(tǒng)。除了硬件結(jié)構(gòu)之外,F(xiàn)...
2020-03-08 標簽:fpga 3.4k 0
人工智能的興起觸發(fā)了市場對 GPU 的大量需求,但 GPU 在 AI 場景中的應(yīng)用面臨使用壽命短、使用成本高等問題。現(xiàn)場可編程門陣列 (FPGA) 這一...
BittWare合作者及創(chuàng)新者的生態(tài)系統(tǒng)為基于FPGA解決方案降低創(chuàng)新風險
將全新的IP和解決方案與BittWare的計算、網(wǎng)絡(luò)、存儲和傳感器處理加速器產(chǎn)品相結(jié)合,得以降低風險,同時縮短上市時間 合作伙伴可充分利用FPGA的優(yōu)勢...
Achronix宣布用于SoC加速的Speedcore嵌入式FPGA IP產(chǎn)品開始供貨
Achronix Semiconductor公司今日宣布:推出可集成至客戶系統(tǒng)級芯片(SoC)中的Speedcore? 嵌入式FPGA(embedded...
換一批
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語言教程專題
| 電機控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動駕駛 | TI | 瑞薩電子 |
| BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
| 無刷電機 | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
| 直流電機 | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
| 步進電機 | SPWM | 充電樁 | IPM | 機器視覺 | 無人機 | 三菱電機 | ST |
| 伺服電機 | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國民技術(shù) | Microchip |
| Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
| 示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
| OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
| C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
| Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
| DuerOS | Brillo | Windows11 | HarmonyOS |