完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > pcb設(shè)計(jì)
印制電路板的設(shè)計(jì)是以電路原理圖為根據(jù),實(shí)現(xiàn)電路設(shè)計(jì)者所需要的功能。印刷電路板的設(shè)計(jì)主要指版圖設(shè)計(jì),需要考慮外部連接的布局。內(nèi)部電子元件的優(yōu)化布局。金屬連線和通孔的優(yōu)化布局。電磁保護(hù)。熱耗散等各種因素。優(yōu)秀的版圖設(shè)計(jì)可以節(jié)約生產(chǎn)成本,達(dá)到良好的電路性能和散熱性能。簡(jiǎn)單的版圖設(shè)計(jì)可以用手工實(shí)現(xiàn),復(fù)雜的版圖設(shè)計(jì)需要借助計(jì)算機(jī)輔助設(shè)計(jì)(CAD)實(shí)現(xiàn)。
文章:3631個(gè) 瀏覽:95437次 帖子:1894個(gè)
在OrCAD中輕松創(chuàng)建并調(diào)整shape的操作步驟詳解
文章來(lái)源:Cadence楷登PCB及封裝資源中心 怎么在OrCAD中輕松創(chuàng)建并調(diào)整shape?操作步驟怎么樣的?我們來(lái)一一詳解。 如今,設(shè)計(jì)時(shí)間非常寶貴...
2020-11-26 標(biāo)簽:pcbPCB設(shè)計(jì)CAD 5.1k 0
PCB設(shè)計(jì)誤區(qū):從過(guò)濾水的流程看電源濾波
從過(guò)濾水的流程來(lái)看電源濾波的指導(dǎo)思想,以及引出電源供電網(wǎng)絡(luò)軌道PDN。本節(jié)沒(méi)有列出新的設(shè)計(jì)誤區(qū),還是在討論
2020-12-02 標(biāo)簽:PCB設(shè)計(jì)電源濾波華秋DFM 5k 0
高速PCB設(shè)計(jì)中過(guò)孔的重要性分析
增大焊盤會(huì)導(dǎo)致孔的容性增大,從而造成阻抗降低,增大焊盤的會(huì)導(dǎo)致信號(hào)的回?fù)p變差。所以說(shuō)縮小過(guò)孔的焊盤能提升過(guò)孔的阻抗。并且焊盤越小,阻抗越高。
2020-12-02 標(biāo)簽:PCB設(shè)計(jì)過(guò)孔華秋DFM 5k 0
PCB設(shè)計(jì)過(guò)程中進(jìn)行回流路徑分析:高速信號(hào)回流路徑
一般回流路徑不連續(xù)問(wèn)題常是由于缺少接地過(guò)孔Via、接地層中的間隙、缺少去耦電容,或是使用錯(cuò)誤Net所引起的。 而當(dāng)你的PCB設(shè)計(jì)愈趨復(fù)雜,要快速找出這些...
2020-11-20 標(biāo)簽:pcbPCB設(shè)計(jì)高速PCB 6.1k 1
本文首先列出了DDR2布線中面臨的困難,接著系統(tǒng)的講述了DDR2電路板設(shè)計(jì)的具體方法,最后給出個(gè)人對(duì)本次電路設(shè)計(jì)的一些思考。
作為一名硬件工程師,與各種芯片打交道是必然的事,今天,我們不妨就來(lái)說(shuō)說(shuō)工程師們的芯事之一:電源芯片的選擇。 在PCB設(shè)計(jì)中,電源芯片選擇DC/DC還是L...
2020-11-20 標(biāo)簽:ldoPCB設(shè)計(jì)DCDC 7.1k 0
如何區(qū)分有源晶振與無(wú)源晶振?區(qū)別是什么?
轉(zhuǎn)自 |EDA365電子論壇 在PCB設(shè)計(jì)中,晶振(晶體振蕩器)是非常重要的電子元器件,相信大部分的PCB工程師對(duì)它都不會(huì)陌生。而對(duì)于有源晶振與無(wú)源晶振...
2020-11-19 標(biāo)簽:有源晶振無(wú)源晶振PCB設(shè)計(jì) 4.5萬(wàn) 0
高速PCB設(shè)計(jì)影響信號(hào)質(zhì)量的5大問(wèn)題
在高速PCB設(shè)計(jì)中,“信號(hào)”始終是工程師無(wú)法繞開的一個(gè)知識(shí)點(diǎn)。不管是在設(shè)計(jì)環(huán)節(jié),還是在測(cè)試環(huán)節(jié),信號(hào)質(zhì)量都值得關(guān)注。
2020-11-20 標(biāo)簽:示波器PCB設(shè)計(jì)高速器件 4.6k 0
厚化銅由于化學(xué)銅的厚度僅約20~30微吋,必須再做一次全板面的電鍍銅才能進(jìn)行下一工序的制作.
2020-11-18 標(biāo)簽:PCB設(shè)計(jì)電鍍華秋DFM 5.8k 0
信號(hào)串?dāng)_消除方案之PCB設(shè)計(jì)IDA Crosstalk分析功能
本文將透過(guò)設(shè)計(jì)實(shí)例詳解如何使用Allegro? PCB Designer 中的IDA (In-Design Analysis, 設(shè)計(jì)同步分析) Cros...
2020-11-12 標(biāo)簽:pcbPCB設(shè)計(jì)allegro 4.2k 0
PCB設(shè)計(jì)阻抗匹配問(wèn)題的解決辦法
在高速PCB設(shè)計(jì)時(shí)為了防止反射就要考慮阻抗匹配,但由于PCB的加工工藝限制了阻抗的連續(xù)性而仿真又仿不到,在原理圖的設(shè)計(jì)時(shí)怎樣來(lái)考慮這個(gè)問(wèn)題?
2020-11-12 標(biāo)簽:pcb阻抗匹配PCB設(shè)計(jì) 6k 0
數(shù)字電路PCB設(shè)計(jì)中的EMI控制技術(shù)分析
“隨著IC器件集成度的提高、設(shè)備的逐步小型化和器件的速度愈來(lái)愈高,電子產(chǎn)品中的EMI問(wèn)題也更加嚴(yán)重。從系統(tǒng)設(shè)備EMC/EMI設(shè)計(jì)的觀點(diǎn)來(lái)看,在設(shè)備的P...
2020-11-10 標(biāo)簽:emiPCB設(shè)計(jì)控制技術(shù) 2.3k 0
PCB設(shè)計(jì)同步分析之PCB信號(hào)線的意外回音怎么處理
(原文來(lái)源 Jiefu Wu, Graser ;Cadence楷登PCB及封裝資源中心;在此特別鳴謝?。?文章旨在幫助EE、Layout人員在設(shè)計(jì)前期階...
2020-11-06 標(biāo)簽:pcbCadencePCB設(shè)計(jì) 1.2k 0
PCB設(shè)計(jì)軟件輸出裝配圖的3個(gè)方法
e絡(luò)盟CadSoft業(yè)務(wù)美國(guó)辦事處總經(jīng)理Edwin Robledo認(rèn)為,PCB設(shè)計(jì)黃金法則永不改變。本文詳細(xì)介紹PCB設(shè)計(jì)的十條法則,明確
2020-11-11 標(biāo)簽:PCB設(shè)計(jì) 1.8萬(wàn) 0
Buck電源Demo板PCB電路的設(shè)計(jì)要點(diǎn)
今天收拾電路板,發(fā)現(xiàn)一塊集成MOSFET的Buck電源的Demo板,雖然電路很簡(jiǎn)單,但是布局頗有教科書的意味。 在電路設(shè)計(jì)的時(shí)候,這個(gè)2A~10A這個(gè)范...
2020-12-09 標(biāo)簽:濾波器電路板PCB設(shè)計(jì) 5.5k 0
PCB設(shè)計(jì):AD18的選擇功能應(yīng)用詳解
AD18的選擇功能,和以前版本一樣,在屏幕左上角的菜單:edit編輯-----select選擇------彈出選擇的2級(jí)菜單: lasso select...
2021-02-26 標(biāo)簽:altiumPCB設(shè)計(jì) 1.1萬(wàn) 0
在PCB制造中,跡線代表導(dǎo)體,層壓板代表絕緣體,平面代表屏蔽。因此,印刷電路板的阻抗取決于制造過(guò)程中使用的尺寸和材料。
2021-02-27 標(biāo)簽:電路板設(shè)計(jì)印刷電路板阻抗 3.4k 0
隨著音高的降低,波峰焊接將電子元件連接到印刷電路板(PCB)的過(guò)程變得越來(lái)越困難。?間距是PCB上導(dǎo)體之間的中心到中心間距。?因此,如果知道在低音測(cè)量時(shí)...
2021-03-01 標(biāo)簽:電路板設(shè)計(jì)PCB設(shè)計(jì)波峰焊接 1.0萬(wàn) 0
PCB設(shè)計(jì):BGA芯片里面不能穿差分線的怎么辦
你肯定會(huì)相信阻抗不匹配影響PCB性能;你會(huì)相信等長(zhǎng)做得不好影響DDR的時(shí)序;你也會(huì)相信PCB太長(zhǎng)的話高速信號(hào)會(huì)有問(wèn)題;但是如果我們告訴你總有一天BGA芯...
2021-03-15 標(biāo)簽:PCB設(shè)計(jì)BGA芯片 4.9k 0
原理圖上看似輕描淡寫,PCB設(shè)計(jì)加班到半夜。隨著信號(hào)速率越來(lái)越高,原理圖的內(nèi)容在PCB設(shè)計(jì)上去實(shí)現(xiàn)變得越來(lái)越難,圖紙上任意的一根理想連線或者器件到了PC...
2021-03-17 標(biāo)簽:PCB設(shè)計(jì)高速信號(hào)耦合電容 4.5k 0
換一批
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語(yǔ)言教程專題
| 電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
| BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
| 無(wú)刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
| 直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
| 步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺(jué) | 無(wú)人機(jī) | 三菱電機(jī) | ST |
| 伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國(guó)民技術(shù) | Microchip |
| Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
| 示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
| OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
| C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
| Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
| DuerOS | Brillo | Windows11 | HarmonyOS |