完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > pld
PLD在計(jì)算機(jī)中PLD是可編程邏輯器件,是作為一種通用集成電路生產(chǎn)的,他的邏輯功能按照用戶對(duì)器件編程來決定。
文章:152個(gè) 瀏覽:61290次 帖子:47個(gè)
PLD每周焦點(diǎn)聚焦(11.19-11.25):賽靈思(Xilinx)將展示Zynq-7000 All Programmable SoC工業(yè)自動(dòng)化解決方案...
2012-11-25 標(biāo)簽:PLDQuartus IIZynq-7000 2k 0
如今出產(chǎn)可編程ASIC 器材的廠家首要有Xilinx、Altera、Lattice、Actel、Atmel、AMD、Cypress、Intel、Moto...
PLD和數(shù)據(jù)通路來釋放微控制器中CPU資源
本文介紹了一種采用PLD和數(shù)據(jù)通路(datapath)來解放微控制器系統(tǒng)中 CPU 任務(wù)的方案。在大多數(shù)微控制器結(jié)構(gòu)中,智能的CPU身邊總會(huì)環(huán)繞著一系列...
基于MachXO設(shè)計(jì)的PLD控制開發(fā)技術(shù)
本文介紹了MachXO PLD系列的主要特性,MachXO PLD控制開發(fā)套件主要特性以及MachXO LCMXO2280C控制評(píng)估板方框圖,電路圖和材...
自 20 世紀(jì) 80 年代中期推出以來,可編程邏輯已在一系列應(yīng)用中得到廣泛采用?,F(xiàn)代可編程邏輯器件已經(jīng)從可編程邏輯器件(PLD)和復(fù)雜可編程邏輯器件(C...
PLD的優(yōu)勢(shì) 1. 環(huán)境可持續(xù)性 減少環(huán)境影響 :PLD考慮產(chǎn)品在其整個(gè)生命周期中對(duì)環(huán)境的影響,從原材料的選擇到產(chǎn)品的最終處置。 資源節(jié)約 :通過優(yōu)化設(shè)...
基于PLD的CCD Sensor驅(qū)動(dòng)邏輯設(shè)計(jì)
基于PLD的CCD Sensor驅(qū)動(dòng)邏輯設(shè)計(jì) 0 引 言 視覺信息是客觀世界中非常豐富,非常重要的部分。隨著多媒體系統(tǒng)的發(fā)展,圖像傳感器應(yīng)用越
PLD可編程器件的發(fā)展方向是高密度、高速度、低功耗。隨著PLD的設(shè)計(jì)規(guī)模越來越大,電子設(shè)計(jì)自動(dòng)化(EDA)已經(jīng)成為其主要設(shè)計(jì)手段。
PLD設(shè)計(jì)實(shí)例:超越基礎(chǔ),釋放嵌入式控制器中的CPU資源
本文介紹了一種採(cǎi)用PLD和數(shù)據(jù)通路(datapath)來解放微控制器系統(tǒng)中CPU任務(wù)的方案。
1. 理解PLD的基本概念 PLD的定義 :PLD是一種可以通過編程來配置的集成電路,用于實(shí)現(xiàn)特定的數(shù)字邏輯功能。 PLD的類型 :包括FPGA(Fie...
用VHDL/VerilogHD語(yǔ)言開發(fā)PLD/FPGA的完整流程
用 VHDL /VerilogHD語(yǔ)言開發(fā)PLD/ FPGA 的完整流程為: 1.文本編輯:用任何文本編輯器都可以進(jìn)行,也可以用專用的HDL編輯環(huán)境。通...
2012-05-21 標(biāo)簽:FPGAPLDVHDL語(yǔ)言 1.7k 1
PLD在嵌入式系統(tǒng)中的應(yīng)用實(shí)例
隨著技術(shù)的發(fā)展,嵌入式系統(tǒng)在各個(gè)領(lǐng)域扮演著越來越重要的角色。從簡(jiǎn)單的家用電器到復(fù)雜的工業(yè)控制系統(tǒng),嵌入式系統(tǒng)以其高效、可靠和低成本的特點(diǎn),成為現(xiàn)代電子設(shè)...
2025-01-20 標(biāo)簽:嵌入式系統(tǒng)PLD工業(yè)控制 1.7k 0
可編程邏輯(PLD)的市場(chǎng)及優(yōu)點(diǎn)分析
固定邏輯器件和PLD各有自己的優(yōu)點(diǎn)。,"可編程邏輯器件是邏輯器件產(chǎn)品中增長(zhǎng)最快的領(lǐng)域,這主要有兩個(gè)基本原因??删幊踢壿嬈骷粩嗵岣叩膯纹骷壿嬮T數(shù)量集...
M序列偽隨機(jī)碼在測(cè)距回答概率控制中的應(yīng)用
摘要:通過對(duì)機(jī)載測(cè)距詢問器檢測(cè)中測(cè)距回答概率控制的工作特性的分析,提出一種基于m序列偽隨機(jī)碼的具有可設(shè)定測(cè)距回答概率功能及隨機(jī)回答特性的測(cè)距回答
2009-06-20 標(biāo)簽:pld 1.5k 0
對(duì)PLD進(jìn)行邊界掃描(JTAG)故障診斷
摘要: 結(jié)合自適應(yīng)算法、CX-TB導(dǎo)通測(cè)試算法以及二進(jìn)制計(jì)數(shù)測(cè)試序列,給出了用軟件控制EPM9320LC84邊界掃描鏈路,以輸出圖形并采集引腳對(duì)圖形的響...
2009-06-20 標(biāo)簽:pldepm9320lc84 1.5k 0
電子發(fā)燒友網(wǎng)【編譯/Triquinne】: 本文主要討論全球知名EDA廠商對(duì)下一代SoCs的觀點(diǎn)看法。在這里小編給大家簡(jiǎn)單介紹一下文中將會(huì)出現(xiàn)的一些基本...
芯片設(shè)計(jì)之Quarus 工具部分功能簡(jiǎn)介
Quarus Ⅱ工具可以使用宏單元進(jìn)行邏輯優(yōu)化,該宏單元是可編程器件生產(chǎn)商設(shè)計(jì)完成的固定模塊如加法器、乘法器等。上述宏單元的效用優(yōu)于設(shè)計(jì)人員自主編寫的代...
在一個(gè)系統(tǒng)中,包含了dsp和pld,請(qǐng)問布線時(shí)要注意哪些問題呢?
在一個(gè)系統(tǒng)中,包含了dsp和pld,請(qǐng)問布線時(shí)要注意哪些問題呢? 在設(shè)計(jì)和布線系統(tǒng)中同時(shí)包含DSP(數(shù)字信號(hào)處理器)和PLD(可編程邏輯器件)時(shí),有一些...
2023-11-24 標(biāo)簽:dspPLD數(shù)字信號(hào)處理器 1.4k 0
換一批
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語(yǔ)言教程專題
| 電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
| BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
| 無刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
| 直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
| 步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺 | 無人機(jī) | 三菱電機(jī) | ST |
| 伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國(guó)民技術(shù) | Microchip |
| Arduino | BeagleBone | 樹莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
| 示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
| OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
| C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
| Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
| DuerOS | Brillo | Windows11 | HarmonyOS |