91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

臺(tái)積電5nm工藝性能提升了15%,升級(jí)版N5P工藝性能提升7%

牽手一起夢(mèng) ? 來源:快科技 ? 作者:憲瑞 ? 2020-03-25 15:16 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

臺(tái)積電今年上半年就要量產(chǎn)5nm工藝了,今年內(nèi)的產(chǎn)能幾乎會(huì)被蘋果A14及華為的麒麟1020處理器包場(chǎng),其他廠商要排隊(duì)到明年,AMD的Zen4反正是奔著2022年的。

根據(jù)WikiChips的分析,臺(tái)積電5nm的柵極間距為48nm,金屬間距則是30nm,鰭片間距25-26nm,單元高度約為180nm,照此計(jì)算,臺(tái)積電5nm的晶體管密度將是每平方毫米1.713億個(gè)。

相比于初代7nm的每平方毫米9120萬個(gè),這一數(shù)字增加了足足88%,而臺(tái)積電官方宣傳的數(shù)字是84%。

除了晶體管密度大漲,臺(tái)積電5nm工藝的性能也會(huì)提升,這是下一個(gè)重要節(jié)點(diǎn)。

臺(tái)積電表示,與7nm工藝相比,同樣的性能下5nm工藝功耗降低30%,同樣的功耗下性能提升了15%。

此外,臺(tái)積電還有升級(jí)版的N5P工藝,較N5 工藝性能提升7%、功耗降低15%。

臺(tái)積電的5nm工藝性能大提升,對(duì)AMD來說也是好事,因?yàn)楸驹鲁魽MD宣布的Zen4架構(gòu)也會(huì)使用5nm,有可能跟現(xiàn)在一樣是Zen4上5nm,再下一代的Zen5用上5nm+工藝。

不出意外的話,5nm Zen4架構(gòu)的桌面版處理器是銳龍5000系列,雖然還不知道Zen4的IPC性能提升多少,但是AMD從Zen架構(gòu)之后升級(jí)換代是保持10-15%的IPC提升,那就意味著5nm Zen4的IPC相比目前的7nm Zen2提升在20-32%之間。

總之,如果進(jìn)展順利的話,2022年的銳龍5000系列處理器性能會(huì)再上一個(gè)臺(tái)階,再加上頻率的穩(wěn)步提升,下下代CPU性能真的要起飛了。

責(zé)任編輯:gt

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 處理器
    +關(guān)注

    關(guān)注

    68

    文章

    20253

    瀏覽量

    252234
  • 臺(tái)積電
    +關(guān)注

    關(guān)注

    44

    文章

    5803

    瀏覽量

    176297
  • 蘋果
    +關(guān)注

    關(guān)注

    61

    文章

    24600

    瀏覽量

    208361
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    2nm“諸神之戰(zhàn)”打響!性能飆升+功耗驟降,臺(tái)攜聯(lián)發(fā)科領(lǐng)跑

    工作,并計(jì)劃啟動(dòng)大規(guī)模量產(chǎn)。蘋果的A20 芯片也將采用臺(tái) 2nm 工藝。 ? ? 從FinFET到GA
    的頭像 發(fā)表于 09-19 09:40 ?1.3w次閱讀
      2<b class='flag-5'>nm</b>“諸神之戰(zhàn)”打響!<b class='flag-5'>性能</b>飆升+功耗驟降,<b class='flag-5'>臺(tái)</b><b class='flag-5'>積</b><b class='flag-5'>電</b>攜聯(lián)發(fā)科領(lǐng)跑

    臺(tái)2nm芯片成本暴漲80%!蘋果A20、高通驍龍旗艦芯片集體漲價(jià)

    據(jù)外媒消息,iPhone折疊屏手機(jī) 和 iPhone 18 Pro 機(jī)型將搭載 A20 Pro 芯片,展示臺(tái)最新的 2nm 工藝
    的頭像 發(fā)表于 01-20 13:44 ?4727次閱讀
    <b class='flag-5'>臺(tái)</b><b class='flag-5'>積</b><b class='flag-5'>電</b>2<b class='flag-5'>nm</b>芯片成本暴漲80%!蘋果A20、高通驍龍旗艦芯片集體漲價(jià)

    臺(tái)2026年資本支出激增,應(yīng)對(duì)AI驅(qū)動(dòng)產(chǎn)能危機(jī)

    暴增35%,毛利率提升至62.3%。這一表現(xiàn)不僅延續(xù)了公司連續(xù)八個(gè)季度利潤同比增長的紀(jì)錄,更印證了AI需求對(duì)半導(dǎo)體行業(yè)的深刻重塑。 ? 從技術(shù)節(jié)點(diǎn)看,7nm及以下先進(jìn)制程貢獻(xiàn)了第四季度晶圓銷售金額的77%,其中3nm制程占比28
    的頭像 發(fā)表于 01-16 14:50 ?2231次閱讀

    1.4nm制程工藝!臺(tái)公布量產(chǎn)時(shí)間表

    供應(yīng)一度面臨緊張局面。為應(yīng)對(duì)市場(chǎng)激增的訂單,臺(tái)已啟動(dòng)新建三座工廠的擴(kuò)產(chǎn)計(jì)劃,旨在進(jìn)一步提升產(chǎn)能,保障客戶供應(yīng)鏈的穩(wěn)定交付。 ? 與此同時(shí),臺(tái)
    的頭像 發(fā)表于 01-06 08:45 ?6343次閱讀

    三星公布首批2納米芯片性能數(shù)據(jù)

    三星公布了即將推出的首代2nm芯片性能數(shù)據(jù);據(jù)悉,2nm工藝采用的是全柵極環(huán)繞(GAA)晶體管技術(shù),相比第二代3nm
    的頭像 發(fā)表于 11-19 15:34 ?1226次閱讀

    中科微ZK4030DG:N+P MOS管領(lǐng)域的Trench工藝性能典范

    在MOS管技術(shù)持續(xù)演進(jìn)的當(dāng)下,高效、穩(wěn)定、小型化成為行業(yè)核心追求。中科微憑借對(duì)功率半導(dǎo)體技術(shù)的深耕,推出了一款性能卓越的N+P型MOS管——ZK4030DG。該產(chǎn)品搭載先進(jìn)的Trench(溝槽
    的頭像 發(fā)表于 10-30 10:49 ?398次閱讀
    中科微<b class='flag-5'>電</b>ZK4030DG:<b class='flag-5'>N+P</b> MOS管領(lǐng)域的Trench<b class='flag-5'>工藝性能</b>典范

    臺(tái)2納米制程試產(chǎn)成功,AI、5G、汽車芯片,誰將率先受益?

    與現(xiàn)行的3nm工藝相比,臺(tái)在2nm制程上首次采用了GAA(Gate-All-Around,環(huán)
    的頭像 發(fā)表于 10-29 16:19 ?696次閱讀

    Cadence基于臺(tái)N4工藝交付16GT/s UCIe Gen1 IP

    我們很高興展示基于臺(tái)成熟 N4 工藝打造的 Gen1 UCIe IP 的 16GT/s 眼圖。該 IP 一次流片成功且眼圖清晰開闊,為尋
    的頭像 發(fā)表于 08-25 16:48 ?2035次閱讀
    Cadence基于<b class='flag-5'>臺(tái)</b><b class='flag-5'>積</b><b class='flag-5'>電</b><b class='flag-5'>N</b>4<b class='flag-5'>工藝</b>交付16GT/s UCIe Gen1 IP

    蘋果A20芯片的深度解讀

    以下是基于最新行業(yè)爆料對(duì)蘋果A20芯片的深度解讀,綜合技術(shù)革新、性能提升及行業(yè)影響三大維度分析: 一、核心技術(shù)創(chuàng)新 ? ? 制程工藝突破 ? ? 全球首款2nm芯片 ?:采用
    的頭像 發(fā)表于 06-06 09:32 ?3722次閱讀

    臺(tái)2nm良率超 90%!蘋果等巨頭搶單

    當(dāng)行業(yè)還在熱議3nm工藝量產(chǎn)進(jìn)展時(shí),臺(tái)已經(jīng)悄悄把2nm技術(shù)推到了關(guān)鍵門檻!據(jù)《經(jīng)濟(jì)日?qǐng)?bào)》報(bào)道
    的頭像 發(fā)表于 06-04 15:20 ?1284次閱讀

    Cadence攜手臺(tái)公司,推出經(jīng)過其A16和N2P工藝技術(shù)認(rèn)證的設(shè)計(jì)解決方案,推動(dòng) AI 和 3D-IC芯片設(shè)計(jì)發(fā)展

    :CDNS)近日宣布進(jìn)一步深化與臺(tái)公司的長期合作,利用經(jīng)過認(rèn)證的設(shè)計(jì)流程、經(jīng)過硅驗(yàn)證的 IP 和持續(xù)的技術(shù)協(xié)作,加速 3D-IC 和先進(jìn)節(jié)點(diǎn)技術(shù)的芯片開發(fā)進(jìn)程。作為臺(tái)公司
    的頭像 發(fā)表于 05-23 16:40 ?1852次閱讀

    臺(tái)先進(jìn)制程漲價(jià),最高或達(dá)30%!

    %,最高可能提高30%。 ? 今年1月初臺(tái)也傳出過漲價(jià)消息,將針對(duì)3nm5nm等先進(jìn)制程技術(shù)進(jìn)行價(jià)格調(diào)整,漲幅預(yù)計(jì)在3%到8%之間,特
    發(fā)表于 05-22 01:09 ?1256次閱讀

    西門子與臺(tái)合作推動(dòng)半導(dǎo)體設(shè)計(jì)與集成創(chuàng)新 包括臺(tái)N3P N3C A14技術(shù)

    西門子和臺(tái)在現(xiàn)有 N3P 設(shè)計(jì)解決方案的基礎(chǔ)上,進(jìn)一步推進(jìn)針對(duì)臺(tái)
    發(fā)表于 05-07 11:37 ?1523次閱讀

    Cadence UCIe IP在Samsung Foundry的5nm汽車工藝上實(shí)現(xiàn)流片成功

    我們很高興能在此宣布,Cadence 基于 UCIe 標(biāo)準(zhǔn)封裝 IP 已在 Samsung Foundry 的 5nm 汽車工藝上實(shí)現(xiàn)首次流片成功。這一里程碑彰顯了我們持續(xù)提供高性能車規(guī)級(jí) IP 解決方案?的承諾,可滿足新一代汽
    的頭像 發(fā)表于 04-16 10:17 ?1072次閱讀
    Cadence UCIe IP在Samsung Foundry的<b class='flag-5'>5nm</b>汽車<b class='flag-5'>工藝</b>上實(shí)現(xiàn)流片成功

    臺(tái)2nm制程良率已超60%

    ,較三個(gè)月前技術(shù)驗(yàn)證階段實(shí)現(xiàn)顯著提升(此前驗(yàn)證階段的良率已經(jīng)可以到60%),預(yù)計(jì)年內(nèi)即可達(dá)成量產(chǎn)準(zhǔn)備。 值得關(guān)注的是,蘋果作為臺(tái)戰(zhàn)略合作伙伴,或?qū)⒙氏炔捎眠@一尖端制程。盡管廣發(fā)證券
    的頭像 發(fā)表于 03-24 18:25 ?1414次閱讀