91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

基于FPGA的DDS設(shè)計方案

FPGA之家 ? 來源:FPGA之家 ? 作者:FPGA之家 ? 2022-07-03 16:37 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

利用DDS IP實現(xiàn)線性調(diào)頻信號

1 DDS技術(shù)簡介

隨著電子技術(shù)的不斷發(fā)展,傳統(tǒng)的頻率合成技術(shù)逐漸不能滿足人們對于頻率轉(zhuǎn)換速度、頻率分辨率等方面的追求,直接數(shù)字頻率合成技術(shù)應(yīng)運而生。

直接數(shù)字頻率合成技術(shù)(DDS) 是把一系列數(shù)據(jù)量形式的信號通過D/A轉(zhuǎn)換器轉(zhuǎn)換成模擬量形式的信號合成技術(shù)。DDS具有很多優(yōu)點,比如:頻率轉(zhuǎn)換快、頻率分辨率高、相位連續(xù)、低功耗、低成本與控制方便。

DDS技術(shù)滿足了人們對于速度穩(wěn)定性的需求,但是在一些控制較為復(fù)雜的系統(tǒng)中,DDS專用芯片不能很好的貼合要求。利用現(xiàn)場可編程門陣列(FPGA)實現(xiàn)DDS具有很大的靈活性,基本能滿足現(xiàn)在通信系統(tǒng)的使用要求。

2 DDS IP使用說明

cf65c870-e635-11ec-ba43-dac502259ad0.png基于FPGA的DDS設(shè)計方案

3 線性調(diào)頻信號

3.1 理論介紹

3.1.1 基本概念

線性調(diào)頻(LFM)信號是瞬時頻率隨時間成線性變化的信號。線性調(diào)頻信號也稱為鳥聲(Chirp)信號,因為其頻譜帶寬落于可聽范圍,聽著像鳥聲,所以又稱Chirp擴展頻譜(CSS)技術(shù)。

3.1.2 表達公式

本文重點研究Xlinx DDS IP實現(xiàn)線性調(diào)頻信號,主要關(guān)心線性調(diào)頻信號的相位變化情況,如若想要了解線性調(diào)頻信號其他方面信息,請參考其他相關(guān)文章。

線性調(diào)頻信號表達式:

cf88ee7c-e635-11ec-ba43-dac502259ad0.png線性調(diào)頻信號數(shù)學(xué)公式

其中,t是時間,單位為秒(s);T是脈沖持續(xù)時間(周期);K是線性調(diào)頻斜率,單位是Hz/s.

相位表達式:

φ(t)=πKt^2

相位變化率:

?φ(t)=2πKt

3.1.3 應(yīng)用范圍

LFM技術(shù)在雷達、聲納技術(shù)中有廣泛應(yīng)用,例如,在雷達定位技術(shù)中,它可用來增大射頻脈沖寬度、加大通信距離、提高平均發(fā)射功率,同時又保持足夠的信號頻譜寬度,不降低雷達的距離分辨率。

3.2 Matlab仿真

3.2.1 matlab代碼

fs=100e6;%采樣率
T=5e-6;%脈沖寬度
B=10e6;%信號帶寬
K=B/T;%調(diào)頻斜率
N=round(T*fs);%采樣點數(shù)
t=linspace(0,T,N);
y=exp(1j*pi*K*t.^2);%LFM信號
theta=pi*K*t.^2;%信號相位
dtheta=pi*K*t;%相位變化量

figure;
plot(t,real(y));
title('LFM信號時域-實部');
xlabel('t/s');
ylabel('幅度');
figure;
plot(t,imag(y));
title('LFM信號時域-虛部');
xlabel('t/s');
ylabel('幅度');

figure;
plot(t,theta);
title('LFM信號相位');
xlabel('t/s');
ylabel('相位');
figure;
plot(t,dtheta);
title('LFM相位變化率');
xlabel('t/s');
ylabel('相位變化率');

3.2.2 仿真結(jié)果圖像

cf9893cc-e635-11ec-ba43-dac502259ad0.pngcfb358ba-e635-11ec-ba43-dac502259ad0.png

cfc70d7e-e635-11ec-ba43-dac502259ad0.pngcfd44f5c-e635-11ec-ba43-dac502259ad0.png

3.3 FPGA實現(xiàn)

3.3.1 參數(shù)計算

For example:

參數(shù)與上述matlab參數(shù)一致,采樣率fs:100MHz,脈沖寬度T:5us,信號帶寬B:10MHz,采樣點數(shù)N:500。 Xlinx DDS IP設(shè)置如下,假定相位累加器設(shè)置為32位,輸出信號寬度設(shè)置為12位,可以根據(jù)自己的需求進行設(shè)計: cfe3d1f2-e635-11ec-ba43-dac502259ad0.pngDDS IP配置界面1 d004bd2c-e635-11ec-ba43-dac502259ad0.pngDDS IP配置界面2 需要注意的是相位增量不是一個定值,而是隨時間呈線性變化的量。根據(jù)公式相位表達式φ(t)=πKt^2與相位變化率?φ(t)=2πKt,端口S_AXIS_PHASE的CHAN_0_POFF 與CHAN_0_PINC設(shè)置如下:? 當(dāng)t = 0時 φ(t) = πKt^2 = 0;?φ(t) = 2πKt = 0 相位變化率?φ(t)每次增加的量為2πK?t: 2πK?t = 2πBT/TNfs = 2πB/N 由于DDS IP相位累加器位數(shù)Bθ(n)為32,且參數(shù)[0,2^32]對于相位弧度[0,1],那么相位增量?θ公式如下: ?θ = 2πB/N*1/2π*2^Bθ(n)/fs = 858993.4592≈858993 綜上,CHAN_0_POFF設(shè)置為0,CHAN_0_PINC從0開始每次增加?θ。

3.3.2 仿真結(jié)果

部分代碼

//生成chirp信號
dds_compiler_0suband_reference_waveform_inst(
.aclk(samp_clk),
.aclken(dds_aclken),
.aresetn(dds_aresetn),
.s_axis_phase_tvalid(s_axis_phase_tvalid),
.s_axis_phase_tdata(s_axis_phase_tdata),
.m_axis_data_tvalid(m_axis_data_tvalid),
.m_axis_data_tdata(m_axis_data_tdata),
.m_axis_phase_tvalid(m_axis_phase_tvalid),
.m_axis_phase_tdata(m_axis_phase_tdata)
);

wiresigned[15:0]data_real=m_axis_data_tdata[15:0];
wiresigned[15:0]data_imag=m_axis_data_tdata[31:16];

仿真波形

d0162ea4-e635-11ec-ba43-dac502259ad0.png線性調(diào)頻信號FPGA仿真波形

原文標(biāo)題:利用DDS IP實現(xiàn)線性調(diào)頻信號

文章出處:【微信公眾號:FPGA之家】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

審核編輯:彭靜

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1660

    文章

    22428

    瀏覽量

    636928
  • 轉(zhuǎn)換器
    +關(guān)注

    關(guān)注

    27

    文章

    9423

    瀏覽量

    156463
  • 頻率
    +關(guān)注

    關(guān)注

    4

    文章

    1586

    瀏覽量

    62117
  • DDS
    DDS
    +關(guān)注

    關(guān)注

    22

    文章

    685

    瀏覽量

    156637

原文標(biāo)題:利用DDS IP實現(xiàn)線性調(diào)頻信號

文章出處:【微信號:zhuyandz,微信公眾號:FPGA之家】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    FPGA焊點高度測量方案

    FPGA焊點高度檢測方案,憑借線激光輪廓掃描技術(shù)的創(chuàng)新應(yīng)用,實現(xiàn)了高效、精準(zhǔn)、非接觸的測量,為電子制造行業(yè)提供了一種理想的焊接質(zhì)量檢測解決方案。
    的頭像 發(fā)表于 03-12 10:58 ?51次閱讀
    <b class='flag-5'>FPGA</b>焊點高度測量<b class='flag-5'>方案</b>

    淺談低功耗晶振的設(shè)計方案

    在電源受限的電路應(yīng)用中,為延長電池壽命或降低系統(tǒng)整體功耗,晶振通常需要具備低功耗特性。今天,凱擎小妹來和大家聊聊低功耗晶振的設(shè)計方案
    的頭像 發(fā)表于 02-11 11:34 ?403次閱讀
    淺談低功耗晶振的<b class='flag-5'>設(shè)計方案</b>

    DDS39RF12 與 DDS39RFS12 產(chǎn)品技術(shù)文檔總結(jié)

    DDS39RF12 和 'RFS12 是一系列雙通道和單通道直接數(shù)字合成器,具有 16 位分辨率的數(shù)模轉(zhuǎn)換器 (DAC)。高采樣率、輸出頻率范圍、64 位 NCO 頻率分辨率和任何具有相位相干性的跳頻使該器件能夠進行任意波形生成 (AWG) 和直接數(shù)字合成 (DDS
    的頭像 發(fā)表于 10-24 10:50 ?1317次閱讀
    <b class='flag-5'>DDS</b>39RF12 與 <b class='flag-5'>DDS</b>39RFS12 產(chǎn)品技術(shù)文檔總結(jié)

    電磁頻譜監(jiān)測平臺系統(tǒng)設(shè)計方案

    電磁頻譜監(jiān)測平臺系統(tǒng)設(shè)計方案
    的頭像 發(fā)表于 10-23 16:03 ?620次閱讀
    電磁頻譜監(jiān)測平臺系統(tǒng)<b class='flag-5'>設(shè)計方案</b>

    電磁頻譜管理系統(tǒng)設(shè)計方案

    電磁頻譜管理系統(tǒng)設(shè)計方案
    的頭像 發(fā)表于 10-20 14:02 ?906次閱讀
    電磁頻譜管理系統(tǒng)<b class='flag-5'>設(shè)計方案</b>

    普源信號發(fā)生器DG5000直接數(shù)字合成(DDS

    了卓越的信號源解決方案。本文將深入解析其DDS架構(gòu)的技術(shù)原理與核心優(yōu)勢。 ? 一、DDS技術(shù)核心:數(shù)字化信號生成路徑 普源DG5000的DDS架構(gòu)基于數(shù)字信號處理原理,通過"相位-幅度
    的頭像 發(fā)表于 10-17 11:27 ?518次閱讀
    普源信號發(fā)生器DG5000直接數(shù)字合成(<b class='flag-5'>DDS</b>)

    電磁頻譜監(jiān)測系統(tǒng)軟件設(shè)計方案

    電磁頻譜監(jiān)測系統(tǒng)平臺設(shè)計方案
    的頭像 發(fā)表于 09-28 16:03 ?385次閱讀
    電磁頻譜監(jiān)測系統(tǒng)軟件<b class='flag-5'>設(shè)計方案</b>

    電磁頻譜監(jiān)測系統(tǒng)設(shè)計方案

    電磁頻譜監(jiān)測系統(tǒng)平臺設(shè)計方案
    的頭像 發(fā)表于 09-28 15:58 ?840次閱讀
    電磁頻譜監(jiān)測系統(tǒng)<b class='flag-5'>設(shè)計方案</b>

    旋智科技家用分體空調(diào)電控設(shè)計方案

    在家用空調(diào)技術(shù)不斷迭代的今天,旋智憑借強大的芯片研發(fā)與系統(tǒng)集成能力,推出了一套完整的家用分體空調(diào)電控設(shè)計方案。這套方案從硬件到軟件,從基礎(chǔ)功能到智能升級,全方位提升空調(diào)的性能與用戶體驗,讓每一次調(diào)溫都成為舒適享受。
    的頭像 發(fā)表于 08-18 14:02 ?5336次閱讀
    旋智科技家用分體空調(diào)電控<b class='flag-5'>設(shè)計方案</b>

    DDS-TSN 到底是如何實現(xiàn)的?

    概述1.1TSN與DDS的獨立優(yōu)勢與局限隨著智能網(wǎng)聯(lián)汽車和車載網(wǎng)絡(luò)架構(gòu)的不斷迭代,車載網(wǎng)絡(luò)對實時性、確定性和高效數(shù)據(jù)分發(fā)的需求日益嚴(yán)苛。TSN和DDS的結(jié)合為車載以太網(wǎng)提供了確定性實時通信(TSN
    的頭像 發(fā)表于 08-13 10:07 ?5907次閱讀
    <b class='flag-5'>DDS</b>-TSN 到底是如何實現(xiàn)的?

    高集成度超低噪聲電源設(shè)計方案

    在射頻(RF)技術(shù)、計量學(xué)等諸多領(lǐng)域的應(yīng)用場景中,都需要極低噪聲的電源電壓。本文將闡釋并對比傳統(tǒng)設(shè)計方法與一種創(chuàng)新的高集成度設(shè)計方案,致力于為敏感的負(fù)載提供超低噪聲電源。新技術(shù)不僅帶來了更緊湊的設(shè)計,使用起來也更加便捷。
    的頭像 發(fā)表于 07-16 09:33 ?1045次閱讀
    高集成度超低噪聲電源<b class='flag-5'>設(shè)計方案</b>

    通過什么方法能獲得關(guān)于Ethercat方面的設(shè)計方案和設(shè)計資料

    您好通過什么方法能獲得關(guān)于Ethercat方面的設(shè)計方案和設(shè)計資料,我們主要關(guān)于主站,從站IO和運動控制方面的資料,謝謝??!
    發(fā)表于 05-28 10:07

    基于FPGA的AM調(diào)制系統(tǒng)設(shè)計方案

    本系統(tǒng)由FPGA、串口屏、DAC模塊和AD831組成。FPGA通過調(diào)用宏功能模塊NCO,按照輸入時鐘50MHz,產(chǎn)生相應(yīng)頻率正弦信號輸出,共產(chǎn)生兩路,一路為調(diào)制信號,另一路為載波信號。根據(jù)AM調(diào)制
    的頭像 發(fā)表于 05-23 09:45 ?1688次閱讀
    基于<b class='flag-5'>FPGA</b>的AM調(diào)制系統(tǒng)<b class='flag-5'>設(shè)計方案</b>

    RK3576+紫光同創(chuàng)FPGA并口通信方案 基于DSMC/FlexBus并口的RK3576J與FPGA通信方案

    為大家?guī)砘贒SMC/FlexBus并口的RK3576J與FPGA通信方案
    的頭像 發(fā)表于 05-20 11:45 ?4814次閱讀
    RK3576+紫光同創(chuàng)<b class='flag-5'>FPGA</b>并口通信<b class='flag-5'>方案</b> 基于DSMC/FlexBus并口的RK3576J與<b class='flag-5'>FPGA</b>通信<b class='flag-5'>方案</b>