91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

基于CMOS技術(shù)構(gòu)建一種可編程和環(huán)境補償?shù)墓鑵⒖紩r鐘開發(fā)平臺

MEMS ? 來源:MEMS ? 作者:麥姆斯咨詢殷飛 ? 2022-11-16 09:36 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

據(jù)麥姆斯咨詢報道,高性能時鐘器件供應(yīng)商Pearl Semiconductor近日發(fā)布了首款真正意義上的單芯片參考時鐘平臺。這項被稱為SingleDie的技術(shù)突破,將MEMS表面聲波(SAW)諧振器嵌入同一芯片上更大的CMOS集成電路中,實現(xiàn)了一種極低噪聲的片上參考時鐘平臺,適用于汽車和工業(yè)等各種惡劣環(huán)境中的一系列應(yīng)用。

Pearl Semiconductor開發(fā)的SingleDie技術(shù)是其與SilTerra(馬來西亞一家純代工服務(wù)公司)多年合作的成果。Pearl Semiconductor通過利用SilTerra的氮化鋁(AlN)壓電SAW MEMS技術(shù)(該技術(shù)可在CMOS上提供高性能集成),在其CMOS芯片上構(gòu)建MEMS諧振器。SilTerra擁有符合汽車IATF16949:2016標準的生產(chǎn)設(shè)施。

Pearl Semiconductor基于SilTerra的CMOS技術(shù)構(gòu)建了一種可編程和環(huán)境補償?shù)墓鑵⒖紩r鐘開發(fā)平臺,可實現(xiàn)低于400 fs的抖動性能;頻率高達1 GHz;高抗沖擊和抗振性能;工作溫度高達125℃,穩(wěn)定性優(yōu)于15 ppm。

SilTerra首席商務(wù)辦公室(CBO)高級副總裁Arjun Kumar Kantimahanti表示:“Pearl Semiconductor的新方案帶來了一種非常強大的單芯片技術(shù),定位于汽車和工業(yè)半導(dǎo)體時鐘解決方案不斷增長的需求。展望未來,通過利用SilTerra的MEMS技術(shù),我們相信Pearl能夠提供極具成本競爭力的高性能解決方案,為指定市場提供更優(yōu)質(zhì)的服務(wù)?!?/p>

Pearl Semiconductor首席執(zhí)行官Ayman Ahmed表示:“這代表了時鐘解決方案新時代的開始,參考時鐘可以集成到同一芯片中,以實現(xiàn)更高的性能和更低的成本。與SilTerra合作為開發(fā)并優(yōu)化這項獨特的技術(shù)提供了寶貴的機遇。Pearl的SingleDie技術(shù)有望實現(xiàn)變革,構(gòu)建全球首款實現(xiàn)高集成度和安全性的時鐘芯粒(chiplet)?!?/p>

2004年,Ayman Ahmed作為創(chuàng)始人之一創(chuàng)立了Si-Ware Systems公司,然后發(fā)起了時鐘業(yè)務(wù)部,并于2020年拆分出來成立了Pearl Semiconductor。

這一突破為時鐘解決方案市場帶來了第一款真正的單芯片技術(shù)。傳統(tǒng)上,參考時鐘采用物理分離的諧振器構(gòu)建,需要兩個芯片或兩個組件,使供應(yīng)鏈變得更復(fù)雜,并限制了封裝的選擇空間。

利用Pearl Semiconductor的SingleDie技術(shù),其MEMS SAW諧振器通過CMOS器件頂部的額外掩模層構(gòu)建,占位面積更小,確保零熱延遲,并降低了材料成本。

目前,該技術(shù)已經(jīng)在行業(yè)標準的陶瓷封裝中得到了驗證,其未來的路線圖上還有更小的塑料封裝,將成為全球第一款高性能單芯片可編程參考時鐘芯粒(chiplet)。

市場研究顯示,芯粒(chiplet)將成為很多應(yīng)用開發(fā)下一代汽車平臺和電子產(chǎn)品的標準構(gòu)建模塊。在硬件低成本定制化需求的推動下,到2031年全球芯粒市場預(yù)計將以每年41%的速度增長,市場規(guī)模預(yù)計將增長至472億美元。







審核編輯:劉清

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • CMOS
    +關(guān)注

    關(guān)注

    58

    文章

    6218

    瀏覽量

    242948
  • SAW
    SAW
    +關(guān)注

    關(guān)注

    11

    文章

    154

    瀏覽量

    28523
  • MEMS諧振器
    +關(guān)注

    關(guān)注

    0

    文章

    8

    瀏覽量

    7890

原文標題:集成MEMS氮化鋁SAW諧振器的片上參考時鐘平臺誕生

文章出處:【微信號:MEMSensor,微信公眾號:MEMS】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    CDCE18005:高性能可編程時鐘緩沖器的深度剖析

    CDCE18005:高性能可編程時鐘緩沖器的深度剖析 在電子設(shè)計領(lǐng)域,時鐘信號的穩(wěn)定性和靈活性對于系統(tǒng)的性能至關(guān)重要。TI的CDCE18005作為款五/十輸出
    的頭像 發(fā)表于 02-09 16:25 ?113次閱讀

    深入解析 CDCE949-Q1:可編程 4-PLL VCXO 時鐘合成器

    的 CDCE949-Q1 可編程 4-PLL VCXO 時鐘合成器,它具備諸多特性,能滿足多種應(yīng)用需求。 文件下載: cdce949-q1.pdf 、CDCE949-Q1 概述 CDCE949-Q1
    的頭像 發(fā)表于 02-09 11:45 ?306次閱讀

    CDCEL824可編程2 - PLL時鐘合成器:設(shè)計與應(yīng)用指南

    時鐘合成器,看看它如何在各種應(yīng)用場景中發(fā)揮其獨特的優(yōu)勢。 文件下載: cdcel824.pdf 、CDCEL824概述 CDCEL824是款基于模塊化PLL的低成本、高性能可編程
    的頭像 發(fā)表于 02-08 16:15 ?1069次閱讀

    基于六邊形波導(dǎo)網(wǎng)格架構(gòu)實現(xiàn)可編程光子技術(shù)

    基光電子技術(shù)的發(fā)展催生了可編程光電子集成芯片的誕生,這類芯片可以通過軟件重新配置來實現(xiàn)多種應(yīng)用功能,而無需重新流片制造。比利時根特大學(xué)和IMEC的研究人員展示了一種六邊形波導(dǎo)網(wǎng)格架構(gòu)
    的頭像 發(fā)表于 01-14 17:02 ?692次閱讀
    基于六邊形波導(dǎo)網(wǎng)格架構(gòu)實現(xiàn)<b class='flag-5'>可編程</b>光子<b class='flag-5'>技術(shù)</b>

    思爾芯邀您共聚 FPT 2025,賦能可編程技術(shù)新未來

    可編程技術(shù)盛會,聚焦可重構(gòu)計算設(shè)備與系統(tǒng)、現(xiàn)場可編程器件等關(guān)鍵領(lǐng)域。FPT不僅是技術(shù)交流的平臺,更是推動產(chǎn)學(xué)研深度融合、激發(fā)創(chuàng)新靈感的重要契機。思爾芯作為國內(nèi)首家數(shù)
    的頭像 發(fā)表于 11-25 09:57 ?683次閱讀
    思爾芯邀您共聚 FPT 2025,賦能<b class='flag-5'>可編程技術(shù)</b>新未來

    CDCE925 可編程 2-PLL VCXO 時鐘合成器技術(shù)手冊

    CDCE925和CDCEL925是基于模塊化PLL的低成本、高性能、可編程時鐘合成器、乘法器和分頻器。CDCE925和CDCEL925從單個輸入頻率生成多達五個輸出時鐘。每個輸出都可以在系統(tǒng)內(nèi)
    的頭像 發(fā)表于 09-18 15:31 ?792次閱讀
    CDCE925 <b class='flag-5'>可編程</b> 2-PLL VCXO <b class='flag-5'>時鐘</b>合成器<b class='flag-5'>技術(shù)</b>手冊

    CDCE913 可編程1PLL VCXO時鐘合成器技術(shù)手冊

    CDCE913和CDCEL913器件是基于PLL的模塊化、低成本、高性能、可編程時鐘合成器。這些器件從單個輸入頻率產(chǎn)生多達三個輸出時鐘。每個輸出都可以使用集成的可配置PLL在系統(tǒng)內(nèi)針對高達230MHz的任何
    的頭像 發(fā)表于 09-18 15:12 ?868次閱讀
    CDCE913 <b class='flag-5'>可編程</b>1PLL VCXO<b class='flag-5'>時鐘</b>合成器<b class='flag-5'>技術(shù)</b>手冊

    CDCE937 可編程 3-PLL VCXO 時鐘合成器技術(shù)手冊

    CDCE937和CDCEL937器件是基于模塊化PLL的低成本、高性能、可編程時鐘合成器、乘法器和分頻器。這些器件從單個輸入頻率生成多達 7 個輸出時鐘。每個輸出都可以在系統(tǒng)內(nèi)編程,以
    的頭像 發(fā)表于 09-18 15:08 ?846次閱讀
    CDCE937 <b class='flag-5'>可編程</b> 3-PLL VCXO <b class='flag-5'>時鐘</b>合成器<b class='flag-5'>技術(shù)</b>手冊

    ?CDCE18005可編程時鐘緩沖器技術(shù)文檔摘要

    該CDCE18005是款高性能時鐘分配器,通過SPI接口具有高度可配置性,以及由片上EEPROM確定的可編程啟動模式。該CDCE18005專為數(shù)據(jù)轉(zhuǎn)換器和高速數(shù)字信號的緩沖時鐘而定制
    的頭像 發(fā)表于 09-18 10:15 ?654次閱讀
    ?CDCE18005<b class='flag-5'>可編程</b><b class='flag-5'>時鐘</b>緩沖器<b class='flag-5'>技術(shù)</b>文檔摘要

    CDCEL913-Q1 汽車目錄可編程 1-PLL VCXO 時鐘合成器技術(shù)手冊

    CDCE913-Q1 和 CDCEL913-Q1 器件是基于鎖相環(huán) (PLL) 的模塊化可編程時鐘合成器。這些器件提供靈活且可編程的選項,例如輸出時鐘、輸入信號和控制引腳,以便用戶可以
    的頭像 發(fā)表于 09-17 10:37 ?874次閱讀
    CDCEL913-Q1 汽車目錄<b class='flag-5'>可編程</b> 1-PLL VCXO <b class='flag-5'>時鐘</b>合成器<b class='flag-5'>技術(shù)</b>手冊

    ?CDCE949-Q1 可編程時鐘合成器技術(shù)文檔總結(jié)

    CDCE949-Q1 是款基于模塊化 PLL 的低成本高性能可編程時鐘合成器、乘法器和分頻器。該器件從單個輸入頻率生成多達 9 個輸出時鐘。每個輸出都可以在系統(tǒng)內(nèi)針對高達 230MH
    的頭像 發(fā)表于 09-17 09:44 ?709次閱讀
    ?CDCE949-Q1 <b class='flag-5'>可編程</b><b class='flag-5'>時鐘</b>合成器<b class='flag-5'>技術(shù)</b>文檔總結(jié)

    ?CDCE937-Q1/CDCEL937-Q1 可編程時鐘合成器技術(shù)文檔總結(jié)

    CDCE937-Q1 和 CDCEL937-Q1 器件是基于鎖相環(huán) (PLL) 的模塊化可編程時鐘合成器。這些器件提供靈活的可編程選項,例如輸出時鐘、輸入信號和控制引腳,以便用戶可以將
    的頭像 發(fā)表于 09-16 15:36 ?830次閱讀
    ?CDCE937-Q1/CDCEL937-Q1 <b class='flag-5'>可編程</b><b class='flag-5'>時鐘</b>合成器<b class='flag-5'>技術(shù)</b>文檔總結(jié)

    ?CDCE913-Q1和CDCEL913-Q1可編程時鐘合成器技術(shù)文檔總結(jié)

    CDCE913-Q1 和 CDCEL913-Q1 器件是基于鎖相環(huán) (PLL) 的模塊化可編程時鐘合成器。這些器件提供靈活的可編程選項,例如輸出時鐘、輸入信號和控制引腳,以便用戶可以根
    的頭像 發(fā)表于 09-15 09:55 ?816次閱讀
    ?CDCE913-Q1和CDCEL913-Q1<b class='flag-5'>可編程</b><b class='flag-5'>時鐘</b>合成器<b class='flag-5'>技術(shù)</b>文檔總結(jié)

    ?CDCEL824 可編程雙PLL時鐘合成器技術(shù)文檔總結(jié)

    該CDCEL824是款基于PLL的模塊化低成本、高性能、可編程時鐘 合成器、乘法器和除頻器。它從單個輸入生成多達四個輸出時鐘 頻率。每個輸出都可以在系統(tǒng)內(nèi)
    的頭像 發(fā)表于 09-14 10:13 ?1070次閱讀
    ?CDCEL824 <b class='flag-5'>可編程</b>雙PLL<b class='flag-5'>時鐘</b>合成器<b class='flag-5'>技術(shù)</b>文檔總結(jié)

    PA-125-D-TL-1218可編程步進衰減器RLC Electronics

    范圍?衛(wèi)星地面終端:上行功率控制、雨衰補償,DC – 18 GHz 覆蓋 Ku/K/Ka 全頻段?實驗室教學(xué):可編程射頻鏈路實驗平臺,適用 MATLAB/LabVIEW 實時控制
    發(fā)表于 08-18 10:10