91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

UCIe如何推動Multi-Die系統(tǒng)一路“狂飆”?

新思科技 ? 來源:未知 ? 2023-02-03 09:45 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

171f611c-a364-11ed-bfe3-dac502259ad0.gif

本文轉(zhuǎn)載自《TechSugar》感謝TechSugar》對新思科技的關注

《道德經(jīng)》里說“圖難于其易,為大于其細。天下難事,必作于易;天下大事必作于細?!逼鋵嵭酒彩沁@樣,要做大,先做小,這里的從小做起不僅是指器件建模、RTL描述或IP實現(xiàn),還包括以真正的“芯粒”組合來搭建大芯片。

在當前先進工藝開發(fā)的大型SoC中,根據(jù)主要功能劃分出計算、存儲、接口等不同模塊,每個模塊選擇最合適的工藝制造完成后,再通過封裝技術(shù)組合在一起,已經(jīng)成為了一種常見選擇。這種“硬核拼搭”的樂高積木式開發(fā)方法,可以有效化解集成度持續(xù)提高帶來的風險,例如良率面積限制、開發(fā)成本過高等問題,因而逐漸成為行業(yè)發(fā)展的熱點方向。

小芯片之間如何拼接,成為多晶片系統(tǒng)(Multi-Die System)設計方法學實現(xiàn)的關鍵。在多晶片系統(tǒng)出現(xiàn)的早期,由于技術(shù)新穎,都是各廠商自己摸索,采用自有技術(shù)實現(xiàn)不同小芯片之間的連接。但各家都是自研接口技術(shù),不僅重復開發(fā)工作繁重,而且也難以真正發(fā)揮多晶片系統(tǒng)的效力,如果能夠?qū)⑿玖5慕涌诩夹g(shù)標準化,則不僅可以加速推廣多晶片系統(tǒng)技術(shù),減少重復開發(fā)工作量,也可以打破廠商界限,將不同供應商的芯粒組合在一起,從而進一步提高資源利用率和開發(fā)效率,最終圍繞芯粒建立一個大型的生態(tài)系統(tǒng)。

正當其時的UCIe

近年來,已有不同的行業(yè)組織提出了適用于多晶片系統(tǒng)的芯粒間(Die-to-Die)互連技術(shù)規(guī)格,而通用芯?;ミB標準UCIe(Universal Chiplet Interconnect Express)在2022年3月發(fā)布,作為較晚出現(xiàn)的技術(shù)標準,UCIe不僅獲得了半導體生態(tài)鏈上各主要廠商的支持,也是到目前為止,技術(shù)規(guī)范定義最完整的一個標準。

17546e34-a364-11ed-bfe3-dac502259ad0.png

圖片來源:新思科技

從UCIe聯(lián)盟公布的白皮書來看,UCIe 1.0標準支持即插即用,在協(xié)議層支持PCIe或CXL等成熟技術(shù),也支持用戶自定義的流式傳輸,兼具普適性與靈活性;在協(xié)議上,UCIe定義了完整的芯粒間互連堆棧,確保了支持UCIe技術(shù)的芯粒相互之間的互操作性,這是實現(xiàn)多裸片系統(tǒng)的前提條件;雖然是為芯粒技術(shù)定制,但UCIe既支持封裝內(nèi)集成,也支持封裝間互連,可用于數(shù)據(jù)中心等大型系統(tǒng)設備間的互連組裝;對封裝內(nèi)互連,UCIe既支持成本優(yōu)先的普通封裝,也支持能效或性能優(yōu)先的立體封裝??偠灾?,得到了半導體及應用領域各環(huán)節(jié)核心廠商支持的UCIe,具備了成為普適技術(shù)的基礎。

176ec78e-a364-11ed-bfe3-dac502259ad0.png

不同封裝UCIe參數(shù)

UCIe規(guī)范概述

UCIe是一個三層協(xié)議。物理層負責電信號、時鐘、鏈路協(xié)商、邊帶等,芯粒適配器(Die-to-Die Adpater)層為提供鏈路狀態(tài)管理和參數(shù)控制,它可選地通過循環(huán)冗余校驗 (CRC) 和重試機制保證數(shù)據(jù)的可靠傳輸,UCIe接口通過這兩層與標準互連協(xié)議層相連。

179e1ffc-a364-11ed-bfe3-dac502259ad0.png

其中,物理層是最底層,這一層是封裝介質(zhì)的電氣接口。它包括電氣模擬前端AFE、發(fā)射器、接收器以及邊帶信道,可實現(xiàn)兩個裸片間的參數(shù)交換和協(xié)商。該層還具備邏輯PHY,可實現(xiàn)鏈路初始化、訓練和校準算法,以及通道的測試和修復功能。

芯粒適配器層負責鏈路管理功能以及協(xié)議仲裁和協(xié)商。它包括基于循環(huán)冗余校驗 CRC 和重試機制,以及可選的糾錯功能。

協(xié)議層可支持對一個或多個 UCIe 支持協(xié)議的實現(xiàn)。這些協(xié)議基于流控單元(Flit),用戶可根據(jù)需要選擇PCIe/CXL協(xié)議,也可以根據(jù)應用自定義流式傳輸協(xié)議。優(yōu)化的協(xié)議層可為用戶提供更高的效率和更低的延遲。

能否統(tǒng)一封裝內(nèi)互連技術(shù)?

芯粒間接口技術(shù)標準化,既可以為眾廠商提供技術(shù)發(fā)展路線圖做參考,又可以讓不同廠商生產(chǎn)的符合標準的芯粒自由組合,打破良率尺寸限制,建立起基于先進封裝技術(shù)的SoC開發(fā)新生態(tài)。

在當前已有的協(xié)議中,UCIe在協(xié)議完整性、支持廠商等方面都具有優(yōu)勢,也具備進一步的發(fā)展空間,例如支持更高的數(shù)據(jù)速率和3D封裝等,只不過由于UCIe技術(shù)相對較新,要成功推廣,還需要產(chǎn)業(yè)鏈上核心廠商在IP、工具和制造等方面提供足夠的支持。

例如,新思科技就已經(jīng)推出了完整的UCIe設計解決方案,包括PHY、控制器和驗證IP(VIP):

  • PHY:支持標準和高級封裝選項,可采用先進的FinFET工藝,獲得高帶寬、低功耗和低延遲的裸片間連接。
  • 控制器IP:支持PCIe、CXL和其它廣泛應用的協(xié)議,用于延遲優(yōu)化的片上網(wǎng)絡(NoC)間連接及流協(xié)議;例如與CXS接口和AXI接口的橋接。
  • VIP:支持全棧各層的待測設計(DUT);包括帶有/不帶有PCIe/CXL協(xié)議棧的測試平臺接口、用于邊帶服務請求的應用編程接口(API),以及用于流量生成的API。協(xié)議檢查和功能覆蓋位于每個堆棧層和信令接口,實現(xiàn)了可擴展的架構(gòu)和新思科技定義的互操作性測試套件。

新思科技的解決方案不僅帶來了穩(wěn)健、可靠的芯粒間連接,并具有可測試性功能,可用于已知良好的裸片,和用于糾錯的CRC或奇偶校驗。它將使芯片設計企業(yè)能夠在芯粒間建立無縫互連,實現(xiàn)最低的延遲和最高的能效。

從UCIe的命名來看,UCIe聯(lián)盟頗有將UCIe技術(shù)發(fā)展成PCIe或者USB的雄心,而歷史經(jīng)驗表明,只要技術(shù)標準足夠開放互利,再有成熟的產(chǎn)業(yè)鏈支撐,就有機會統(tǒng)一市場。

??

182096f8-a364-11ed-bfe3-dac502259ad0.jpg

182cebce-a364-11ed-bfe3-dac502259ad0.gif? ?


原文標題:UCIe如何推動Multi-Die系統(tǒng)一路“狂飆”?

文章出處:【微信公眾號:新思科技】歡迎添加關注!文章轉(zhuǎn)載請注明出處。


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 新思科技
    +關注

    關注

    5

    文章

    957

    瀏覽量

    52907

原文標題:UCIe如何推動Multi-Die系統(tǒng)一路“狂飆”?

文章出處:【微信號:Synopsys_CN,微信公眾號:新思科技】歡迎添加關注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    軟件定義的硬件輔助驗證如何助力AI芯片開發(fā)

    半導體行業(yè)正處于關鍵轉(zhuǎn)折點。2025 年,1927 億美元的風險投資涌入 AI 領域,市場對匹配 AI 快速創(chuàng)新周期的驗證平臺的需求激增。隨著 AI、Multi-Die 架構(gòu)和邊緣計算推動芯片創(chuàng)新
    的頭像 發(fā)表于 12-29 11:17 ?611次閱讀
    軟件定義的硬件輔助驗證如何助力AI芯片開發(fā)

    巧用拼多多API,精準定位下沉市場,銷量一路狂飆!

    ,如何精準觸達并服務好這部分用戶群體,是提升銷量的關鍵。本文將探討如何利用拼多多開放平臺提供的API,實現(xiàn)數(shù)據(jù)的精準獲取與分析,從而制定更有效的營銷策略,助力銷量“狂飆”。 、 下沉市場的潛力與挑戰(zhàn) 下沉市場用戶規(guī)模龐大
    的頭像 發(fā)表于 12-11 14:48 ?269次閱讀
    巧用拼多多API,精準定位下沉市場,銷量<b class='flag-5'>一路</b><b class='flag-5'>狂飆</b>!

    新思科技助力UCIe 3.0快速落地

    芯片已從單整體式芯片發(fā)展為集成多個芯粒的 Multi-Die 設計,其中每個芯粒都針對處理、內(nèi)存和數(shù)據(jù)傳輸?shù)忍囟üδ苓M行了優(yōu)化。
    的頭像 發(fā)表于 11-30 10:01 ?704次閱讀

    UCIe協(xié)議代際躍遷驅(qū)動開放芯粒生態(tài)構(gòu)建

    在芯片技術(shù)從 “做大單片” (單片SoC)向 “小芯片組合” (芯粒式設計)轉(zhuǎn)型的當下,統(tǒng)一的互聯(lián)標準變得至關重要。UCIe協(xié)議便是套芯粒芯片互聯(lián)的 “通用語言”。
    的頭像 發(fā)表于 11-14 14:32 ?1292次閱讀
    <b class='flag-5'>UCIe</b>協(xié)議代際躍遷驅(qū)動開放芯粒生態(tài)構(gòu)建

    新思科技以AI驅(qū)動EDA加速Multi-Die創(chuàng)新

    Multi-Die設計將多個異構(gòu)或同構(gòu)裸片無縫集成在同封裝中,大幅提升了芯片的性能和能效,因而在高性能計算(HPC)、人工智能(AI)、數(shù)據(jù)分析、先進圖形處理和其他要求嚴苛的應用領域中至關重要。
    的頭像 發(fā)表于 11-07 10:17 ?715次閱讀

    面向芯粒設計的最佳實踐

    半導體領域正經(jīng)歷快速變革,尤其是在人工智能(AI)爆發(fā)式增長、對更高處理性能及能效需求持續(xù)攀升的背景下。傳統(tǒng)的片上系統(tǒng)(SoC)設計方案在尺寸與成本方面逐漸觸及瓶頸。此時,Multi-Die設計應運而生,將SoC拆分為多個稱為芯粒的芯片,并集成到單
    的頭像 發(fā)表于 10-24 16:25 ?1100次閱讀

    創(chuàng)通新科董事長竇凱出席一路論壇 深化深港合作與AI全球布局

    創(chuàng)通新科(深圳)集團有限公司董事長竇凱于9月9日至10日應邀赴港,作為深圳市工商聯(lián)經(jīng)濟代表團的核心企業(yè)代表,參與深港工商界高層座談及企業(yè)考察活動,并出席第十屆“一路高峰論壇”。此行重點推動了集團
    的頭像 發(fā)表于 09-30 15:18 ?416次閱讀
    創(chuàng)通新科董事長竇凱出席<b class='flag-5'>一</b>帶<b class='flag-5'>一路</b>論壇 深化深港合作與AI全球布局

    Cadence基于臺積電N4工藝交付16GT/s UCIe Gen1 IP

    我們很高興展示基于臺積電成熟 N4 工藝打造的 Gen1 UCIe IP 的 16GT/s 眼圖。該 IP 次流片成功且眼圖清晰開闊,為尋求 Die-to-Die連接的客戶再添新選擇。
    的頭像 發(fā)表于 08-25 16:48 ?2042次閱讀
    Cadence基于臺積電N4工藝交付16GT/s <b class='flag-5'>UCIe</b> Gen1 IP

    奇異摩爾Die-to-Die片內(nèi)互聯(lián)方案持續(xù)升級

    當AI大模型參數(shù)規(guī)模突破萬億級別,傳統(tǒng)單芯片設計遭遇物理極限。芯粒技術(shù)通過模塊化組合突破瓶頸,而芯片間互聯(lián)帶寬成為決定性因素之。近期,UCIe 3.0規(guī)范將數(shù)據(jù)傳輸速率從UCIe 2.0的32 GT/s提升至48 GT/s和6
    的頭像 發(fā)表于 08-18 16:50 ?1825次閱讀
    奇異摩爾<b class='flag-5'>Die-to-Die</b>片內(nèi)互聯(lián)方案持續(xù)升級

    新思科技UCIe IP解決方案實現(xiàn)片上網(wǎng)絡互連

    通用芯?;ミB技術(shù)(UCIe)為半導體行業(yè)帶來了諸多可能性,在Multi-Die設計中實現(xiàn)了高帶寬、低功耗和低延遲的Die-to-Die連接。它支持定制HBM(cHBM)等創(chuàng)新應用,滿足了I/O裸片
    的頭像 發(fā)表于 08-04 15:17 ?2745次閱讀

    新思科技網(wǎng)頁端虛擬原型工具的工作流程

    片上系統(tǒng)(SoC)和基于芯粒的半導體的復雜性持續(xù)增長。隨著Multi-Die架構(gòu)、AI加速器和日益增加的內(nèi)存帶寬成為常態(tài),在設計周期的早期解決性能和功耗問題變得尤為重要。
    的頭像 發(fā)表于 08-04 15:08 ?949次閱讀
    新思科技網(wǎng)頁端虛擬原型工具的工作流程

    新思科技與三星深化合作加速AI和Multi-Die設計

    新思科技近日宣布,正與三星代工廠持續(xù)緊密合作,為先進邊緣AI、HPC和AI應用的下代設計提供強大支持。雙方合作助力共同客戶實現(xiàn)復雜設計的成功流片,并縮短設計周期。這些客戶可以借助適用于SF2P工藝
    的頭像 發(fā)表于 07-18 13:54 ?1021次閱讀

    震有科技出席一路國家云計算交流活動

    近日,來自南非、印度尼西亞、埃塞俄比亞、坦桑尼亞、蒙古、格林納達、埃及、塔吉克斯坦等國家的政府及企業(yè)代表團齊聚堂,圍繞云計算技術(shù)應用、數(shù)字化轉(zhuǎn)型及國際合作等議題展開深入探討。作為“一路”框架下的重要技術(shù)交流活動,本次活動旨
    的頭像 發(fā)表于 04-30 16:02 ?750次閱讀

    晶科能源發(fā)明專利獲評國家知識產(chǎn)權(quán)局“一路”優(yōu)秀案例

    近日,國家知識產(chǎn)權(quán)局發(fā)布了中國在共建“一路”國家和地區(qū)發(fā)明專利優(yōu)秀案例評選結(jié)果,晶科能源憑借在N型TOPCon技術(shù)領域的創(chuàng)新突破與全球化專利布局,成為唯獲評的光伏組件企業(yè)。其關鍵技術(shù)專利為“
    的頭像 發(fā)表于 04-29 11:35 ?882次閱讀

    一路”新能源發(fā)展新機遇:安科瑞電氣助力綠色能源互聯(lián)

    安科瑞銷售工程師馮東鋮 ?17821170233 在全球應對氣候變化與能源轉(zhuǎn)型的背景下,“一路”倡議正成為推動綠色能源國際合作的重要平臺。隨著沿線國家對清潔能源、智能電網(wǎng)、低碳基礎設施的需求激增
    的頭像 發(fā)表于 03-10 16:49 ?700次閱讀
    <b class='flag-5'>一</b>帶<b class='flag-5'>一路</b>”新能源發(fā)展新機遇:安科瑞電氣助力綠色能源互聯(lián)