91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

王炸,英特爾PowerVia芯片背面供電即將量產(chǎn),遙遙領(lǐng)先三星和臺積電

科技訊息 ? 來源:科技訊息 ? 作者:科技訊息 ? 2023-06-07 16:56 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

本文轉(zhuǎn)自電子工程世界(EEWorld)。

在下周的VLSI會議上,英特爾將發(fā)布兩篇論文,介紹即將推出的PowerVia芯片制造技術(shù)的進展。而在第三篇論文中,英特爾技術(shù)專家Mauro Kobrinsky還將闡述英特爾對PowerVia更先進部署方法的研究成果,如同時在晶圓正面和背面實現(xiàn)信號傳輸和供電。

PowerVia將于2024年上半年在Intel 20A制程節(jié)點上推出。

作為延續(xù)摩爾定律的關(guān)鍵技術(shù),英特爾將PowerVia技術(shù)和RibbonFET晶體管的研發(fā)分開進行,以確保PowerVia可以被妥善地用于Intel 20A和Intel 18A制程芯片的生產(chǎn)中。在與同樣將與Intel 20A制程節(jié)點一同推出的RibbonFET晶體管集成之前,PowerVia在其內(nèi)部測試節(jié)點上進行了測試,以不斷調(diào)試并確保其功能良好。經(jīng)在測試芯片上采用并測試PowerVia,英特爾證實了這項技術(shù)確實能顯著提高芯片的使用效率,單元利用率(cell utilization)超過90%,并有助于實現(xiàn)晶體管的大幅微縮,讓芯片設(shè)計公司能夠提升產(chǎn)品性能和能效。

PowerVia 和 RibbonFET的組合,尤其是PowerVia被英特爾視為新的“FinFET”時刻,畢竟在RibbonFET上,和其他對手的GAAFET相比不會領(lǐng)先,但PowerVia是絕對領(lǐng)先的。預計臺積電在2026年底或2027年初的N2P節(jié)點之前不會部署這項技術(shù)。

也正因此,PowerVia被英特爾拿來與如應變硅(strained silicon)、高K金屬柵極(Hi-K metal gate)和FinFET晶體管的創(chuàng)新相提并論,這幾項技術(shù)都是英特爾率先在業(yè)界推出的。

“這是英特爾迎接埃米(angstrom)時代的創(chuàng)舉”,更重要的是Intel 20A和Intel 18A制程不只是面向英特爾產(chǎn)品,同時也對英特爾代工服務(IFS)具有深遠意義。

英特爾的PowerVia是什么

背面供電網(wǎng)絡(luò) (BSP/BS-PDN) 是過去幾年在整個芯片制造行業(yè)悄然發(fā)展的技術(shù),與EUV類似,BS-PDN也被視為繼續(xù)開發(fā)更精細工藝節(jié)點技術(shù)的基石。

想了解背面供電網(wǎng)絡(luò)的價值,就需要從芯片制造開始了解。芯片內(nèi)部的功率傳輸網(wǎng)絡(luò)需要從蝕刻晶體管的第一層開始,這是芯片上最小和最復雜的層,也是最需要EUV和多重曝光等高精度工具的地方。簡而言之,它是芯片中最昂貴和最復雜的層,對芯片的構(gòu)造方式和測試方式都有重大影響。

在此之上,逐漸搭建各種金屬層,以將電子傳輸?shù)讲煌w管(包括緩存、緩沖器、加速器)之間所需的所有布線,并進一步為更上層的電源提供路由。 英特爾將這比喻成制作比薩餅,這是一個粗略但形象的比喻。

現(xiàn)代高性能處理器通常有10到20個金屬層。比如Intel 4工藝,有16個邏輯層,間距從 30 nm到280 nm。 然后在其之上還有另外兩個“巨型金屬”層,僅用于電源布線和放置外部接口。

芯片制造完成之后,就會被翻轉(zhuǎn)過來倒裝,然后所有的連接部分,包括電源和數(shù)據(jù)接口就變到了芯片底部,晶體管在芯片頂部。倒裝的好處是芯片調(diào)試和冷卻可以從頂部接觸,從而變得更為方便。

然而,前端供電的缺點在于,電源線和信號線都位于芯片的同一側(cè)。兩條線都必須向下穿15層以上才能到達晶體管,既要爭奪空間,同時還要避免干擾,并且距離越長,電阻越大,效率越低,這被稱為IR Drop/Droop效應。

在芯片制造的大部分歷史中,這并不是一個大問題。但隨著芯片尺寸越來越小,這一問題開始凸顯。前端功率傳輸沒有明顯的硬性限制,但考慮到每一代芯片都越來越難縮小,這個問題已經(jīng)變得太大(或者更確切地說太昂貴)而無法解決。

背面供電則是將信號和電源傳輸網(wǎng)絡(luò)分開,一側(cè)是信號,另外的一側(cè)(背面)是電源。

對于Intel的PowerVia實施這一概念,Intel實際上是將晶圓倒置,并拋光幾乎所有剩余的硅,直到它們到達晶體管層的底部。 屆時,英特爾隨后會在芯片的另一側(cè)構(gòu)建用于供電的金屬層,類似于他們之前在芯片正面構(gòu)建它們的方式。最終結(jié)果是,英特爾最終得到了本質(zhì)上是雙面芯片,一側(cè)傳輸電源軌,另一側(cè)傳輸信號。

PowerVia的好處

遷移到背面供電有許多好處,首先,這對簡化芯片的構(gòu)造具有重要影響。可以放寬金屬層的厚度,Intel 4 + PowerVia的測試節(jié)點允許36 nm間距,而不是在Intel 4上要求30 nm間距。

背面供電網(wǎng)絡(luò)也準備好為芯片提供一些適度的性能改進。通過更直接的方式縮短晶體管的功率傳輸路徑有助于抵消IR Droop效應,從而更好地向晶體管層傳輸功率,并且消除干擾,英特爾稱之為“解決了數(shù)十年來的互連瓶頸問題”。

PowerVia的難點

首先是測試難題,晶體管層現(xiàn)在大致位于芯片的中間,而不是末端。這意味著傳統(tǒng)的調(diào)試工具無法直接戳穿已完成的芯片的晶體管層進行測試,而現(xiàn)在晶體管層和散熱層之間有 15 層左右的信號線。這些并非無法克服的挑戰(zhàn),正如英特爾的論文所仔細闡述的那樣,而是英特爾在其設(shè)計中必須解決的問題。有趣的是,英特爾甚至在芯片設(shè)計中放置了一些“復活節(jié)彩蛋”缺陷,以便為英特爾的驗證團隊提供一些半可控的缺陷。據(jù)英特爾稱,他們的驗證團隊使用他們的PowerVia調(diào)試工具發(fā)現(xiàn)了所有這些Bug,有助于證明這些調(diào)試過程的有效性。

其次是制造難題,在芯片背面構(gòu)建電源層是以前從未做過的事情,這增加了出錯的可能性。 因此,不僅電力傳輸需要工作,而且還不能影響良率。

英特爾使用了載體晶圓(carrier wafer)作為其構(gòu)建過程的一部分,以提供芯片剛性。在 PowerVia 晶圓的正面制造完成后,載體晶圓被粘合到該晶圓的正面,它是一個虛擬晶圓,以幫助支撐芯片。由于雙面芯片制造工藝會磨掉太多剩余的硅晶圓,因此沒有多少結(jié)構(gòu)硅可以將整個芯片結(jié)合在一起。

反過來,該載體晶圓在其余下的生命周期中仍然是芯片的一部分。一旦芯片制造完成,英特爾就可以將鍵合的載體晶圓拋光到所需的厚度。 值得注意的是,由于載體晶圓位于芯片的信號側(cè),這意味著它在晶體管和冷卻器之間存在另一層材料。英特爾改善熱傳遞的技術(shù)已經(jīng)考慮到了這一點。

特別的,英特爾還使用 TSV 進行電源布線。在PowerVia中,芯片的晶體管層中有納米級 TSV(恰如其分地命名為 Nano TSV)。雖然電源軌仍然需要向上和越過晶體管層來輸送電力,但使用 TSV 可以讓電力更直接地輸送到晶體管層,避免了必須設(shè)計和內(nèi)置埋入電源軌所需的路由。

“Blue Sky Creek”證明了PowerVia的成功

相比RibbonFET,PowerVia的風險更高。因此,英特爾將兩項技術(shù)分別研發(fā),并為 PowerVia 開發(fā)一個臨時測試節(jié)點。即便PowerVia開發(fā)沒有如期完成,英特爾仍然可以推出不含PowerVia的RibbonFET產(chǎn)品。

研發(fā)代號為“Blue Sky Creek”的測試芯片,就是PowerVia與Intel 4的結(jié)合。

Blue Sky Creek源自Intel的Meteor Lake平臺,使用兩個基于Intel Crestmont CPU架構(gòu)的E-cores die。Intel 在這里使用Crestmont的原因有兩個:首先,它最初是為Intel 4設(shè)計的,使其成為移植到Intel 4 + PowerVia工藝的一個很好的候選者。其次,因為E-cores很??; 四核測試裸片的尺寸僅為33.2平方毫米(4毫米x 8.3毫米),這使得它們在測試復雜性和不必在實驗工藝節(jié)點上實際生產(chǎn)大型裸片之間取得了良好的平衡。

PowerVia的測試也利用了極紫外光刻技術(shù)(EUV)帶來的設(shè)計規(guī)則。在測試結(jié)果中,芯片大部分區(qū)域的標準單元利用率都超過90%,同時單元密度也大幅增加,可望降低成本。測試還顯示,PowerVia將平臺電壓(platform voltage)降低了30%,并實現(xiàn)了6%的頻率增益(frequency benefit)。PowerVia測試芯片也展示了良好的散熱特性,符合邏輯微縮預期將實現(xiàn)的更高功率密度。

英特爾技術(shù)開發(fā)副總裁Ben Sell表示:“英特爾正在積極推進‘四年五個制程節(jié)點’計劃,并致力于在2030年實現(xiàn)在單個封裝中集成一萬億個晶體管,PowerVia對這兩大目標而言都是重要里程碑。通過采用已試驗性生產(chǎn)的制程節(jié)點及其測試芯片,英特爾降低了將背面供電用于先進制程節(jié)點的風險,使得我們能領(lǐng)先競爭對手一個制程節(jié)點,將背面供電技術(shù)推向市場?!?/p>


審核編輯黃宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 芯片
    +關(guān)注

    關(guān)注

    463

    文章

    54110

    瀏覽量

    467329
  • 英特爾
    +關(guān)注

    關(guān)注

    61

    文章

    10309

    瀏覽量

    180748
  • 供電
    +關(guān)注

    關(guān)注

    1

    文章

    398

    瀏覽量

    24722
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    被指存散熱硬傷,英特爾代工iPhone芯片幾無可能?

    的低端M系列芯片、2028年推出的iPhone標準版芯片,有望率先采用英特爾18A-P先進工藝。 ? 然而,這一看似“
    的頭像 發(fā)表于 02-03 09:00 ?7277次閱讀

    超越英特爾首個18A工藝芯片邁向大規(guī)模量產(chǎn)

    電子發(fā)燒友網(wǎng)報道(文/李彎彎)10月9日,英特爾公布了代號Panther Lake的新一代客戶端處理器英特爾?酷睿?Ultra(第代)的架構(gòu)細節(jié),這款產(chǎn)品預計于今年晚些時候出貨。Panther
    的頭像 發(fā)表于 10-11 08:14 ?9206次閱讀
    超越<b class='flag-5'>臺</b><b class='flag-5'>積</b><b class='flag-5'>電</b>?<b class='flag-5'>英特爾</b>首個18A工藝<b class='flag-5'>芯片</b>邁向大規(guī)模<b class='flag-5'>量產(chǎn)</b>

    英特爾再次偉大,新CEO推動18A提前量產(chǎn),14A已在路上

    知道目前英特爾有哪些地方面需要改進。 ? 要知道在全球半導體代工版圖中,英特爾曾長期占據(jù)統(tǒng)治地位。然而隨著、
    的頭像 發(fā)表于 05-01 01:03 ?3754次閱讀
    讓<b class='flag-5'>英特爾</b>再次偉大,新CEO推動18A提前<b class='flag-5'>量產(chǎn)</b>,14A已在路上

    未來10年產(chǎn)能至少翻倍!AI存儲需求旺,SK海力士和三星業(yè)績飄紅

    Vera Rubin 是由 6 款不同的芯片組成,這些芯片每顆都是世界上最先進的芯片,
    的頭像 發(fā)表于 02-02 10:50 ?8665次閱讀
    <b class='flag-5'>臺</b><b class='flag-5'>積</b><b class='flag-5'>電</b>未來10年產(chǎn)能至少翻倍!AI存儲需求旺,SK海力士和<b class='flag-5'>三星</b>業(yè)績飄紅

    0.2nm工藝節(jié)點的背后需要“背面供電”支撐

    實現(xiàn)0.2nm工藝節(jié)點。 ? 而隨著芯片工藝節(jié)點的推進,芯片供電面臨越來越多問題,所以近年英特爾、
    的頭像 發(fā)表于 01-03 05:58 ?1.2w次閱讀

    18A工藝大單!英特爾將代工微軟AI芯片Maia 2

    。 ? 英特爾18A工藝堪稱芯片制造領(lǐng)域的一項重大突破,處于業(yè)界2納米級節(jié)點水平。它采用了兩項極具創(chuàng)新性的基礎(chǔ)技術(shù)——RibbonFET全環(huán)繞柵極晶體管架構(gòu)和PowerVia背面
    的頭像 發(fā)表于 10-21 08:52 ?5751次閱讀

    三星在美工廠遇大麻煩

    據(jù)外媒報道;三星的在美國的芯片工廠正面臨大麻煩。
    的頭像 發(fā)表于 09-30 18:31 ?4291次閱讀

    美國政府將入股英特爾

    半導體制造公司和三星在內(nèi)的競爭對手也在美國設(shè)有工廠。美國總統(tǒng)唐納德·特朗普呼吁在美國生產(chǎn)更多芯片和高科技產(chǎn)品。 報道稱,政府的股份將有助于資助英特爾目前在俄亥俄州建設(shè)的工廠。 本周早些時候,
    的頭像 發(fā)表于 08-17 09:52 ?1138次閱讀

    特斯拉Dojo重塑供應鏈,三星英特爾分別贏得芯片和封裝合同

    獨家生產(chǎn),但從第代 Dojo(Dojo 3)開始,特斯拉將轉(zhuǎn)向與三星電子及英特爾合作,形成一套全新的供應鏈雙軌制模式。這情況不但代表著半導體產(chǎn)業(yè)內(nèi)一次前所未有的合作模式,也可能重塑 AI
    的頭像 發(fā)表于 08-10 06:14 ?1.2w次閱讀
    特斯拉Dojo重塑供應鏈,<b class='flag-5'>三星</b>和<b class='flag-5'>英特爾</b>分別贏得<b class='flag-5'>芯片</b>和封裝合同

    引領(lǐng)全球半導體制程創(chuàng)新,2納米制程備受關(guān)注

    在全球半導體行業(yè)中,先進制程技術(shù)的競爭愈演愈烈。目前,只有、三星英特爾家公司能夠進入3
    的頭像 發(fā)表于 07-21 10:02 ?1130次閱讀
    <b class='flag-5'>臺</b><b class='flag-5'>積</b><b class='flag-5'>電</b>引領(lǐng)全球半導體制程創(chuàng)新,2納米制程備受關(guān)注

    新思科技與英特爾在EDA和IP領(lǐng)域展開深度合作

    近日,在英特爾代工Direct Connect 2025上,新思科技宣布與英特爾在EDA和IP領(lǐng)域展開深度合作,包括利用其通過認證的AI驅(qū)動數(shù)字和模擬設(shè)計流程支持英特爾18A工藝;為Intel 18A-P工藝節(jié)點提供完備的EDA
    的頭像 發(fā)表于 05-22 15:35 ?1065次閱讀

    詳細解讀三星的先進封裝技術(shù)

    集成電路產(chǎn)業(yè)通常被分為芯片設(shè)計、芯片制造、封裝測試大領(lǐng)域。其中,芯片制造是集成電路產(chǎn)業(yè)門檻最高的行業(yè),目前在高端芯片的制造上也只剩下臺
    的頭像 發(fā)表于 05-15 16:50 ?2015次閱讀
    詳細解讀<b class='flag-5'>三星</b>的先進封裝技術(shù)

    英特爾持續(xù)推進核心制程和先進封裝技術(shù)創(chuàng)新,分享最新進展

    英特爾代工已取得重要里程碑。例如,Intel 18A制程節(jié)點已進入風險試產(chǎn)階段,并計劃于今年內(nèi)實現(xiàn)正式量產(chǎn)。這一節(jié)點采用了PowerVia背面供電
    的頭像 發(fā)表于 05-09 11:42 ?903次閱讀
    <b class='flag-5'>英特爾</b>持續(xù)推進核心制程和先進封裝技術(shù)創(chuàng)新,分享最新進展

    三星在4nm邏輯芯片上實現(xiàn)40%以上的測試良率

    較為激進的技術(shù)路線,以挽回局面。 4 月 18 日消息,據(jù)韓媒《ChosunBiz》當?shù)貢r間 16 日報道,三星電子在其 4nm 制程 HBM4 內(nèi)存邏輯芯片的初步測試生產(chǎn)中取得了40% 的良率,這高于
    發(fā)表于 04-18 10:52

    全球芯片產(chǎn)業(yè)進入2納米競爭階段:率先實現(xiàn)量產(chǎn)!

    隨著科技的不斷進步,全球芯片產(chǎn)業(yè)正在進入一個全新的競爭階段,2納米制程技術(shù)的研發(fā)和量產(chǎn)成為了各大芯片制造商的主要目標。近期,
    的頭像 發(fā)表于 03-25 11:25 ?1486次閱讀
    全球<b class='flag-5'>芯片</b>產(chǎn)業(yè)進入2納米競爭階段:<b class='flag-5'>臺</b><b class='flag-5'>積</b><b class='flag-5'>電</b>率先實現(xiàn)<b class='flag-5'>量產(chǎn)</b>!