高性能14位ADC——AD9649的深度解析
在電子設(shè)計領(lǐng)域,模數(shù)轉(zhuǎn)換器(ADC)是連接模擬世界和數(shù)字世界的關(guān)鍵橋梁。今天,我們將深入探討一款高性能的14位ADC——AD9649,它在通信、雷達等眾多領(lǐng)域都有著廣泛的應(yīng)用。
文件下載:AD9649.pdf
一、AD9649概述
AD9649是一款單通道、1.8V供電的14位模數(shù)轉(zhuǎn)換器,支持20/40/65/80 MSPS的采樣速率。它具有高性能的采樣保持電路和片上電壓基準,采用多級差分流水線架構(gòu)和輸出誤差校正邏輯,能在80 MSPS的數(shù)據(jù)速率下提供14位的精度,并保證在全工作溫度范圍內(nèi)無漏碼。
二、產(chǎn)品特性
2.1 電源與輸出
- 模擬電源:采用1.8V模擬電源供電,能有效降低功耗。
- 輸出電源:輸出電源范圍為1.8V - 3.3V,可適配不同的邏輯電平。
2.2 性能指標
- 信噪比(SNR):在9.7 MHz輸入時可達74.3 dBFS,200 MHz輸入時為71.5 dBFS,展現(xiàn)出優(yōu)秀的信號處理能力。
- 無雜散動態(tài)范圍(SFDR):9.7 MHz輸入時為93 dBc,200 MHz輸入時為80 dBc,能有效抑制雜散信號。
- 功耗:20 MSPS時功耗僅45 mW,80 MSPS時為87 mW,具備低功耗特性。
2.3 其他特性
- 輸入帶寬:差分輸入帶寬達700 MHz,可處理高頻信號。
- 片上功能:集成電壓基準和采樣保持電路,減少外部元件數(shù)量。
- 數(shù)據(jù)格式:支持偏移二進制、格雷碼或二進制補碼數(shù)據(jù)格式,提供靈活的數(shù)據(jù)輸出方式。
- 時鐘分頻:內(nèi)置整數(shù)1、2或4的輸入時鐘分頻器,可根據(jù)需求調(diào)整采樣速率。
- 測試模式:具備內(nèi)置可選數(shù)字測試模式生成功能,方便進行電路測試和調(diào)試。
- 節(jié)能模式:擁有節(jié)能的掉電模式,可在不工作時降低功耗。
- 數(shù)據(jù)時鐘輸出:提供數(shù)據(jù)時鐘輸出(DCO),并支持可編程時鐘和數(shù)據(jù)對齊。
三、應(yīng)用領(lǐng)域
3.1 通信領(lǐng)域
- 多樣性無線電系統(tǒng):可用于提高通信系統(tǒng)的抗干擾能力和信號質(zhì)量。
- 多模式數(shù)字接收器:支持GSM、EDGE、W - CDMA、LTE等多種通信標準。
- 智能天線系統(tǒng):為天線系統(tǒng)提供高精度的信號轉(zhuǎn)換,提升系統(tǒng)性能。
3.2 其他領(lǐng)域
- 電池供電儀器:低功耗特性使其適合電池供電的設(shè)備,延長設(shè)備續(xù)航時間。
- 手持示波器:能快速準確地采集和處理信號,滿足手持設(shè)備的需求。
- 便攜式醫(yī)療成像:如超聲設(shè)備,提供高質(zhì)量的圖像數(shù)據(jù)。
- 雷達/LIDAR:為雷達和激光雷達系統(tǒng)提供精確的信號轉(zhuǎn)換,提高探測精度。
四、工作原理
AD9649采用多級流水線架構(gòu),每一級都能對前一級的閃存誤差進行校正。量化輸出在數(shù)字校正邏輯中組合成最終的14位結(jié)果。采樣發(fā)生在時鐘的上升沿,除最后一級外,每一級由低分辨率閃存ADC、開關(guān)電容DAC和級間殘差放大器組成。最后一級為閃存ADC。輸出級對數(shù)據(jù)進行對齊和誤差校正,然后傳遞給CMOS輸出緩沖器。
五、設(shè)計考慮因素
5.1 模擬輸入
- 輸入電路:采用差分開關(guān)電容電路,支持寬共模范圍。建議使用中電源共模電壓,以減少信號相關(guān)誤差。
- 輸入配置:差分輸入配置可實現(xiàn)最佳性能,可根據(jù)不同應(yīng)用選擇合適的驅(qū)動電路,如AD8138、ADA4937 - 2、ADA4938 - 2等。在低頻應(yīng)用中,可采用差分變壓器耦合;高頻應(yīng)用中,差分雙巴倫耦合是不錯的選擇。單端輸入配置在成本敏感的應(yīng)用中也能提供一定的性能,但SFDR和失真性能會有所下降。
5.2 電壓基準
- 內(nèi)部基準:芯片內(nèi)置1.0V電壓基準,可通過SENSE引腳配置為內(nèi)部基準模式。使用內(nèi)部基準時,需考慮負載對基準電壓的影響。
- 外部基準:在需要提高增益精度或改善熱漂移特性時,可使用外部1.0V基準電壓。
5.3 時鐘輸入
- 時鐘信號:建議使用差分信號時鐘輸入,可通過變壓器或電容進行交流耦合。時鐘源的抖動對動態(tài)性能影響較大,應(yīng)盡量選擇低抖動的時鐘源。
- 時鐘分頻:內(nèi)置時鐘分頻器可將輸入時鐘分頻為1、2或4,增加了時鐘配置的靈活性。
- 時鐘占空比:通常需要50% ± 5%的占空比時鐘,以保持最佳動態(tài)性能。
5.4 功耗與待機模式
- 功耗計算:模擬核心功耗與采樣速率成正比,數(shù)字功耗主要取決于數(shù)字驅(qū)動器的強度和輸出負載??赏ㄟ^減少輸出驅(qū)動器的電容負載來降低數(shù)字功耗。
- 待機模式:在SPI模式下,可通過SPI端口或MODE引腳將ADC置于掉電模式或待機模式。待機模式可保持內(nèi)部基準電路供電,實現(xiàn)更快的喚醒時間。
5.5 數(shù)字輸出
- 輸出格式:輸出數(shù)據(jù)格式可選擇偏移二進制或二進制補碼,通過SCLK/DFS引腳設(shè)置。
- 輸出使能:使用SPI接口時,可通過MODE引腳獨立控制數(shù)據(jù)輸出和DCO的三態(tài)。
5.6 內(nèi)置自測試(BIST)和輸出測試
- BIST:用于驗證AD9649數(shù)字數(shù)據(jù)路徑的完整性,測試后將結(jié)果存儲在寄存器中。
- 輸出測試模式:可將預(yù)設(shè)的測試模式應(yīng)用于輸出,方便進行電路調(diào)試。
六、SPI接口
6.1 接口配置
AD9649的SPI接口由SCLK、SDIO和CSB三個引腳組成,可通過該接口對ADC進行配置和操作。
6.2 操作模式
- 讀寫操作:通過發(fā)送16位指令來確定讀寫操作,數(shù)據(jù)長度由指令中的W0和W1位決定。
- 數(shù)據(jù)傳輸:數(shù)據(jù)以8位字的形式傳輸,可選擇MSB - first或LSB - first模式。
6.3 注意事項
SPI接口在需要ADC全動態(tài)性能時應(yīng)保持非活動狀態(tài),以避免噪聲對轉(zhuǎn)換器性能的影響。
七、設(shè)計指南
7.1 電源與接地
- 電源供應(yīng):建議使用兩個獨立的電源,分別為模擬(AVDD)和數(shù)字輸出(DRVDD)供電。若使用公共電源,需使用鐵氧體磁珠或濾波器進行隔離。
- 接地處理:使用單個PCB接地平面,合理進行模擬、數(shù)字和時鐘部分的分區(qū),確保良好的接地效果。
7.2 散熱設(shè)計
- 暴露焊盤:暴露焊盤是AD9649的唯一接地連接,應(yīng)連接到PCB的模擬接地。通過在PCB上設(shè)置連續(xù)的銅平面和多個過孔,可提高散熱性能。
7.3 時鐘設(shè)計
使用低抖動、50%占空比的編碼時鐘源,以保證ADC的動態(tài)性能。
7.4 其他引腳
- VCM引腳:需使用0.1 μF電容進行接地去耦。
- RBIAS引腳:應(yīng)連接一個10 kΩ、1%公差的電阻到地。
- VREF引腳:使用低ESR的1.0 μF電容和0.1 μF陶瓷電容進行外部去耦。
八、總結(jié)
AD9649是一款功能強大、性能優(yōu)異的14位ADC,具有低功耗、高帶寬、靈活配置等特點,適用于多種應(yīng)用場景。在設(shè)計過程中,需要充分考慮模擬輸入、電壓基準、時鐘輸入、功耗等因素,以確保其性能的充分發(fā)揮。希望本文能為電子工程師在使用AD9649進行設(shè)計時提供有價值的參考。你在使用AD9649的過程中遇到過哪些問題呢?歡迎在評論區(qū)分享你的經(jīng)驗和見解。
-
adc
+關(guān)注
關(guān)注
100文章
7893瀏覽量
556697 -
電子設(shè)計
+關(guān)注
關(guān)注
42文章
2405瀏覽量
49906
發(fā)布評論請先 登錄
高性能14位ADC——AD9649的深度解析
評論