深入解析LTC1411:高性能14位2.5Msps ADC
在電子設(shè)計領(lǐng)域,模數(shù)轉(zhuǎn)換器(ADC)是連接模擬世界和數(shù)字世界的關(guān)鍵橋梁。今天,我們將深入探討一款性能卓越的ADC——LTC1411,它在眾多應(yīng)用場景中展現(xiàn)出了強(qiáng)大的優(yōu)勢。
文件下載:LTC1411.pdf
一、LTC1411概述
LTC1411是一款采用36引腳SSOP封裝的2.5Msps采樣14位A/D轉(zhuǎn)換器。它具有單5V供電的特點(diǎn),典型功耗僅為195mW,這使得它在功耗方面表現(xiàn)出色,適合對功耗要求較高的應(yīng)用。該器件集成了高帶寬采樣保持電路、精密基準(zhǔn)、可編程輸入范圍和內(nèi)部校準(zhǔn)時鐘,功能十分強(qiáng)大。
二、主要特性
2.1 高性能指標(biāo)
- 分辨率與線性度:擁有14位分辨率,無失碼,最大直流規(guī)格包括±2LSB的積分非線性(INL),能保證在較寬溫度范圍內(nèi)的高精度轉(zhuǎn)換。
- 動態(tài)性能:在100kHz輸入頻率下,具有80dB的信噪失真比(S/(N + D))和90dB的總諧波失真(THD),展現(xiàn)出優(yōu)秀的動態(tài)性能。
2.2 靈活的輸入配置
- 輸入范圍可編程:通過兩個數(shù)字輸入引腳PGA0和PGA1,可選擇四種可編程輸入范圍,分別為±1.8V、±1.27V、±0.9V和±0.64V,能滿足不同應(yīng)用場景對輸入信號幅度的要求。
- 差分或單端輸入:既可以處理差分輸入信號,也可以處理單端輸入信號,并且以二進(jìn)制補(bǔ)碼格式輸出數(shù)據(jù),方便后續(xù)數(shù)字處理。
2.3 低功耗設(shè)計
- 睡眠和打盹模式:提供睡眠(Sleep)和打盹(Nap)兩種低功耗模式。睡眠模式下,器件功耗可降至1μA;打盹模式下,功耗約為2mA,在不使用時能有效降低功耗。
2.4 其他特性
- 無流水線延遲:在高速數(shù)據(jù)采集應(yīng)用中,無流水線延遲的特性使得數(shù)據(jù)處理更加及時,減少了數(shù)據(jù)處理的延遲時間。
- 過范圍指示:OTR引腳與D13(MSB)配合使用,可指示輸入信號是否超出ADC的輸入范圍,方便用戶及時了解輸入信號的狀態(tài)。
- 內(nèi)部或外部參考:既可以使用內(nèi)部的2.5V帶隙基準(zhǔn),也可以使用外部基準(zhǔn),增加了設(shè)計的靈活性。
三、應(yīng)用領(lǐng)域
- 電信領(lǐng)域:在電信系統(tǒng)中,對信號的高速采集和處理要求較高,LTC1411的高采樣率和優(yōu)秀的動態(tài)性能能夠滿足電信信號處理的需求。
- 高速數(shù)據(jù)采集:可用于各種高速數(shù)據(jù)采集系統(tǒng),如工業(yè)自動化、儀器儀表等領(lǐng)域,快速準(zhǔn)確地采集模擬信號并轉(zhuǎn)換為數(shù)字信號。
- 數(shù)字信號處理:為數(shù)字信號處理提供高精度的輸入數(shù)據(jù),確保處理結(jié)果的準(zhǔn)確性。
- 多路數(shù)據(jù)采集系統(tǒng):其可編程輸入范圍和高采樣率適合多路數(shù)據(jù)采集系統(tǒng),能夠同時處理多個不同幅度的信號。
- 頻譜分析:在頻譜分析中,需要對信號進(jìn)行高精度的采集和分析,LTC1411的高性能指標(biāo)能夠滿足頻譜分析的要求。
- 成像系統(tǒng):在成像系統(tǒng)中,對圖像數(shù)據(jù)的采集和處理需要高精度的ADC,LTC1411可以為成像系統(tǒng)提供準(zhǔn)確的圖像數(shù)據(jù)。
四、電氣特性
4.1 絕對最大額定值
- 電壓范圍:模擬輸入電壓范圍為 -0.3V至(VDD + 0.3V),電源電壓(VDD)最大為6V,數(shù)字輸入電壓范圍為 -0.3V至10V,數(shù)字輸出電壓范圍為 -0.3V至(VDD + 0.3V)。
- 功耗:最大功耗為500mW。
- 溫度范圍:不同型號的LTC1411具有不同的工作溫度范圍,如LTC1411C為0°C至70°C,LTC1411I為 -40°C至85°C,存儲溫度范圍為 -65°C至150°C。
4.2 轉(zhuǎn)換器特性
- 分辨率:14位無失碼分辨率,保證了轉(zhuǎn)換的精度。
- 線性誤差:積分線性誤差最大為±2LSB,確保了轉(zhuǎn)換的線性度。
- 偏移誤差:偏移誤差在±16LSB至±24LSB之間,可通過調(diào)整進(jìn)行校準(zhǔn)。
- 滿量程誤差:當(dāng)外部基準(zhǔn)為2.5V時,滿量程誤差為±60LSB。
4.3 動態(tài)精度
- 信噪失真比(S/(N + D)):在100kHz輸入信號時為80dB,在500kHz輸入信號時為77.5dB。
- 總諧波失真(THD):在100kHz輸入信號且最高至5次諧波時為 -90dB,在500kHz輸入信號且最高至5次諧波時為 -82dB。
- 峰值諧波或雜散噪聲:在100kHz輸入信號時為90dB,在500kHz輸入信號時為82dB。
- 全線性帶寬:S/(N + D) ≥ 74dB時,全線性帶寬為1.0MHz。
4.4 模擬輸入特性
- 輸入范圍:根據(jù)PGA0和PGA1的不同設(shè)置,模擬輸入范圍有四種選擇,分別為±1.8V、±1.27V、±0.9V和±0.64V。
- 共模輸入范圍:AIN+或AIN - 的共模輸入范圍為0V至VDD。
- 輸入電容:在轉(zhuǎn)換之間(采樣模式)為10pF,在轉(zhuǎn)換期間(保持模式)為4pF。
- 采樣保持時間:采樣保持采集時間為100ns,采樣保持孔徑延遲時間為7ns,孔徑延遲時間抖動為1psRMS。
- 共模抑制比(CMRR):在0V < (AIN - = AIN +) < VDD時,CMRR為62dB。
- 輸入泄漏電流:引腳1和2的輸入泄漏電流為0.1μA。
4.5 內(nèi)部參考特性
- 參考輸出電壓:輸出電壓為2.480V至2.520V,典型值為2.500V。
- 參考輸出溫度系數(shù):輸出溫度系數(shù)為±15ppm/°C。
- 參考線路調(diào)整率:在4.75V ≤ VDD ≤ 5.25V時,線路調(diào)整率為0.01LSB/V。
- 參考負(fù)載調(diào)整率:在0 ≤ |IOUT| ≤ 1mA時,負(fù)載調(diào)整率為2LSB/mA。
4.6 數(shù)字輸入和輸出特性
- 數(shù)字輸入電壓:高電平輸入電壓VIH在VDD = 5.25V時為2.4V,低電平輸入電壓VIL在VDD = 4.75V時為0.8V。
- 數(shù)字輸入電流:除SLP和NAP引腳外,數(shù)字輸入電流在VIN = 0V至VDD時為±10μA。
- 數(shù)字輸入電容:數(shù)字輸入電容為2pF。
- 數(shù)字輸出電壓:高電平輸出電壓VOH在VDD = 4.75V且IO = -10μA時為4.0V,在VDD = 4.75V且IO = -200μA時為4.75V;低電平輸出電壓VOL在VDD = 4.75V且IO = 160μA時為0.05V,在VDD = 4.75V且IO = 1.6mA時為0.10V至0.4V。
- 輸出源電流和灌電流:輸出源電流ISOURCE在VOUT = 0V時為 -10mA,輸出灌電流ISINK在VOUT = VDD時為10mA。
4.7 電源要求
- 電源電壓:推薦工作電壓VDD為4.75V至5.25V。
- 電源電流:正常工作時電源電流為39mA,打盹模式下為2mA,睡眠模式下為1μA。
- 功耗:正常工作時功耗為195mW,打盹模式下為10mW,睡眠模式下為5μW。
4.8 時序特性
- 最大采樣頻率:最大采樣頻率為2.5MHz。
- 轉(zhuǎn)換時間:轉(zhuǎn)換時間為250ns至350ns。
- 采集時間:采集時間為100ns。
- 喚醒時間:從睡眠模式喚醒到轉(zhuǎn)換開始的時間為210ms(REFCOM2引腳有10μF旁路電容),從打盹模式喚醒到轉(zhuǎn)換開始的時間為250ns。
- CONVST信號相關(guān)時間:CONVST低電平時間為20ns,CONVST到BUSY延遲為12ns,BUSY上升后數(shù)據(jù)準(zhǔn)備好的時間為7ns,CONVST高電平時間為20ns。
五、引腳功能
5.1 模擬輸入引腳
- AIN +(引腳1):正模擬輸入引腳,ADC根據(jù)PGA選擇對AIN +和AIN - 之間的差分電壓進(jìn)行轉(zhuǎn)換,輸入范圍可編程。
- AIN -(引腳2):負(fù)模擬輸入引腳,可連接到ADC的REFOUT引腳或外部直流電壓,該電壓也是ADC的雙極零電壓。
5.2 參考引腳
- REFOUT(引腳3):2.5V參考輸出引腳,若用于驅(qū)動AIN - ,需用22μF鉭電容旁路到AGND1;若使用外部參考驅(qū)動AIN - ,則無需電容。
- REFIN(引腳4):參考緩沖輸入引腳,可連接到REFOUT或外部參考,以滿足更高精度的要求。
- REFCOM1(引腳5):降噪引腳,通過在該引腳放置10μF旁路電容來降低進(jìn)入?yún)⒖季彌_的噪聲。
- REFCOM2(引腳6):4.05V參考補(bǔ)償引腳,需用10μF鉭電容和0.1μF陶瓷電容并聯(lián)旁路到AGND1。
5.3 電源和接地引腳
- AGND(引腳7至9):模擬接地引腳,AGND1為參考接地,AGND2為比較器接地,AGND3為其余模擬電路接地。
- AVP(引腳10):5V模擬電源引腳,需用10μF鉭電容旁路到AGND。
- AVM(引腳11):模擬和數(shù)字襯底引腳,應(yīng)連接到AGND。
- OGND(引腳28):輸出驅(qū)動器(數(shù)據(jù)位、OTR和BUSY)的數(shù)字接地引腳。
- OVDD(引腳29):輸出驅(qū)動器的3V或5V數(shù)字電源引腳,需用10μF鉭電容旁路到OGND。
- DVP(引腳30):5V數(shù)字電源引腳,需用10μF鉭電容旁路到OGND。
- DGND(引腳31):數(shù)字接地引腳。
5.4 數(shù)字輸出引腳
- D13至D0(引腳12至25):數(shù)字?jǐn)?shù)據(jù)輸出引腳,D13為最高有效位(MSB)。
5.5 控制引腳
- OTR(引腳26):過范圍引腳,與D13配合使用,可判斷輸入信號是否超出模擬輸入范圍。
- BUSY(引腳27):忙輸出引腳,轉(zhuǎn)換期間為低電平,指示轉(zhuǎn)換器的狀態(tài)。
- CONVST(引腳32):轉(zhuǎn)換開始信號引腳,下降沿觸發(fā)轉(zhuǎn)換。
- PGA1、PGA0(引腳33、34):可編程輸入范圍的邏輯輸入引腳,通過這兩個引腳控制ADC的四種輸入范圍。
- NAP(引腳35):打盹輸入引腳,低電平使ADC進(jìn)入打盹模式,降低電源電流至2mA,內(nèi)部參考保持活動。
- SLP(引腳36):睡眠輸入引腳,低電平使ADC進(jìn)入睡眠模式,電源電流小于1μA。
六、典型應(yīng)用與設(shè)計要點(diǎn)
6.1 轉(zhuǎn)換細(xì)節(jié)
LTC1411采用逐次逼近算法和內(nèi)部采樣保持電路,將模擬信號轉(zhuǎn)換為14位并行輸出。轉(zhuǎn)換由CONVST輸入的下降沿觸發(fā),一旦開始,轉(zhuǎn)換過程不能重啟。在轉(zhuǎn)換之間,ADC采集模擬輸入信號,采集階段至少需要100ns,以確保采樣保持電容能夠采集到模擬信號。
6.2 動態(tài)性能
- 信號噪聲比:信號到(噪聲 + 失真)比(S/(N + D))是衡量ADC動態(tài)性能的重要指標(biāo),LTC1411在100kHz輸入頻率下具有80dB的S/(N + D),且在較高輸入頻率下仍能保持良好的性能。
- 有效位數(shù):有效位數(shù)(ENOBs)與S/(N + D)直接相關(guān),通過公式ENOBS = [S/(N + D) - 1.76] / 6.02計算。在2.5MHz的最大采樣率下,LTC1411在奈奎斯特輸入頻率(1.25MHz)內(nèi)保持良好的ENOBs。
- 總諧波失真:總諧波失真(THD)是輸入信號所有諧波的均方根和與基波本身的比值,LTC1411在奈奎斯特頻率及以上具有良好的失真性能。
- 峰值諧波或雜散噪聲:峰值諧波或雜散噪聲是除輸入信號和直流外的最大頻譜分量,以相對于滿量程輸入信號的均方根值的dB表示。
- 全功率和全線性帶寬:全功率帶寬是指滿量程輸入信號下,重構(gòu)基波幅度降低3dB時的輸入頻率;全線性帶寬是指S/(N + D)降至74dB(12有效位)時的輸入頻率。LTC1411設(shè)計用于優(yōu)化輸入帶寬,允許ADC對高于轉(zhuǎn)換器奈奎斯特頻率的輸入信號進(jìn)行欠采樣。
6.3 驅(qū)動模擬輸入
LTC1411的差分模擬輸入易于驅(qū)動,可采用差分輸入或單端輸入(將AIN - 連接到固定直流電壓)。采樣保持電路的共模抑制能力可降低輸入信號中的共模噪聲。輸入在轉(zhuǎn)換結(jié)束時為采樣保持電容充電時會產(chǎn)生一個小電流尖峰,轉(zhuǎn)換期間僅產(chǎn)生小的泄漏電流。對于低源阻抗的驅(qū)動電路,可直接驅(qū)動LTC1411的輸入;對于高源阻抗的電路,需要增加采集時間。
6.4 選擇輸入放大器
選擇輸入放大器時,需考慮兩個主要要求:一是放大器在閉環(huán)帶寬頻率下具有低輸出阻抗(<100Ω),以限制充電采樣電容時放大器看到的電壓尖峰;二是閉環(huán)帶寬必須大于40MHz,以確保在全吞吐量速率下有足夠的小信號建立時間。適合驅(qū)動LTC1411的運(yùn)算放大器包括LT1227、LT1395、LT1800和LT6203等,具體選擇應(yīng)根據(jù)應(yīng)用需求,如AC應(yīng)用注重動態(tài)規(guī)格,時域應(yīng)用注重DC精度和建立時間。
6.5 可編程輸入范圍
LTC1411通過PGA0和PGA1引腳選擇四種模擬輸入范圍,這些范圍通過改變應(yīng)用于ADC內(nèi)部DAC的參考電壓(REFCOM2)來設(shè)置。在改變輸入范圍時,REFCOM2引腳需要時間來達(dá)到正確的電平,因?yàn)橐_的旁路電容需要充電或放電。
6.6 內(nèi)部參考
LTC1411具有片上溫度補(bǔ)償、曲率校正的帶隙基準(zhǔn),工廠校準(zhǔn)為2.500V。若使用REFOUT引腳驅(qū)動AIN - ,需要一個22μF鉭旁路電容,該電壓設(shè)置了ADC的雙極零。
6.7 數(shù)字接口
ADC的數(shù)字接口非常簡單,只有一個控制輸入CONVST。邏輯低電平施加到CONVST輸入將啟動轉(zhuǎn)換,ADC以二進(jìn)制補(bǔ)碼格式輸出數(shù)字?jǐn)?shù)據(jù),雙極零由施加到AIN - 引腳的電壓設(shè)置。
6.8 過范圍信號
LTC1411的OTR引腳用于指示模擬輸入信號是否超出范圍。當(dāng)模擬輸入在指定范圍內(nèi)時,OTR保持低電平;當(dāng)模擬信號達(dá)到最負(fù)輸入(1000 0000 0000 00)或高于指定最正輸入64LSB時,OTR變?yōu)楦唠娖?。通過對D13(MSB)及其補(bǔ)碼與OTR進(jìn)行或非運(yùn)算,可以檢測過范圍和欠范圍情況。
6.9 電源關(guān)閉模式
LTC1411提供睡眠和打盹兩種電源關(guān)閉模式,以節(jié)省功耗。睡眠模式下,驅(qū)動SLP引腳為低電平,ADC功耗降至小于1μA,喚醒時間為210ms(REFCOM2引腳有10μF旁路電容);打盹模式下,除內(nèi)部參考仍保持活動外,其他電源關(guān)閉,ADC電流約為2mA,喚醒時間為250ns。
6.10 電路板布局和旁路
-
adc
+關(guān)注
關(guān)注
100文章
7893瀏覽量
556697 -
低功耗
+關(guān)注
關(guān)注
12文章
3813瀏覽量
106819
發(fā)布評論請先 登錄
深入解析LTC2249:14位、80Msps低功耗3V ADC的卓越性能與應(yīng)用
深入解析LTC2205-14:14位、65Msps ADC的卓越性能與應(yīng)用
深入剖析 LTC2157-14/LTC2156-14/LTC2155-14 高性能 ADC
高性能14位ADC:LTC2152-14/LTC2151-14/LTC2150-14的技術(shù)剖析
LTC2313-14:高性能14位串行采樣ADC的深度解析
深度解析ADS1602:高性能16位2.5MSPS模數(shù)轉(zhuǎn)換器
深入解析LTC1411:高性能14位2.5Msps ADC
評論