91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

Proof of Life:Versal 誕生的證據

Xilinx賽靈思官微 ? 2019-07-02 12:04 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

點擊上方“藍字”,輕松關注我們


首先這將是一個由一系列視頻所組成的連續(xù)劇,我們從看著第一顆芯片在臺積電誕生,看著它坐上飛機,遠渡重洋來到了硅谷,我們又跟著它的視角進入到了賽靈思的實驗室......所有的工程師團隊都圍繞在它的身邊,注視著它,直到它向世界說出它的第一句問候......

在拿到業(yè)界第一顆 Versal ACAP 芯片之后,我們錄制了一系列的視頻,希望能在第一時間與世界分享我們的驕傲和成就,以及最重要的是:來自 Versal ACAP 的神秘問候......

點擊邊框調出視頻工具條

賽靈思公司


9大視頻帶您一睹業(yè)界首款 Versal ACAP 芯片的秘密。


點擊 “閱讀原文”,觀看視頻

Versal:業(yè)界首顆 ACAP 芯片之旅

體驗首款 Versal ACAP 芯片從臺積電向硅谷賽靈思總部提前交貨的旅程,多年耕耘終成偉業(yè)。

ACAP 是什么?

本視頻通過不到一分鐘的時間介紹了自適應計算加速平臺。這是一項了不起的創(chuàng)新,它將異構加速的強大功能與軟件和芯片可編程特性結合在一起。ACAP 將為任何應用和任何開發(fā)人員提供一個平臺,幫助他們去革新計算領域的格局。

Versal:業(yè)界首款 ACAP 介紹

在賽靈思硅谷總部實驗室搶鮮了解 Versal。 領略 Hello World、AI 引擎、片上網絡(NoC)、PCIe、32G 收發(fā)器和搭載了多速率 MAC(MRMAC)的業(yè)界首款 ACAP,該 MAC 基于 7 nm 處理技術,現已向搶鮮體驗客戶發(fā)貨。

Versal 生命的證據:Hello World

共同見證 Versal 向世界發(fā)出的第一句話,“Hello World”。這是一個具有非凡意義的一句話,我們將之稱為“生命的證據”,從此標志著 Versal ACAP 正式誕生。從收到第一塊電路板起,Arm Cortex-A72 和 Arm Cortex-R5F 在 3 小時內完成啟動,而 ARM Cortex-A72 上的 Linux 也在 4 天內完成啟動。

Versal 生命的證據:AI 引擎

體驗引人矚目的 Versal AI 引擎的實際表現,您將看到一系列兼具軟件可編程和硬件自適應的 1GHz+ VLIW、SIMD 矢量處理內核,它具有硬化的計算單元與緊密耦合的存儲器。借助 Versal AI 引擎,我們將助力您實現突破性的 AI 推斷和先進的信號處理加速。

Versal 生命的證據:片上網絡

本視頻介紹了 Versal 自適應的片上網絡 (NOC)。 這種固有的軟件可編程創(chuàng)新確保了該平臺一經啟動,即可供硬件設計師和軟件開發(fā)者使用。 Versal 的各種引擎、關鍵接口和集成存儲器控制器通過這條高效低耗的超高速連接和驅動,為定制型異構硬件解決方案帶來高帶寬和低時延。

Versal 生命的證據:PCI Express

高性能連接是計算加速的基礎,PCI Express 就像是一條數據的高速公路,可滿足 Versal ACAP 中多個計算引擎的豐富功能和性能需求。 見證 Versal ACAP 中提供的新 CPM 塊,該模塊支持 Gen4 x 16 功能。

Versal 生命的證據:32G 收發(fā)器

本視頻演示了 Versal ACAP 的 32 Gb/s 串行收發(fā)器,以及目前同類最佳的 UltraScale+ GTY 收發(fā)器改進后的形態(tài)。

Versal 生命的證據:多速率 MAC

隨著 Versal 的面世,出現了一種新型集成以太網 MAC,即多速率 MAC。 此 MAC 支持多種以太網標準以及這些標準之間的交換,支持當今可插拔光纖和無源銅纜互聯應用的多種用例。看看實驗室里正在運行的器件。

賽靈思公眾號

打造靈活應變,萬物智能的世界

長按二維碼關注我們


原文標題:Proof of Life:Versal 誕生的證據

文章出處:【微信公眾號:賽靈思】歡迎添加關注!文章轉載請注明出處。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯系本站處理。 舉報投訴
  • 賽靈思
    +關注

    關注

    33

    文章

    1798

    瀏覽量

    133426
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    AMD VEK385評估套件助力快速啟動第二代Versal AI Edge系列設計

    AMD VEK385 評估套件為評估第二代 AMD Versal AI Edge 系列 XC2VE3858 器件提供了一條快速、功能豐富且可擴展的途徑。借助異構計算、高性能 I/O、全面的內存帶寬、即用型工作負載以及穩(wěn)健的啟動工具,工程師可以快速評估系統(tǒng)性能,并加速從原型到量產的進程。
    的頭像 發(fā)表于 03-06 09:09 ?313次閱讀

    使用Aurora 6466b協議實現AMD UltraScale+ FPGA與AMD Versal自適應SoC的對接

    在本博客中,我們將介紹使用 Aurora 6466b 協議實現 AMD UltraScale+ FPGA 與 AMD Versal 自適應 SoC 的對接。我們還將涵蓋有關 IP 配置、FPGA 之間的連接、時鐘設置以及復位拓撲結構的詳細信息。
    的頭像 發(fā)表于 01-13 14:04 ?3406次閱讀
    使用Aurora 6466b協議實現AMD UltraScale+ FPGA與AMD <b class='flag-5'>Versal</b>自適應SoC的對接

    調試 life in life 康威滑翔機 實現電子永生

    發(fā)表于 12-21 19:20

    探索AMD XILINX Versal Prime Series VMK180評估套件,開啟硬件創(chuàng)新之旅

    探索AMD XILINX Versal Prime Series VMK180評估套件,開啟硬件創(chuàng)新之旅 在電子設計的領域中,快速實現原型設計并確保高性能是每一位工程師的追求。AMD XILINX
    的頭像 發(fā)表于 12-15 14:40 ?517次閱讀

    AMD Versal自適應SoC內置自校準的工作原理

    本文提供有關 AMD Versal 自適應 SoC 內置自校準 (BISC) 工作方式的詳細信息。此外還詳述了 Versal 的異步模式及其對 BISC 的影響。
    的頭像 發(fā)表于 10-21 08:18 ?4175次閱讀

    AMD 7nm Versal系列器件NoC的使用及注意事項

    AMD 7nm Versal系列器件引入了可編程片上網絡(NoC, Network on Chip),這是一個硬化的、高帶寬、低延遲互連結構,旨在實現可編程邏輯(PL)、處理系統(tǒng)(PS)、AI引擎(AIE)、DDR控制器(DDRMC)、CPM(PCIe/CXL)等模塊之間的高效數據交換。
    的頭像 發(fā)表于 09-19 15:15 ?2829次閱讀
    AMD 7nm <b class='flag-5'>Versal</b>系列器件NoC的使用及注意事項

    在AMD Versal自適應SoC上使用QEMU+協同仿真示例

    在任意設計流程中,仿真都是不可或缺的關鍵組成部分。它允許用戶在無任何物理硬件的情況下對硬件系統(tǒng)進行確認。這篇簡短的博客將介紹如何使用 QEMU + 協同仿真來對 AMD Versal 自適應 SoC
    的頭像 發(fā)表于 08-06 17:21 ?1992次閱讀
    在AMD <b class='flag-5'>Versal</b>自適應SoC上使用QEMU+協同仿真示例

    基于AMD Versal器件實現PCIe5 DMA功能

    Versal是AMD 7nm的SoC高端器件,不僅擁有比16nm性能更強的邏輯性能,并且其PS系統(tǒng)中的CPM PCIe也較上一代MPSoC PS硬核PCIe單元強大得多。本節(jié)將基于AMD官方開發(fā)板展示如何快速部署PCIe5x8及DMA功能。
    的頭像 發(fā)表于 06-19 09:44 ?1830次閱讀
    基于AMD <b class='flag-5'>Versal</b>器件實現PCIe5 DMA功能

    AMD第二代Versal AI Edge和Versal Prime系列加速量產 為嵌入式系統(tǒng)實現單芯片智能

    我們推出了 AMD 第二代 Versal AI Edge 系列和第二代 Versal Prime 系列,這兩款產品是對 Versal 產品組合的擴展,可為嵌入式系統(tǒng)實現單芯片智能。
    的頭像 發(fā)表于 06-11 09:59 ?1858次閱讀

    利用AMD VERSAL自適應SoC的設計基線策略

    您是否準備將設計遷移到 AMD Versal 自適應 SoC?設計基線是一種行之有效的時序收斂方法,可在深入研究復雜的布局布線策略之前,幫您的 RTL 設計奠定堅實的基礎。跳過這些步驟可能會導致
    的頭像 發(fā)表于 06-04 11:40 ?779次閱讀

    Versal 600G DCMAC Subsystem LogiCORE IP產品指南

    AMD 自適應計算文檔按一組標準設計進程進行組織,以便幫助您查找當前開發(fā)任務相關的內容。您可以在設計中心頁面上訪問 AMD Versal 自適應 SoC 設計進程。您還可以使用設計流程助手來更深入了解設計流程,并找到特定于預期設計需求的內容。本文檔涵蓋了以下設計進程:
    的頭像 發(fā)表于 06-03 14:25 ?776次閱讀
    <b class='flag-5'>Versal</b> 600G DCMAC Subsystem LogiCORE IP產品指南

    適用于Versal的AMD Vivado 加快FPGA開發(fā)完成Versal自適應SoC設計

    設計、編譯、交付,輕松搞定。更快更高效。 Vivado 設計套件提供經過優(yōu)化的設計流程,讓傳統(tǒng) FPGA 開發(fā)人員能夠加快完成 Versal 自適應 SoC 設計。 面向硬件開發(fā)人員的精簡設計流程
    的頭像 發(fā)表于 05-07 15:15 ?1327次閱讀
    適用于<b class='flag-5'>Versal</b>的AMD Vivado  加快FPGA開發(fā)完成<b class='flag-5'>Versal</b>自適應SoC設計

    第二代AMD Versal Premium系列SoC滿足各種CXL應用需求

    第二代 AMD Versal Premium 系列自適應 SoC 是一款多功能且可配置的平臺,提供全面的 CXL 3.1 子系統(tǒng)。該系列自適應 SoC 旨在滿足從簡單到復雜的各種 CXL 應用需求
    的頭像 發(fā)表于 04-24 14:52 ?1255次閱讀
    第二代AMD <b class='flag-5'>Versal</b> Premium系列SoC滿足各種CXL應用需求

    面向AI與機器學習應用的開發(fā)平臺 AMD/Xilinx Versal? AI Edge VEK280

    AMD/Xilinx Versal? AI Edge VEK280評估套件是一款面向AI與機器學習應用的開發(fā)平臺,專為邊緣計算場景優(yōu)化設計。以下從核心配置、技術特性、應用場景及開發(fā)支持等方面進行詳細
    的頭像 發(fā)表于 04-11 18:33 ?2435次閱讀
    面向AI與機器學習應用的開發(fā)平臺 AMD/Xilinx <b class='flag-5'>Versal</b>? AI Edge VEK280

    愛立信揭秘Aduna品牌誕生的故事

    官Stella Medlicott將為您揭秘Aduna品牌誕生的故事,帶您一同探索網絡API的發(fā)展之路。
    的頭像 發(fā)表于 03-31 11:32 ?1.4w次閱讀