91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

電子發(fā)燒友App

硬聲App

掃碼添加小助手

加入工程師交流群

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

電子發(fā)燒友網(wǎng)>處理器/DSP>基于DSP與FPGA的全姿態(tài)指引儀的設(shè)計(jì)

基于DSP與FPGA的全姿態(tài)指引儀的設(shè)計(jì)

收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴

評(píng)論

查看更多

相關(guān)推薦
熱點(diǎn)推薦

一文了解FPGADSP的區(qū)別、特點(diǎn)及用途

FPGA是一種可編程的硅芯片,DSP是數(shù)字信號(hào)處理,當(dāng)系統(tǒng)設(shè)計(jì)人員在項(xiàng)目的架構(gòu)設(shè)計(jì)階段就面臨到底采用FPGA還是DSP的重要問(wèn)題。本文將首先分別介紹FPGADSP的特點(diǎn),然后再?gòu)膬?nèi)部資源、編程語(yǔ)言、功能多個(gè)角度解析兩者的不同。
2016-09-01 10:15:5931062

DSPFPGA設(shè)計(jì)的跟蹤伺服運(yùn)動(dòng)控制技術(shù)

DSPFPGA設(shè)計(jì)的跟蹤伺服運(yùn)動(dòng)控制技術(shù) 摘  要: 在分析光電跟蹤伺服系統(tǒng)特點(diǎn)的基礎(chǔ)上,以TI公司DSP芯片TMS320F2812作為主控制芯片,采用FPGA進(jìn)行邏
2010-05-15 18:22:521934

FPGA會(huì)取代DSP嗎?FPGADSP區(qū)別介紹

DSP這幾年有點(diǎn)背,逐漸遠(yuǎn)離主流 話題 ,所以有人就有了這樣的問(wèn)題:DSP會(huì)被FPGA取代嗎? 網(wǎng)友一:獨(dú)立的DSP不會(huì)被FPGA替代,但是會(huì)被增強(qiáng)了信號(hào)處理功能的 ARM 處理器替代?,F(xiàn)在基本已
2022-11-29 10:25:027363

FPGADSP,正在走向消亡?!

近幾年,搭乘新興市場(chǎng)(智能工業(yè)、物聯(lián)網(wǎng)等)和先進(jìn)半導(dǎo)體技術(shù)快速發(fā)展先機(jī),FPGA憑借其性能優(yōu)勢(shì)不斷入侵并蠶食著DSP市場(chǎng),以Altera和Xilinx主導(dǎo)的PLD廠商在各領(lǐng)域攻城拔寨勢(shì)如破竹,喜訊
2013-12-27 14:47:4910770

DSP28335+FPGA

DSP+FPGA架構(gòu)的最大特點(diǎn)是結(jié)構(gòu)靈活、有較強(qiáng)的通用性、適合于模塊化設(shè)計(jì),從而能夠提高算法效率,同時(shí)其開發(fā)周期短、系統(tǒng)易于維護(hù)和升級(jí),適合于實(shí)時(shí)視頻圖像處理,電機(jī)控制,數(shù)據(jù)采集。單DSP核心的系統(tǒng)
2016-09-24 10:41:18

DSP28335+FPGA+ADDA

本帖最后由 yicunyu 于 2016-7-18 16:45 編輯 DSP28335+FPGA的數(shù)據(jù)采集系統(tǒng),DSP采用TI公司的TMS320F28335,FPGA使用 ALTERA
2016-07-16 14:32:23

DSPFPGA

DSP:時(shí)序控制能力較弱。(沒(méi)辦法。有了指令集,就有指令周期。而且受到時(shí)鐘約束)控制能力較強(qiáng)(有指令集。但是不是專業(yè)搞控制的)數(shù)字信號(hào)處理及算法強(qiáng)(專業(yè)特長(zhǎng)嘛)FPGA: 時(shí)序控制能力強(qiáng)。(時(shí)序
2017-04-21 14:23:27

DSPFPGA的發(fā)展和關(guān)系

  隨著模擬IC市場(chǎng)中眾多垂直細(xì)分行業(yè)的飛速發(fā)展,傳統(tǒng)DSP器件遭遇了各種替代性信號(hào)處理平臺(tái)的競(jìng)爭(zhēng),FPGA即為典型代表。憑借高密度、低功耗和低成本的優(yōu)勢(shì),FPGA不僅在通信、消費(fèi)類、嵌入式等廣泛
2019-06-27 07:06:16

DSP從哪里獲取資料比較

DSP從哪里獲取資料比較
2021-06-18 19:23:21

FPGA+DSP;FPGA+ARM硬件設(shè)計(jì)

本人剛?cè)腴TFPGA,不知道如何實(shí)現(xiàn)FPGA+DSP,FPGA+ARM接口設(shè)計(jì),網(wǎng)上查詢有的說(shuō)FPGA+DSP可以通過(guò)EMIF,IP核實(shí)現(xiàn),FPGA+ARM可以通過(guò)SPI,有沒(méi)有具體硬件參考的?
2016-08-27 11:30:26

FPGADSP低溫通信數(shù)據(jù)錯(cuò)誤問(wèn)題

正常,低溫試驗(yàn)時(shí)出現(xiàn)數(shù)據(jù)錯(cuò)誤,發(fā)送的數(shù)據(jù)中,有一些字變成了零,FPGADSP的程序都已經(jīng)試驗(yàn)很久未出過(guò)問(wèn)題,不知應(yīng)該從何入手,不知大家有沒(méi)有遇到過(guò)類似問(wèn)題,希望大家多多幫助,先謝謝大家了!
2014-11-04 15:18:49

FPGADSP低溫通信數(shù)據(jù)錯(cuò)誤問(wèn)題

正常,低溫試驗(yàn)時(shí)出現(xiàn)數(shù)據(jù)錯(cuò)誤,發(fā)送的數(shù)據(jù)中,有一些字變成了零,FPGADSP的程序都已經(jīng)試驗(yàn)很久未出過(guò)問(wèn)題,不知應(yīng)該從何入手,不知大家有沒(méi)有遇到過(guò)類似問(wèn)題,希望大家多多幫助,先謝謝大家了!
2014-11-04 15:20:49

FPGADSP,正在走向消亡?

`電子發(fā)燒友網(wǎng)12月《處理器與DSP特刊》火熱下載 {:4_129:}近幾年,搭乘新興市場(chǎng)(智能工業(yè)、物聯(lián)網(wǎng)等)和先進(jìn)半導(dǎo)體技術(shù)快速發(fā)展先機(jī),FPGA憑借其性能優(yōu)勢(shì)不斷入侵并蠶食著DSP市場(chǎng),以
2014-01-09 17:52:31

fpga中的dsp怎么使用的問(wèn)題

請(qǐng)問(wèn)一下各位牛人,我看spartan那個(gè)fpga里面有dsp 資源,我需要做一些浮點(diǎn)運(yùn)算,請(qǐng)問(wèn)fpga里面的dsp是怎么才能使用的啊,謝謝
2019-10-15 13:37:46

姿態(tài)融合算法是什么

作者:Joy Yang1.什么是姿態(tài)融合算法簡(jiǎn)單來(lái)說(shuō),姿態(tài)融合算法就是融合多種運(yùn)動(dòng)傳感器數(shù)據(jù)(一般需要3軸加速度, 3軸陀螺或者3軸地磁感應(yīng)傳感器),通過(guò)數(shù)字濾波算法容錯(cuò)補(bǔ)償,實(shí)現(xiàn)當(dāng)前姿態(tài)檢測(cè)
2019-07-19 06:47:49

ARM、DSP、FPGA三者有什么區(qū)別?

ARM、DSP、FPGA三種是最常用的工業(yè)控制芯片甚至是物聯(lián)網(wǎng)應(yīng)用芯片,那么這三種芯片在原理上有什么異同?哪款芯片的功能最強(qiáng)?在功能上有哪些不同,主要是指引腳的功能和支持的擴(kuò)展能力?
2024-02-25 20:19:37

【CANNON申請(qǐng)】姿態(tài)解算

申請(qǐng)理由:這款開發(fā)板的硬件非常適合我現(xiàn)在在做姿態(tài)解算設(shè)計(jì),再加上自有的mpu6050 gps,可以用來(lái)測(cè)試姿態(tài)解算的準(zhǔn)確性項(xiàng)目描述:利用陀螺,加速度計(jì),磁力計(jì)等做一個(gè)了定高定位的姿態(tài)解算,檢驗(yàn)算法的正確性
2016-01-26 13:58:39

【FireBLE申請(qǐng)】頭戴式眼動(dòng)頭部姿態(tài)解析模塊

申請(qǐng)理由:實(shí)驗(yàn)室研究的頭戴式眼動(dòng),在場(chǎng)景圖像與眼圖的映射上一直存在精度問(wèn)題,切設(shè)備不能大范圍移動(dòng),采用該板為眼動(dòng)加入頭部姿態(tài)解析模塊,以提高眼動(dòng)的實(shí)用性項(xiàng)目描述:頭戴式眼動(dòng)頭部姿態(tài)解析模塊
2015-07-24 10:31:28

【uFun試用體驗(yàn)】使用陀螺姿態(tài)解算

1.設(shè)置好陀螺后可以獲取陀螺的三軸加速度數(shù)據(jù) ,設(shè)置好量程 ,坐標(biāo)軸既可以進(jìn)行姿態(tài)解算。[code] Accel_X=(i2c_buff[0]
2019-06-13 10:38:30

出售無(wú)人機(jī)姿態(tài)角解算IP核

本無(wú)人機(jī)姿態(tài)角解算是基于FPGADSP核實(shí)現(xiàn)的,需要購(gòu)買的請(qǐng)聯(lián)系***。如果有需要也可以定制開發(fā)修改。
2016-12-01 16:54:18

基于DSP+FPGA的數(shù)字化繼電保護(hù)測(cè)試

1所示。]1DSP控制器 數(shù)字化繼電保護(hù)測(cè)試工作時(shí),有大量的數(shù)據(jù)需要實(shí)時(shí)處理,因此實(shí)時(shí)數(shù)據(jù)處理能力是主控制器選型的關(guān)鍵技術(shù)指標(biāo)。本測(cè)試方案采用DSP+FPGA硬件架構(gòu),采用TI公司
2018-09-06 10:21:51

基于傾角傳感器設(shè)計(jì)的帆船姿態(tài)

基于傾角傳感器設(shè)計(jì)的帆船姿態(tài)
2011-09-01 14:28:59

如何快速入門DSP

都說(shuō)FPGA入門簡(jiǎn)單、應(yīng)用難,DSP入門很難、入門了簡(jiǎn)單。小弟初學(xué)DSP,在此請(qǐng)各位大俠指引指引,爭(zhēng)取快速入門。。。
2012-02-27 13:29:06

如何設(shè)計(jì)姿態(tài)指引圖形顯示系統(tǒng)?

隨著現(xiàn)代航空電子技術(shù)飛速發(fā)展以及飛機(jī)性能的提高,使得機(jī)載圖形顯示系統(tǒng)所顯示的參數(shù)越來(lái)越多,同時(shí)也對(duì)畫面顯示質(zhì)量從人機(jī)工效學(xué)的角度提出了很高的要求。要保證圖形顯示的連續(xù)性,顯示系統(tǒng)必須以每秒50幀以上的頻率實(shí)時(shí)刷新。傳統(tǒng)的EADI圖形處理方法是采用軟件運(yùn)算實(shí)現(xiàn),速度較慢,占用大量的運(yùn)算時(shí)間,從而使系統(tǒng)很難在規(guī)定的時(shí)間內(nèi)完成區(qū)域填充、字符與直線旋轉(zhuǎn)、反走樣運(yùn)算等較為耗時(shí)的運(yùn)算。
2019-08-14 07:04:39

怎樣去設(shè)計(jì)姿態(tài)指引圖形顯示系統(tǒng)?

姿態(tài)指引的功能與原理是什么?怎樣去設(shè)計(jì)姿態(tài)指引圖形顯示系統(tǒng)?
2021-05-07 07:29:02

找個(gè)FPGA+DSP開發(fā)伙伴。

我想用FPGA+DSP做個(gè)聲相,有感興趣的小伙伴嗎?一起開發(fā),在上海最好啦。先做原型機(jī)出來(lái),然后再考慮產(chǎn)品化。私聊:QQ 4010087
2017-04-25 14:53:48

新手求助如何去設(shè)計(jì)姿態(tài)指引

姿態(tài)指引的功能與原理是什么?怎樣去設(shè)計(jì)姿態(tài)指引系統(tǒng)的硬件?
2021-05-07 06:01:43

航姿信號(hào)模擬器硬件設(shè)計(jì)怎么實(shí)現(xiàn)?

飛機(jī)的航向與姿態(tài)是飛機(jī)操縱的重要參數(shù),航姿信號(hào)包括航向信號(hào)和姿態(tài)信號(hào),一般把飛機(jī)的俯仰角、傾斜角、航向角、轉(zhuǎn)彎角速度等稱為姿態(tài)。測(cè)量姿態(tài),通常采用的陀螺進(jìn)行,也稱為陀螺儀表,根據(jù)各種飛機(jī)的使用要求,有多種陀螺儀表,比如地平、綜合羅盤、轉(zhuǎn)彎、航向姿態(tài)系統(tǒng)等。
2019-08-21 06:39:01

陀螺姿態(tài)矯正問(wèn)題

目前正在做超聲波測(cè)風(fēng)速風(fēng)向的項(xiàng)目,所測(cè)風(fēng)速風(fēng)向?yàn)樗蕉S面內(nèi)的數(shù)據(jù),為防止儀器抖動(dòng)偏轉(zhuǎn)造成測(cè)量誤差,現(xiàn)在想用陀螺進(jìn)行校準(zhǔn),陀螺測(cè)得的為儀器姿態(tài)角,想通過(guò)姿態(tài)角和坐標(biāo)系轉(zhuǎn)換矩陣,將儀器直接測(cè)得
2019-05-31 04:36:04

陀螺傳感器原理及姿態(tài)解算

陀螺傳感器原理及姿態(tài)解算
2015-06-20 17:06:11

FPGA實(shí)現(xiàn)DSP應(yīng)用

FPGA實(shí)現(xiàn)DSP應(yīng)用 摘要:具有系統(tǒng)級(jí)性能的FPGA在半導(dǎo)體工藝的線寬達(dá)到深亞微米后更進(jìn)一步按信號(hào)處理的要求改進(jìn)器件結(jié)構(gòu)和性能,不僅可實(shí)現(xiàn)VLSI DSP,且具有系統(tǒng)
2010-04-01 15:39:5414

FPGADSP應(yīng)用

FPGADSP應(yīng)用 近年來(lái)由于多媒體技術(shù)和無(wú)線通信的發(fā)展,對(duì)DSP應(yīng)用的要求不斷地增長(zhǎng),但是這些應(yīng)用對(duì)信號(hào)處理要求高,需要采用處理速度高的硬件來(lái)實(shí)現(xiàn)DSP,所以,隨著CMOS工藝的
2010-04-07 14:25:5816

FPGA DSP Development Platform

The FPGA Development Platform provides all the tools neccesaary to design, build, and execute your
2010-07-01 15:38:5514

基于DSP2812的經(jīng)緯復(fù)合控制系統(tǒng)設(shè)計(jì)

針對(duì)TMs320F2812DSP在控制方面的優(yōu)越性和光電經(jīng)緯對(duì)控制系統(tǒng)的高度集成化需求,本文開發(fā)了一套DSP+FPGA結(jié)構(gòu)的高性能的PWM全數(shù)字化控制系統(tǒng)。在此硬件平臺(tái)基礎(chǔ)上,設(shè)計(jì)了一種基于卡
2010-07-21 17:03:3217

基于DSPFPGA的經(jīng)緯控制系統(tǒng)設(shè)計(jì)

DSPFPGA組成的伺服控制系統(tǒng)能夠滿足復(fù)雜的控制算法要求。通過(guò)對(duì)TI公司的DSP控制芯片TMS320F2812和ALTERA公司的FPGA芯片EP1C3T144的功能和特點(diǎn)分析,給出了一種基于DSPFPGA的光電經(jīng)緯
2010-11-11 15:57:5635

基于DSPFPGA的通用圖像處理平臺(tái)設(shè)計(jì)

設(shè)計(jì)一種基于DSPFPGA架構(gòu)的通用圖像處理平臺(tái),運(yùn)用FPGA實(shí)現(xiàn)微處理器接口設(shè)計(jì),并對(duì)圖像數(shù)據(jù)進(jìn)行簡(jiǎn)單預(yù)處理,利用DSP進(jìn)行復(fù)雜圖像處理算法和邏輯控制,實(shí)現(xiàn)圖像數(shù)據(jù)的高速傳輸
2010-12-25 17:06:5462

數(shù)字輸出-姿態(tài)三維電子羅盤

ER-EC-365A 是一款高精度姿態(tài)三維電子羅盤,集成了工業(yè)級(jí)三軸加速度計(jì)和三軸磁力計(jì),采用硬鐵和軟鐵校準(zhǔn)算法,在傾角范圍內(nèi)提供高精度航向信息。它具有低功耗的特點(diǎn),更適合于對(duì)功耗和體積敏感
2025-07-03 10:47:08

DSP控制SPWM橋逆變器直流偏磁的研究

DSP控制SPWM橋逆變器直流偏磁的研究 摘要:提出了一種基于DSP的消除SPWM橋逆變器直流偏磁問(wèn)
2009-07-16 08:15:242551

FPGADSP組合在無(wú)線基站中的應(yīng)用

FPGADSP組合在無(wú)線基站中的應(yīng)用 在自動(dòng)控制產(chǎn)品中,CPD+DSP+MCU的構(gòu)架是目前最為流行的成熟方案,而在通訊產(chǎn)品中,大量使用FPGA設(shè)計(jì),合理使用FPGA
2009-10-12 11:20:111340

FPGA構(gòu)建高性能DSP

FPGA構(gòu)建高性能DSP 在數(shù)據(jù)通信和圖像處理這樣的應(yīng)用中,需要強(qiáng)大的處理能力。當(dāng)最快的數(shù)字信號(hào)處理器(DSP)仍無(wú)法達(dá)到速度要求時(shí),唯一的選擇是
2009-12-08 14:20:382491

基于DSPFPGA的光柵地震檢波器的信號(hào)處理

基于DSPFPGA的光柵地震檢波器的信號(hào)處理 0 引 言   在石油地震勘探中,地震通過(guò)地震檢波器采集信號(hào)。地震檢波器是為了接收和記錄地
2010-01-20 11:26:151094

基于DSPFPGA的通用圖像處理平臺(tái)設(shè)計(jì)

基于DSPFPGA的通用圖像處理平臺(tái)設(shè)計(jì) 摘要:設(shè)計(jì)一種基于DSPFPGA架構(gòu)的通用圖像處理平臺(tái),運(yùn)用FPGA實(shí)現(xiàn)微處理器接口設(shè)計(jì),并對(duì)圖像數(shù)據(jù)進(jìn)行簡(jiǎn)單預(yù)處理,利用DSP
2010-02-01 11:10:211683

基于FPGA設(shè)計(jì)DSP的實(shí)踐與改進(jìn)

基于FPGA設(shè)計(jì)DSP的實(shí)踐與改進(jìn) 當(dāng)設(shè)計(jì)的系統(tǒng)需要對(duì)數(shù)字信號(hào)進(jìn)行處理時(shí),常采用通用 DSP(Digital Signal Process)處理器,這樣的設(shè)計(jì)方案通用性好,且還有各種較為成熟的
2010-03-01 10:47:56807

ARM、DSPFPGA的技術(shù)特點(diǎn)和區(qū)別

ARM、DSP、FPGA的技術(shù)特點(diǎn)和區(qū)別
2010-09-03 21:41:262520

FPGAs的DSP性能分析

  FPGA在高性能數(shù)字信號(hào)處理領(lǐng)域越來(lái)越受關(guān)注,如無(wú)線基站。在這些應(yīng)用中, FPGAs通常被用來(lái)和DSP處理器并行工作。有更多的選擇當(dāng)然
2010-10-09 16:36:073582

基于DSPFPGA的HDLC協(xié)議通訊電路設(shè)計(jì)

摘要:為了實(shí)現(xiàn)高速HDLC通訊協(xié)議,設(shè)計(jì)了DSP+FPGA結(jié)構(gòu)的485通訊接口,接口包括DSP、FPGA、485轉(zhuǎn)換等硬件電路,以及DSPFPGA之間的數(shù)據(jù)交換程序和FPGA內(nèi)部狀態(tài)機(jī);其中DSP用于實(shí)現(xiàn)數(shù)據(jù)控制,FPGA用于實(shí)現(xiàn)HDLC通訊協(xié)議,DSPFPGA之間采用XINTF方式,通過(guò)雙FI
2011-02-25 17:24:3498

基于DSPFPGA的運(yùn)動(dòng)控制卡的設(shè)計(jì)與實(shí)現(xiàn)

摘要:針對(duì)數(shù)控系統(tǒng)的工作特點(diǎn)和要求,通過(guò)對(duì)TI公司新推出的DSP芯片TMS320F2812和ALTERA公司的FPGA芯片EP1K30功能和特點(diǎn)的深入分析,給出了一種基于DSPFPGA的運(yùn)動(dòng)控制卡的設(shè)計(jì)與實(shí)現(xiàn)。在充分考慮上述芯片特點(diǎn)和資源的基礎(chǔ)上,該卡采用DSPFPGA取代單片機(jī)
2011-02-27 13:29:19106

DSPFPGA實(shí)現(xiàn)的新思路

【摘要】本文論述了FPGADSP應(yīng)用上的優(yōu)缺點(diǎn),比較了FPGA芯片和DSP芯片之間的差別,介紹了解決隔閡的方案--Xtreme DSP軟件包和平臺(tái)級(jí)的Virtex Ⅱ芯片。最后,對(duì)Xtreme和VirtexⅡ芯片的特點(diǎn)進(jìn)行了詳細(xì)說(shuō)明。 關(guān)鍵詞:數(shù)字信號(hào)處理;可編程門陣列;芯片
2011-02-28 13:09:4161

融合DSP設(shè)計(jì)與FPGA硬件實(shí)現(xiàn)

System Generator 工具由 MathWorks 與 Xilinx 合作開發(fā)而成,DSP 設(shè)計(jì)人員可使用 MATLAB 和Simulink 工具在 FPGA 內(nèi)進(jìn)行開發(fā)和仿真來(lái)完善 DSP 設(shè)計(jì)。 該工具為系統(tǒng)級(jí) DSP 設(shè)計(jì)與 FPGA 硬件實(shí)現(xiàn)的融合起
2011-05-11 18:36:23226

基于FPGADSP算法快速驗(yàn)證

本內(nèi)容提供了基于FPGADSP算法快速驗(yàn)證,希望對(duì)大家學(xué)習(xí)有所幫助
2011-06-15 18:08:0787

ARM、DSP、FPGA的區(qū)別

電子發(fā)燒友為您提供了ARM、DSP、FPGA三者的定義與其之間的區(qū)別!
2011-06-23 10:34:394385

基于FPGADSP的微小型捷聯(lián)慣導(dǎo)系統(tǒng)的設(shè)計(jì)

為滿足導(dǎo)航系統(tǒng)設(shè)計(jì)的小型化、實(shí)時(shí)性要求,本文提出了一種基于FPGA + DSP 的實(shí)現(xiàn)方案。該方案的設(shè)計(jì)思路是:將FPGA 映射到DSP EMIF 的一段地址空間,并用FPGA 來(lái)完成多通道信號(hào)的采集; DSP
2011-09-13 14:32:0878

基于FPGADSP的圖像消旋系統(tǒng)

針對(duì)兩軸電視經(jīng)緯動(dòng)基座跟蹤目標(biāo)時(shí),視軸無(wú)法隔離載體擾動(dòng)造成圖像旋轉(zhuǎn)現(xiàn)象,提出一種基于數(shù)學(xué)平臺(tái)的電子消旋方法,采用捷聯(lián)式慣導(dǎo)+DSP+FPGA的硬件系統(tǒng)通過(guò)反向旋轉(zhuǎn)和雙線性插
2011-09-14 16:27:2338

Alter FPGA的設(shè)計(jì)流程以及DSP設(shè)計(jì)

Alter FPGA的設(shè)計(jì)流程以及DSP設(shè)計(jì).
2012-03-16 15:52:07127

基于DSPFPGA的運(yùn)動(dòng)控制器研究

設(shè)計(jì)了一種基于DSPFPGA的運(yùn)動(dòng)控制器。該控制器以DSP為控制核心,用FPGA構(gòu)建運(yùn)動(dòng)控制器與傳感器以及電機(jī)驅(qū)動(dòng)器的接口電路。充分發(fā)揮了DSP強(qiáng)大的運(yùn)算能力和FPGA的并行處理能力。具有
2012-10-26 15:21:5193

簡(jiǎn)述FPGADSP的優(yōu)缺點(diǎn)及使用場(chǎng)合

簡(jiǎn)述FPGA_和DSP的優(yōu)缺點(diǎn)及使用場(chǎng)合,實(shí)用版
2016-02-16 17:07:0216

基于DSPFPGA的運(yùn)動(dòng)控制器設(shè)計(jì)

基于DSPFPGA的運(yùn)動(dòng)控制器設(shè)計(jì),下來(lái)看看。
2016-05-10 11:24:3332

dsp fpga MASTER-BOARD

dsp fpga 電路 打標(biāo)機(jī)上用的主板
2016-06-27 15:24:087

基于DSPFPGA技術(shù)的細(xì)胞圖像采集系統(tǒng)設(shè)計(jì)

基于DSPFPGA技術(shù)的細(xì)胞圖像采集系統(tǒng)設(shè)計(jì)
2016-08-26 12:57:5216

基于FPGA幀CCD驅(qū)動(dòng)設(shè)計(jì)

基于FPGA幀CCD驅(qū)動(dòng)設(shè)計(jì),有需要的下來(lái)看看
2016-08-29 23:19:1119

基于FPGA平臺(tái)的卡爾曼濾波數(shù)據(jù)融合姿態(tài)角度測(cè)量

基于FPGA平臺(tái)的卡爾曼濾波數(shù)據(jù)融合姿態(tài)角度測(cè)量FPGA軟件設(shè)計(jì)與上位機(jī)設(shè)計(jì)
2016-09-07 14:58:516

基于FPGADSP的圖像多功能卡的設(shè)計(jì)與實(shí)現(xiàn)

基于FPGADSP的圖像多功能卡的設(shè)計(jì)與實(shí)現(xiàn)
2016-09-22 12:32:0829

基于磁強(qiáng)計(jì)和MEMS陀螺的彈箭姿態(tài)探測(cè)

基于磁強(qiáng)計(jì)和MEMS陀螺的彈箭姿態(tài)探測(cè)
2016-12-17 16:33:3910

一個(gè)DSP怪物的演化:具有大量DSP的UltraScale+ 和UItraScale可編程器件

很大很大的數(shù)目。它已經(jīng)大到足以讓我好好地回顧賽靈思可編程器件里DSP資源的演化。畢竟11904個(gè)DSP slices是一個(gè)巨大的數(shù)目,但是這個(gè)數(shù)目與前一代FPGA相比如何呢?回到Virtex-4器件
2017-02-08 03:10:31700

FPGA與ARM、DSP的區(qū)別

FPGA與ARM、DSP的區(qū)別
2017-03-15 08:00:009

基于FPGADSP的高速圖像處理系統(tǒng)

基于FPGADSP的高速圖像處理系統(tǒng)
2017-10-19 13:43:3120

基于FPGA的VME總線與DSP通信接口設(shè)計(jì)

基于FPGA的VME總線與DSP通信接口設(shè)計(jì)
2017-10-19 13:49:3026

基于DSPFPGA的便攜式超聲探傷

基于DSPFPGA的便攜式超聲探傷
2017-10-19 14:21:567

DSPFPGA的HDLC協(xié)議通訊電路設(shè)計(jì)

DSPFPGA的HDLC協(xié)議通訊電路設(shè)計(jì)
2017-10-19 14:46:117

基于DSPFPGA配置方法研究與實(shí)現(xiàn)

基于DSPFPGA配置方法研究與實(shí)現(xiàn)
2017-10-19 16:15:1936

基于FPGADSP組合在無(wú)線基站中的應(yīng)用分析

在自動(dòng)控制產(chǎn)品中,CPD+DSP+MCU的構(gòu)架是目前最為流行的成熟方案,而在通訊產(chǎn)品中,大量使用FPGA設(shè)計(jì),合理使用FPGADSP的組合,FPGADSP之間的智能配分可使無(wú)線系統(tǒng)設(shè)計(jì)師獲得最佳
2017-10-25 11:41:071

異步FIFO在FPGADSP通信中的應(yīng)用解析

摘要 利用異步FIFO實(shí)現(xiàn)FPGADSP進(jìn)行數(shù)據(jù)通信的方案。FPGA在寫時(shí)鐘的控制下將數(shù)據(jù)寫入FIFO,再與DSP進(jìn)行握手后,DSP通過(guò)EMIFA接口將數(shù)據(jù)讀入。文中給出了異步FIFO的實(shí)現(xiàn)
2017-10-30 11:48:443

揭秘FPGADSP性能

今天,FPGA越來(lái)越多地應(yīng)用在多種DSP中。我們預(yù)計(jì)這一趨勢(shì)在未來(lái)幾年會(huì)更加明顯。美國(guó)調(diào)查機(jī)構(gòu)Berkeley設(shè)計(jì)技術(shù)公司做了上述預(yù)測(cè)。以Xilinx和Altera為主的兩大FPGA廠商多年前就涉足
2017-11-06 10:48:092

最新FPGADSP性能介紹

今天,FPGA越來(lái)越多地應(yīng)用在多種DSP中。我們預(yù)計(jì)這一趨勢(shì)在未來(lái)幾年會(huì)更加明顯。美國(guó)調(diào)查機(jī)構(gòu)Berkeley設(shè)計(jì)技術(shù)公司做了上述預(yù)測(cè)。以Xilinx和Altera為主的兩大FPGA廠商多年前就涉足
2017-11-06 13:58:578

基于FPGA的異構(gòu)可重配置DSP平臺(tái)

視頻、影像和電信市場(chǎng)的標(biāo)準(zhǔn)推動(dòng)了異構(gòu)可重配置DSP硬件平臺(tái)的使用。在本文中這些平臺(tái)包括DSP處理器和FPGA,它們提供的現(xiàn)成硬件解決方案可以解決視頻、影像和電信設(shè)計(jì)中的重大難題,同時(shí)又不失差異化
2017-11-06 13:59:423

基于FPGADSP的噴油器霧化粒徑測(cè)量系統(tǒng)的設(shè)計(jì)

針對(duì)噴油器霧化粒徑測(cè)量系統(tǒng)實(shí)時(shí)數(shù)據(jù)處理的特點(diǎn),將FPGA技術(shù)與DSP技術(shù)相結(jié)合,研究一種基于FPGADSP的電控噴油器粒徑檢測(cè)系統(tǒng);為滿足動(dòng)態(tài)測(cè)量的要求,設(shè)計(jì)了應(yīng)用高性能的多路開關(guān)和超低輸入偏置電流運(yùn)放的多通道微電流高速采集板;詳細(xì)介紹了檢測(cè)系統(tǒng)中基于FPGADSP的軟硬件設(shè)計(jì)和工作原理。
2017-12-06 17:03:042550

Altera徹底改變基于FPGA的浮點(diǎn)DSP

2014年4月23號(hào),北京Altera公司 (Nasdaq: ALTR) 今天宣布在FPGA浮點(diǎn)DSP性能方面實(shí)現(xiàn)了變革。Altera是第一家在FPGA中集成硬核IEEE 754兼容浮點(diǎn)運(yùn)算功能
2018-02-11 13:34:007750

FPGA會(huì)取代DSP嗎?FPGADSP區(qū)別介紹

本文首先分析了FPGA是否會(huì)取代DSP,其次介紹了FPAG結(jié)構(gòu)特點(diǎn)與優(yōu)勢(shì)及DSP的基本結(jié)構(gòu)和特征,最后闡述了FPGADSP兩者之間的區(qū)別。
2018-05-31 09:51:2537405

采用DSP+FPGA系統(tǒng)結(jié)構(gòu)實(shí)現(xiàn)姿態(tài)指引設(shè)計(jì)

隨著現(xiàn)代航空電子技術(shù)飛速發(fā)展以及飛機(jī)性能的提高,使得機(jī)載圖形顯示系統(tǒng)所顯示的參數(shù)越來(lái)越多,同時(shí)也對(duì)畫面顯示質(zhì)量從人機(jī)工效學(xué)的角度提出了很高的要求。要保證圖形顯示的連續(xù)性,顯示系統(tǒng)必須以每秒50幀以上的頻率實(shí)時(shí)刷新。
2019-01-15 08:41:001854

利用FPGADSP實(shí)現(xiàn)信號(hào)檢測(cè)系統(tǒng)設(shè)計(jì)

整個(gè)系統(tǒng)的組成如圖1所示。當(dāng)啟爆電路在DSPFPGA的控制下啟爆時(shí),感應(yīng)線圈取出啟爆電流,首先是高速數(shù)據(jù)采集與存儲(chǔ)電路,以FPGA為核心,對(duì)數(shù)據(jù)進(jìn)行高速采集與存儲(chǔ)。數(shù)據(jù)存儲(chǔ)完畢,FPGA發(fā)信號(hào)告知DSP采集完畢,開始對(duì)采集的數(shù)據(jù)進(jìn)行相關(guān)的處理。
2018-10-07 12:03:033814

FPGADSP有哪些區(qū)別、特點(diǎn)及用途?

FPGA是一種可編程的硅芯片,DSP是數(shù)字信號(hào)處理,當(dāng)系統(tǒng)設(shè)計(jì)人員在項(xiàng)目的架構(gòu)設(shè)計(jì)階段就面臨到底采用FPGA還是DSP的重要問(wèn)題。本文將首先分別介紹FPGADSP的特點(diǎn),然后再?gòu)膬?nèi)部資源、編程語(yǔ)言、功能多個(gè)角度解析兩者的不同。
2018-09-29 16:43:3531758

如何使用DSP與LabVIEW進(jìn)行汽車行駛姿態(tài)參數(shù)采集系統(tǒng)設(shè)計(jì)

設(shè)計(jì)了一種基于TMS320F2812與LabVlEW的汽車行駛姿態(tài)參數(shù)采集系統(tǒng)。利用 ADISl6355AMLZ三軸陀螺靈敏度高、集成度高、測(cè)量精度高等特點(diǎn),系統(tǒng)采用DSP對(duì)汽車行駛姿態(tài)進(jìn)行實(shí)時(shí)
2018-11-13 08:00:005

FPGADSP的關(guān)系

大型的幾乎所有數(shù)字電路系統(tǒng),dsp主要完成復(fù)雜的數(shù)字信號(hào)處理,如fft,通常一個(gè)復(fù)雜系統(tǒng)可以由單片機(jī)、arm、fpga、dsp中的一種或幾種構(gòu)成,各有優(yōu)勢(shì)和不足。 dsp通常用于運(yùn)算密集型,fpga用于控制密集型,許多人都用dsp高算法,用fpga作外圍控制
2020-10-25 09:50:063983

使用FPGA實(shí)現(xiàn)機(jī)載姿態(tài)指示圖形硬件填充的詳細(xì)資料說(shuō)明

論述一種基于DSPFPGA的機(jī)載圖形顯示系統(tǒng),并提出一種新穎的基于FPGA的動(dòng)態(tài)畫面的硬件填充方法在填充操作過(guò)程中,由DSP完成畫面中填充區(qū)域邊界的標(biāo)志運(yùn)算,FPGA完成填充畫面像素的刷新操作,使整個(gè)畫面刷新的速度大為提高.
2021-01-22 15:08:4018

如何使用FPGADSP實(shí)現(xiàn)數(shù)字視頻消像旋系統(tǒng)的設(shè)計(jì)

為消除因探測(cè)器姿態(tài)變化造成的圖像旋轉(zhuǎn),保持觀測(cè)圖像的穩(wěn)定狀態(tài),采用可編程邏輯門陣列(FPGA)和數(shù)字信號(hào)處理器(DSp)構(gòu)建數(shù)字硬件平臺(tái)。給出了實(shí)時(shí)消像旋的完整硬件結(jié)構(gòu)與相應(yīng)算法。設(shè)計(jì)采用
2021-02-04 16:46:0010

MEMS陀螺姿態(tài)算法研究綜述

MEMS陀螺姿態(tài)算法研究綜述
2021-05-26 14:24:1439

基于FPGADSP的機(jī)載圖形顯示系統(tǒng)

基于FPGADSP的機(jī)載圖形顯示系統(tǒng)
2021-06-08 10:48:0836

基于ARM的彈丸姿態(tài)數(shù)據(jù)記錄及測(cè)試

基于ARM的彈丸姿態(tài)數(shù)據(jù)記錄及測(cè)試
2021-06-15 11:18:1118

基于FPGADSP的圖像采集監(jiān)測(cè)通信平臺(tái)

基于FPGADSP的圖像采集監(jiān)測(cè)通信平臺(tái)
2021-06-16 09:38:2923

FPGA_ASIC-DSPFPGA共用FLASH進(jìn)行配置的方法

FPGA_ASIC-DSPFPGA共用FLASH進(jìn)行配置的方法(哪些專業(yè)適合嵌入式開發(fā))-該文檔為FPGA_ASIC-DSPFPGA共用FLASH進(jìn)行配置的方法講解文檔,是一份很不錯(cuò)的參考資料,具有較高參考價(jià)值,感興趣的可以下載看看………………
2021-07-30 11:16:5522

FPGA,arm,stm32,dsp特點(diǎn)對(duì)比

FPGA,arm,stm32,dsp特點(diǎn)對(duì)比
2021-11-19 13:21:0224

DSPFPGA間SPI通信(DSP為主、FPGA為從)

DSP芯片(master):TMS320F28069FPGA芯片(slave):Spartan-xc6slx25-2ftg256SPI協(xié)議:SCK:5MHz數(shù)據(jù)長(zhǎng)度:8ByteFalling
2021-12-05 17:21:1544

FPGA/DSP/ARM選型手冊(cè)

廣州星嵌DSP/ARM/FPGA 選型手冊(cè)2023
2023-05-05 10:24:2215

fpgadsp通訊怎樣同步時(shí)鐘頻率?dspfpga通信如何測(cè)試?

fpgadsp通訊怎樣同步時(shí)鐘頻率?dspfpga通信如何測(cè)試? 在FPGADSP通訊時(shí),同步時(shí)鐘頻率非常重要,因?yàn)椴煌脑O(shè)備有不同的時(shí)鐘頻率,如果兩者的時(shí)鐘頻率不同步,會(huì)導(dǎo)致通訊數(shù)據(jù)的錯(cuò)誤或
2023-10-18 15:28:132793

基于DSPFPGA的通用控制器設(shè)計(jì)

電子發(fā)燒友網(wǎng)站提供《基于DSPFPGA的通用控制器設(shè)計(jì).pdf》資料免費(fèi)下載
2023-10-25 10:57:562

已全部加載完成