91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

電子發(fā)燒友App

硬聲App

掃碼添加小助手

加入工程師交流群

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

電子發(fā)燒友網(wǎng)>處理器/DSP>關(guān)鍵模塊設(shè)計(jì) - 基于DSP和FPGA的多波形雷達(dá)回波中頻模擬器實(shí)現(xiàn)

關(guān)鍵模塊設(shè)計(jì) - 基于DSP和FPGA的多波形雷達(dá)回波中頻模擬器實(shí)現(xiàn)

上一頁(yè)12全文

本文導(dǎo)航

收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴

評(píng)論

查看更多

相關(guān)推薦
熱點(diǎn)推薦

基于FPGA的飛行模擬器通信接口設(shè)計(jì)

文章根據(jù)飛行模擬器的結(jié)構(gòu)特點(diǎn),分析了現(xiàn)場(chǎng)總線技術(shù)和FPGA技術(shù)的發(fā)展,根據(jù)飛行模擬器的實(shí)際需要和總線自身特點(diǎn),選用了CAN總線來作為主機(jī)和現(xiàn)場(chǎng)設(shè)備的通信方式,并使用FPGA作為CAN總線節(jié)點(diǎn)結(jié)構(gòu)中的核心處理,對(duì)飛行模擬器通信接口進(jìn)行了設(shè)計(jì)。
2014-05-15 11:12:233150

波形雷達(dá)回波中頻模擬器方案

在各型雷達(dá)導(dǎo)引頭的研制開發(fā)中,經(jīng)常需要多次試驗(yàn)以檢驗(yàn)雷達(dá)對(duì)目標(biāo)回波信號(hào)的分析處理性能。
2014-08-22 17:06:412725

基于LabVIEW軟件和PCl-5640R數(shù)據(jù)卡實(shí)現(xiàn)雷達(dá)回波模擬器的設(shè)計(jì)

現(xiàn)如今,為雷達(dá)檢測(cè)提供回波模擬信號(hào)的雷達(dá)回波模擬器層出不窮,而絕大多數(shù)模擬器采用微型計(jì)計(jì)算機(jī)+數(shù)字信號(hào)處理器件(DSP)+數(shù)模轉(zhuǎn)換(D/A) 的方式。這種方法存在兩個(gè)缺點(diǎn),一是由于DSP的控制力不強(qiáng)
2020-08-22 09:40:572351

雷達(dá)目標(biāo)模擬器DSP軟件設(shè)計(jì)

提出一種基于CPCI接口DSP板的C波段雷達(dá)目標(biāo)模擬器。探測(cè)回波模擬,采用軟硬件相結(jié)合的方法。由主控計(jì)算機(jī)根據(jù)雷達(dá)工作參數(shù)預(yù)先設(shè)定并計(jì)算目標(biāo)數(shù)據(jù),然后將數(shù)據(jù)加載到硬件電路中。
2011-10-10 18:04:512909

雷達(dá)回波發(fā)生的主要技術(shù)指標(biāo)有什么?

難以在完全真實(shí)的環(huán)境中進(jìn)行。因此,通過數(shù)字模擬的方法真實(shí)地模擬雷達(dá)回波信號(hào)很有意義。雷達(dá)回波發(fā)生是數(shù)字仿真技術(shù)和雷達(dá)技術(shù)相結(jié)合的產(chǎn)物,它通過仿真模擬的方法產(chǎn)生目標(biāo)和環(huán)境信息的回波信號(hào)。利用這種回波信號(hào)對(duì)雷達(dá)信號(hào)處理機(jī)進(jìn)行調(diào)試、分析和*估,已成為現(xiàn)代雷達(dá)信號(hào)處理機(jī)研制和生產(chǎn)的重要手段。
2019-08-21 06:33:06

雷達(dá)回波系統(tǒng)的應(yīng)用研究

數(shù)據(jù)采集卡已經(jīng)成為實(shí)現(xiàn)各種數(shù)據(jù)采集、存儲(chǔ)、處理等核心單元。由于雷達(dá)回波信號(hào)通常為模擬量信號(hào),所以準(zhǔn)確地將雷達(dá)模擬量回波信號(hào)量化處理,構(gòu)建穩(wěn)定可靠的數(shù)據(jù)采集系統(tǒng),是后續(xù)數(shù)字信號(hào)分析等功能實(shí)現(xiàn)的重要前提。雷達(dá)
2016-07-01 11:47:58

雷達(dá)回波模擬器的設(shè)計(jì)方法是什么?

保持和濾波,唯一回復(fù)出該頻率的模擬信號(hào)。與其他頻率合成方法相比,直接數(shù)字頻率合成器具有頻率街邊速度快、頻率分辨率高、輸出相位連續(xù)、可編程和全數(shù)字化、便于集成等優(yōu)點(diǎn)。本文在分析了DDS的基本原理的基礎(chǔ)上,提出了一種基于DDS芯片AD9852的雷達(dá)回波模擬器的設(shè)計(jì)。
2019-08-20 07:45:53

一種基于FPGA嵌入式系統(tǒng)的雷達(dá)信號(hào)模擬器系統(tǒng)設(shè)計(jì)

在實(shí)際的外場(chǎng)試飛過程中是不可能實(shí)現(xiàn)的,這也是雷達(dá)信號(hào)模擬器對(duì)場(chǎng)外試飛的一大優(yōu)勢(shì)。FPGA作為高性能數(shù)字信號(hào)處理系統(tǒng)中的關(guān)鍵部件,在雷達(dá)信號(hào)模擬雷達(dá)信號(hào)采集等方面有著巨大的開發(fā)潛能,采用這些技術(shù)對(duì)雷達(dá)
2019-07-10 07:30:35

一種基于TS101的SAR回波信號(hào)模擬器設(shè)計(jì)

與發(fā)展,與之相應(yīng)的模擬器研制也取得了豐碩成果。其中,在硬件上實(shí)現(xiàn)高速數(shù)據(jù)處理是其關(guān)鍵技術(shù)之一。對(duì)于高分辨率、大測(cè)繪帶合成孔徑雷達(dá)模擬器來說,數(shù)據(jù)存儲(chǔ)容量也是要面臨的另一個(gè)問題。針對(duì)合成孔徑雷達(dá)實(shí)時(shí)信號(hào)
2019-07-22 06:29:35

一種自主產(chǎn)生式的雷達(dá)回波模擬器中頻部分的設(shè)計(jì)實(shí)現(xiàn)方法論述

,靈活性有所欠缺。本文論述一種自主產(chǎn)生式的雷達(dá)回波模擬器中頻部分的設(shè)計(jì)實(shí)現(xiàn)方法,該模擬器可產(chǎn)生脈沖單頻、脈沖線性調(diào)頻、步進(jìn)頻、步進(jìn)頻+線性調(diào)頻等多種波形雷達(dá)回波信號(hào),并可產(chǎn)生雙目標(biāo)和參數(shù)可控的帶限高
2019-07-16 07:40:26

一種自主產(chǎn)生式的雷達(dá)回波模擬器中頻部分的設(shè)計(jì)論述

本文論述一種自主產(chǎn)生式的雷達(dá)回波模擬器中頻部分的設(shè)計(jì)實(shí)現(xiàn)方法,該模擬器可產(chǎn)生脈沖單頻、脈沖線性調(diào)頻、步進(jìn)頻、步進(jìn)頻+線性調(diào)頻等多種波形雷達(dá)回波信號(hào),并可產(chǎn)生雙目標(biāo)和參數(shù)可控的帶限高斯白噪聲,可模擬
2019-07-19 07:26:14

什么是數(shù)字中頻?FPGA怎么實(shí)現(xiàn)數(shù)字中頻?

什么是數(shù)字中頻?FPGA怎么實(shí)現(xiàn)數(shù)字中頻?
2021-05-08 08:05:40

分享一款不錯(cuò)的基于AD9957的波形雷達(dá)信號(hào)產(chǎn)生實(shí)現(xiàn)方案

本文討論的基于AD9957的波形雷達(dá)信號(hào)產(chǎn)生實(shí)現(xiàn)方案,融合了RS 232串口通信、FPGA和DDS等多種技術(shù),具有數(shù)字化、多功能和可編程的特點(diǎn),并在模塊化設(shè)計(jì)方面做了一些探索和嘗試性研究。
2021-04-12 07:05:44

利用DSPFPGA技術(shù)的低信噪比雷達(dá)信號(hào)檢測(cè)設(shè)計(jì)介紹

Signal Proeessors,DSP)、高速現(xiàn)場(chǎng)可編程邏輯器件(Field ProgrammableGate Array,FPGA)的出現(xiàn),可以在不增加現(xiàn)有雷達(dá)發(fā)射功率和接收靈敏度的前提下,在信噪比降為3
2019-07-04 06:55:39

基于DSP+FPGA雷達(dá)信號(hào)模擬器系統(tǒng)設(shè)計(jì)

在實(shí)際的外場(chǎng)試飛過程中是不可能實(shí)現(xiàn)的,這也是雷達(dá)信號(hào)模擬器對(duì)場(chǎng)外試飛的一大優(yōu)勢(shì)。FPGA作為高性能數(shù)字信號(hào)處理系統(tǒng)中的關(guān)鍵部件,在雷達(dá)信號(hào)模擬雷達(dá)信號(hào)采集等方面有著巨大的開發(fā)潛能,采用這些技術(shù)對(duì)雷達(dá)
2019-07-15 06:48:33

基于DSPFPGA技術(shù)的低信噪比雷達(dá)信號(hào)檢測(cè)

利用DSPFPGA芯片對(duì)采樣后的信號(hào)幅度和輪廓進(jìn)行判定,以實(shí)現(xiàn)低信噪比條件下雷達(dá)信號(hào)的識(shí)別,從而還原出有效信號(hào)。系統(tǒng)原理框圖如圖1所示。2 系統(tǒng)的硬件設(shè)計(jì)2.1 高速A/D設(shè)計(jì)  大部分雷達(dá)信號(hào)為射頻
2018-08-15 09:43:14

基于DSP雷達(dá)多目標(biāo)模擬器的設(shè)計(jì)和實(shí)

本帖最后由 mr.pengyongche 于 2013-4-30 02:54 編輯 基于DSP雷達(dá)多目標(biāo)模擬器的設(shè)計(jì)和實(shí)
2012-08-17 13:59:49

基于FPGADSP雷達(dá)模目信號(hào)設(shè)計(jì)

可以通過改變發(fā)射信號(hào)得到,又發(fā)射信號(hào)的波形已知,所以可以通過對(duì)發(fā)射信號(hào)進(jìn)行實(shí)時(shí)變換,來模擬所期望的回波。系統(tǒng)實(shí)現(xiàn)如下:為了解距離和速度二維模糊,雷達(dá)設(shè)置了N種重頻,每種重頻的脈寬不同,在系統(tǒng)帶寬(其決定
2011-07-13 09:09:26

基于CPCI接口DSP板的雷達(dá)目標(biāo)模擬器

提出一種基于CPCI接口DSP板的C波段雷達(dá)目標(biāo)模擬器。探測(cè)回波模擬,采用軟硬件相結(jié)合的方法。由主控計(jì)算機(jī)根據(jù)雷達(dá)工作參數(shù)預(yù)先設(shè)定并計(jì)算目標(biāo)數(shù)據(jù),然后將數(shù)據(jù)加載到硬件電路中。硬件電路實(shí)時(shí)合成雷達(dá)回波
2019-06-03 05:00:08

基于DAC5687的高速通道信號(hào)模擬器系統(tǒng)設(shè)計(jì)

、高可靠性等特點(diǎn),因此FPGA 應(yīng)用于高速通道雷達(dá)信號(hào)模擬器可大大提高系統(tǒng)設(shè)計(jì)的靈活性和系統(tǒng)的擴(kuò)展性。本文設(shè)計(jì)的高速通道信號(hào)模擬器系統(tǒng)可廣泛應(yīng)用于通信、雷達(dá)信號(hào)的模擬產(chǎn)生, 為雷達(dá)設(shè)備, 特別是接收機(jī)
2019-07-10 08:16:48

如何利用DSPFPGA技術(shù)檢測(cè)低信噪比雷達(dá)信號(hào)?

Proeessors,DSP)、高速現(xiàn)場(chǎng)可編程邏輯器件(Field ProgrammableGate Array,FPGA)的出現(xiàn),可以在不增加現(xiàn)有雷達(dá)發(fā)射功率和接收靈敏度的前提下,在信噪比降為3
2019-08-05 07:30:20

如何利用FPGA構(gòu)建一種通用的雷達(dá)回波信號(hào)實(shí)時(shí)模擬系統(tǒng)?

本文以FPGA為核心構(gòu)建了一種通用的雷達(dá)回波信號(hào)實(shí)時(shí)模擬系統(tǒng)。該系統(tǒng)采用FPGA作為回波信號(hào)模擬的運(yùn)算單元,充分利用了FPGA資源豐富、并行處理能力強(qiáng)的特點(diǎn),提高了系統(tǒng)的實(shí)時(shí)性;采用System
2021-04-29 06:14:20

如何利用DDS實(shí)現(xiàn)信號(hào)模擬器設(shè)計(jì)?

的人力和物力而且使研制周期變長(zhǎng)。因此,目標(biāo)模擬器一數(shù)字模擬技術(shù)與雷達(dá)技術(shù)相結(jié)合發(fā)展起來的專門的系統(tǒng),它為雷達(dá)的信號(hào)處理系統(tǒng)和顯示終端技術(shù)指標(biāo)的測(cè)試以及性能驗(yàn)證提供必要條件。
2019-08-01 06:12:32

如何利用DDWS實(shí)現(xiàn)面目標(biāo)模擬器的設(shè)計(jì)?

本文設(shè)計(jì)的面目標(biāo)模擬器基于波形存儲(chǔ)直讀的DDWS(直接數(shù)字波形合成)法實(shí)現(xiàn),模擬成像雷達(dá)接收其自身發(fā)射的單個(gè)射頻線性調(diào)頻脈沖,經(jīng)復(fù)雜的地面目標(biāo)反射后,形成的射頻回波信號(hào)經(jīng)下變頻后輸出。
2021-04-21 06:50:42

如何在FPGA實(shí)現(xiàn)雷達(dá)視頻積累算法?

的檢測(cè)性能,在檢測(cè)前進(jìn)行一次視頻積累是非常必要的。雖然視頻積累的效果不如相參積累,但是視頻積累的工程實(shí)現(xiàn)比較簡(jiǎn)單,對(duì)雷達(dá)的收發(fā)系統(tǒng)沒有嚴(yán)格的相參性要求,且對(duì)大多數(shù)運(yùn)動(dòng)目標(biāo)來講其回波的起伏將明顯破壞相鄰回波信號(hào)的相位相參性,因此在許多實(shí)際工程應(yīng)用場(chǎng)合還是采用視頻積累。
2019-08-12 06:00:57

如何設(shè)計(jì)基于FPGA+DSP雷達(dá)回波發(fā)生?

在研制各種實(shí)用雷達(dá)的過程中,需要通過多次實(shí)驗(yàn)來檢驗(yàn)雷達(dá)對(duì)目標(biāo)回波信號(hào)的分析處理能力。
2019-10-23 07:27:12

存在感應(yīng)雷達(dá)感應(yīng)模塊,人體回波特征探測(cè)雷達(dá),飛??萍?b class="flag-6" style="color: red">雷達(dá)模組應(yīng)用

雷達(dá)由于具備全天候、遠(yuǎn)距離、非接觸式探測(cè)能力,可對(duì)障礙物后目標(biāo)探測(cè),在人體探測(cè)上具有獨(dú)特優(yōu)勢(shì),已成為當(dāng)前國(guó)內(nèi)外研究的熱點(diǎn)。雷達(dá)人體探測(cè)是通過從雷達(dá)回波提取人體信息來實(shí)現(xiàn)的,雷達(dá)回波人體特征提取算法
2021-09-28 15:52:27

寬帶短波信道模擬器設(shè)計(jì)

( DDC) 技術(shù)。所以數(shù)字下變頻技術(shù)在寬帶短波信道模擬器的數(shù)字化和軟件化過程中起到了重要的作用。FPGA 具有較高的處理速度和很強(qiáng)的穩(wěn)定性,而且設(shè)計(jì)靈活、易于修改和維護(hù),同時(shí)可以根據(jù)不同的系統(tǒng)要求,采用不同的結(jié)構(gòu)來完成相應(yīng)的功能,大大提高系統(tǒng)的適用性及可擴(kuò)展性。因此,FPGA 逐漸成為實(shí)現(xiàn)DDC 的首選。
2019-07-22 06:27:47

怎么實(shí)現(xiàn)基于FPGA的無線信道模擬器的設(shè)計(jì)?

怎么實(shí)現(xiàn)基于FPGA的無線信道模擬器的設(shè)計(jì)?
2021-05-25 06:09:47

汽車雷達(dá)回波發(fā)生的技術(shù)原理和應(yīng)用場(chǎng)景

中包含了關(guān)于目標(biāo)物體的距離、方向以及速度等重要信息。汽車雷達(dá)回波發(fā)生正是基于這一原理,模擬不同目標(biāo)的回波信號(hào),以滿足對(duì)雷達(dá)系統(tǒng)的測(cè)試需求。具體而言,汽車電子雷達(dá)回波發(fā)生可以靈活可控地模擬不同道
2024-11-15 14:06:24

請(qǐng)問有沒有模擬雷達(dá)回波起伏特性的方法?

本文分享了如何去利用LabVIEW與Matlab進(jìn)行混合編程,從而可以更好地控制儀器、實(shí)現(xiàn)雷達(dá)回波起伏特性模擬的方法?
2021-04-15 06:45:26

一種雷達(dá)回波信號(hào)模擬器的設(shè)計(jì)與實(shí)現(xiàn)

本文提出了一種基于CPCI母板和PMC背板的通用雷達(dá)回波模擬器的設(shè)計(jì)與實(shí)現(xiàn),重點(diǎn)介紹了基于單片FPGA設(shè)計(jì)PMC背板,實(shí)現(xiàn)雷達(dá)回波信號(hào)模擬器數(shù)據(jù)合成(噪聲/雜澎目標(biāo)回波)的設(shè)計(jì)方
2009-05-08 17:17:4537

基于TigerSHARC的雷達(dá)模擬器的設(shè)計(jì)與實(shí)現(xiàn)

ADSP-TS 101 TigerSHARC DSP是一款極高性能的靜態(tài)超標(biāo)量處理,專為大的信號(hào)處理任務(wù)和通信結(jié)構(gòu)進(jìn)行了優(yōu)化。本文所介紹的雷達(dá)模擬器就是針對(duì)TS101的優(yōu)勢(shì)利用DSP進(jìn)行設(shè)計(jì)并實(shí)現(xiàn)
2009-05-09 14:26:5731

ArmSim全系統(tǒng)模擬器的設(shè)計(jì)與實(shí)現(xiàn)

模擬器作為嵌入式系統(tǒng)研究的基礎(chǔ)研發(fā)工具,可輔助系統(tǒng)體系結(jié)構(gòu)調(diào)優(yōu)、軟硬件協(xié)同設(shè)計(jì)。本文實(shí)現(xiàn)了具有良好配置性及可擴(kuò)展性的ArmSim 模擬器,該模擬器是針對(duì)ARM 處理的全
2009-08-10 10:12:2234

DSP+FPGA 結(jié)構(gòu)在雷達(dá)模擬系統(tǒng)中的應(yīng)用

本文介紹了DSPFPGA 在數(shù)字電子設(shè)計(jì)中的優(yōu)勢(shì),并結(jié)合雷達(dá)模擬系統(tǒng)的硬件設(shè)計(jì)實(shí)例,重點(diǎn)闡述了相應(yīng)的硬件與軟件實(shí)現(xiàn)方法。關(guān)鍵詞:DSP FPGA 數(shù)字電路設(shè)計(jì)雷達(dá)模擬系統(tǒng)
2009-08-25 14:33:0115

基于高速定點(diǎn)DSP雷達(dá)信號(hào)處理實(shí)驗(yàn)系統(tǒng)

         本文介紹了一個(gè)基于高速定點(diǎn)DSP雷達(dá)信號(hào)處理實(shí)驗(yàn)系統(tǒng)的設(shè)計(jì)和研制,其中包括雷達(dá)中頻信號(hào)采集,多種雷達(dá)信號(hào)的設(shè)計(jì)和產(chǎn)生,雷達(dá)回波
2009-09-04 08:37:0715

動(dòng)態(tài)數(shù)據(jù)表在雷達(dá)模擬系統(tǒng)中的應(yīng)用

動(dòng)態(tài)雷達(dá)回波的長(zhǎng)余輝消隱處理和顯示是雷達(dá)模擬器的關(guān)鍵技術(shù)。在動(dòng)態(tài)數(shù)據(jù)表的基礎(chǔ)上,提出了用位圖模擬雷達(dá)回波信號(hào)的方法和過程,及模擬動(dòng)態(tài)雷達(dá)回波的全屏長(zhǎng)余輝消隱
2009-12-07 11:59:0213

基于FPGA模擬信號(hào)波形實(shí)現(xiàn)方法

波形發(fā)生是信號(hào)處理領(lǐng)域中必不可少的設(shè)備。這里,介紹了基于FPGA模擬電路中階梯波、階梯波等常用漸變信號(hào)的波形實(shí)現(xiàn)方法,并詳細(xì)地闡述了其相應(yīng)硬件電路的工作原理
2009-12-19 16:17:3040

基于嵌入式雷達(dá)回波采集電路設(shè)計(jì)與實(shí)現(xiàn)

本文應(yīng)用等效時(shí)間采樣工作原理,設(shè)計(jì)了一種基于FPGA 實(shí)現(xiàn)的穿墻雷達(dá)高速窄脈沖采集電路,電路結(jié)構(gòu)簡(jiǎn)單可靠。測(cè)試結(jié)果表明,采集到的回波脈沖波形與發(fā)射脈沖基本相同。
2010-01-06 15:13:5429

基于DSP、DDS和ARM的雷達(dá)中頻信號(hào)模擬器設(shè)計(jì)與實(shí)現(xiàn)

介紹了一種基于PC+ARM+DSP+DDS體系結(jié)構(gòu)的通用雷達(dá)中頻信號(hào)模擬器。該系統(tǒng)能夠模擬多種體制的雷達(dá)中頻信號(hào),而且不同信號(hào)間切換方便、使用靈活。介紹了該系統(tǒng)的硬件設(shè)計(jì)和在模擬
2010-07-17 14:57:4018

基于嵌入式雷達(dá)回波采集電路設(shè)計(jì)與實(shí)現(xiàn)

本文應(yīng)用等效時(shí)間采樣工作原理,設(shè)計(jì)了一種基于FPGA實(shí)現(xiàn)的穿墻雷達(dá)高速窄脈沖采集電路,電路結(jié)構(gòu)簡(jiǎn)單可靠。測(cè)試結(jié)果表明,采集到的回波脈沖波形與發(fā)射脈沖基本相同。
2010-07-21 17:18:3415

模擬器電路系統(tǒng)的設(shè)計(jì)

為了適應(yīng)航天的發(fā)展需求,需要研制小型輕量化的模擬器。提出了采用Sony公司的LCX023CMT液晶光閥為核心的模擬器構(gòu)成方案。設(shè)計(jì)了相應(yīng)的LCD顯示驅(qū)動(dòng)電路和光學(xué)系統(tǒng)。所
2010-08-02 16:40:560

采用FPGA的振動(dòng)模擬器設(shè)計(jì)

介紹了一種基于FPGA、ADC和高速DAC的振動(dòng)模擬器的設(shè)計(jì)方法,并給出了該模擬器的硬件原理框圖和FPGA設(shè)計(jì)的核心模塊。本系統(tǒng)具有較強(qiáng)的可移植性,對(duì)有特殊要求的信號(hào)發(fā)生設(shè)計(jì)有
2010-08-06 16:03:2110

FPGA雷達(dá)信號(hào)模擬器中的應(yīng)用

基于FPGA的各種雷達(dá)信號(hào)產(chǎn)生方法,介紹了在FPGA實(shí)現(xiàn)直接數(shù)字頻率合成器(DDS)以及提高輸出信號(hào)質(zhì)量的方法,編程實(shí)現(xiàn)了頻率捷變、線性調(diào)頻以及相位編碼等雷達(dá)信號(hào)的產(chǎn)生。仿真
2010-11-29 18:02:4931

基于TPS54310的雷達(dá)視頻信號(hào)模擬器的電源設(shè)計(jì)

介紹一種雷達(dá)視頻信號(hào)模擬器的電源設(shè)計(jì),采用三片高效同步電壓轉(zhuǎn)換TPS54310為DSP、FPGA等器件提供內(nèi)核電壓和外圍I/O電壓,并通過電壓監(jiān)控器件TPS3307-18D實(shí)時(shí)監(jiān)控由TPS54310產(chǎn)生的電
2010-12-16 11:30:1156

雷達(dá)回波模擬器設(shè)計(jì)與應(yīng)用

雷達(dá)回波模擬器雷達(dá)系統(tǒng)的性能測(cè)試中有著廣泛的應(yīng)用。以軍用工控機(jī)為平臺(tái),配以自行研制的PC虛擬儀器卡,構(gòu)成的雷達(dá)回波模擬器’能夠完成對(duì)多種雷達(dá)主要性能指標(biāo)的測(cè)試
2011-01-01 11:21:2948

雷達(dá)目標(biāo)加速模擬器電路圖

雷達(dá)目標(biāo)加速模擬器電路圖
2009-07-01 13:16:46910

雷達(dá)視頻信號(hào)模擬器的硬件設(shè)計(jì)與實(shí)現(xiàn)

雷達(dá)視頻信號(hào)模擬器的硬件設(shè)計(jì)與實(shí)現(xiàn) 2.3視頻信號(hào)卡 視頻信號(hào)卡為整個(gè)系統(tǒng)的核心部分,因其視頻信號(hào)的生成所涉及的運(yùn)算量很大,單個(gè)DSP難以生成多路視頻信
2009-11-09 16:19:311532

DSP完成的實(shí)時(shí)信號(hào)模擬器

DSP完成的實(shí)時(shí)信號(hào)模擬器    前言   在通信、雷達(dá)等數(shù)字信號(hào)處理系統(tǒng)的設(shè)計(jì)中,信號(hào)模擬器發(fā)揮著至關(guān)重要的作用。模擬器用來模擬實(shí)際工作過程中信
2010-01-07 10:33:011951

基于FPGA嵌入式系統(tǒng)的雷達(dá)信號(hào)模擬器

基于FPGA嵌入式系統(tǒng)的雷達(dá)信號(hào)模擬器 在現(xiàn)代雷達(dá)系統(tǒng)的研制和調(diào)試過程中,對(duì)雷達(dá)性能和指標(biāo)的測(cè)試是一個(gè)重要環(huán)節(jié),在這個(gè)環(huán)節(jié)中,利用模擬目標(biāo)信號(hào)的方式與外場(chǎng)
2010-02-06 09:25:451030

DDS的信號(hào)模擬器設(shè)計(jì)

DDS的信號(hào)模擬器設(shè)計(jì) 概述 在雷達(dá)的研制和生產(chǎn)過程中,對(duì)雷達(dá)的性能指標(biāo)進(jìn)行調(diào)試和檢測(cè)是雷達(dá)研制和生產(chǎn)過程的一個(gè)重要環(huán)節(jié)。如果對(duì)雷達(dá)性能的測(cè)試都
2010-04-01 16:20:051767

基于AD9957的波形雷達(dá)信號(hào)產(chǎn)生實(shí)現(xiàn)方案

  本文討論的基于AD9957的波形雷達(dá)信號(hào)產(chǎn)生實(shí)現(xiàn)方案,融合了RS 232串口通信、FPGA和DDS等多種技術(shù),具有數(shù)字化、多功能和可編程的特點(diǎn),并在模塊化設(shè)計(jì)方面做了一些探索
2010-09-16 09:17:353022

數(shù)字中頻GPS信號(hào)軟件模擬器設(shè)計(jì)

在對(duì)中頻GPS信號(hào)理論建模與分析的基礎(chǔ)上,采用Matlab/Simulink構(gòu)建了一種精確的數(shù)字中頻GPS信號(hào)軟件模擬器,考慮了噪聲、欠采樣以及接收機(jī)時(shí)鐘誤差等的影響。軟件模擬器實(shí)現(xiàn)采用Matl
2011-03-30 16:56:2935

模擬器的虛擬信號(hào)產(chǎn)生方法

PCI-1721板卡可以較好地實(shí)現(xiàn)四通道的高速連續(xù)模擬量輸出或?qū)崟r(shí)波形輸出,功能強(qiáng)大且使用比較簡(jiǎn)便。尤其在某模擬器的設(shè)計(jì)和實(shí)現(xiàn)中發(fā)揮了很好的作用,較好地實(shí)現(xiàn)了該模擬器中需要實(shí)
2011-05-17 09:26:422138

基于TS101的SAR回波信號(hào)模擬器設(shè)計(jì)

SAR回波信號(hào)模擬器采用的板卡是標(biāo)準(zhǔn)CPCI 6U板,可裁減性和可擴(kuò)充性好;而且單板內(nèi)存已經(jīng)擴(kuò)展到了2 GB,大的內(nèi)存意味著可以模擬更加復(fù)雜的場(chǎng)景,得到更好的模擬效果。
2011-05-31 10:29:582169

基于FPGADSP雷達(dá)模目信號(hào)設(shè)計(jì)

本文介紹了一種模目信號(hào)設(shè)計(jì)方法,利用FPGA產(chǎn)生時(shí)序及控制,DSP實(shí)時(shí)計(jì)算所需要的回波,從而實(shí)現(xiàn)對(duì)雷達(dá)目標(biāo)回波模擬,這樣可以在沒有陣面數(shù)據(jù)的情況下,使信號(hào)處理分系統(tǒng)調(diào)試能
2011-07-05 09:46:271707

基于CPCI接口DSP板的雷達(dá)目標(biāo)模擬器

提出一種基于CPCI接口DSP板的C波段雷達(dá)目標(biāo)模擬器。利用DSP/FPGA的高速計(jì)算性能、直接數(shù)字合成(DDS)技術(shù)和數(shù)字射頻存儲(chǔ)(DRFM)技術(shù),可以實(shí)現(xiàn)相位編碼、線性調(diào)頻、非線性調(diào)頻等多種復(fù)雜
2011-08-04 11:22:382265

雷達(dá)回波模擬器中頻部分的實(shí)現(xiàn)

本文論述一種自主產(chǎn)生式的雷達(dá)回波模擬器中頻部分的設(shè)計(jì)實(shí)現(xiàn)方法,該模擬器可產(chǎn)生脈沖單頻、脈沖線性調(diào)頻、步進(jìn)頻、步進(jìn)頻+線性調(diào)頻等多種波形雷達(dá)回波信號(hào).
2011-08-05 14:16:425556

脈沖壓縮雷達(dá)地雜波模擬與系統(tǒng)實(shí)現(xiàn)

針對(duì)一種新型的寬脈沖信號(hào)二相碼碼內(nèi)線性調(diào)頻信號(hào),分析了其數(shù)學(xué)表達(dá)式及其回波形成原理,并介紹了一種二相碼碼內(nèi)線性調(diào)頻信號(hào)地雜波模擬器的系統(tǒng)實(shí)現(xiàn)
2011-09-07 18:58:1146

基于DDS的單脈沖體制雷達(dá)目標(biāo)模擬實(shí)現(xiàn)

利用DDS芯片AD9857設(shè)計(jì)了一種單脈沖體制雷達(dá)的目標(biāo)模擬器。通過數(shù)字交匯技術(shù)將模擬目標(biāo)和雷達(dá)掃描波束進(jìn)行交匯,計(jì)算出DDS芯片的控制參數(shù)。通過DDS芯片直接產(chǎn)生兩路所需的中頻信號(hào)
2011-11-30 16:57:0946

中頻雷達(dá)目標(biāo)的實(shí)時(shí)模擬方法研究

介紹了雷達(dá)目標(biāo)實(shí)時(shí)模擬中頻實(shí)現(xiàn)的設(shè)計(jì)方法,討論了雷達(dá)目標(biāo)模擬系統(tǒng)的組成、功能以及雷達(dá)與其他分系統(tǒng)的關(guān)系,給出了雷達(dá)目標(biāo)實(shí)時(shí)模擬應(yīng)用的主要數(shù)學(xué)模型,并用實(shí)例驗(yàn)證了雷達(dá)
2012-02-29 11:42:575

基于FPGA雷達(dá)回波實(shí)時(shí)模擬器實(shí)現(xiàn)

本文以FPGA為核心構(gòu)建了一種通用的雷達(dá)回波信號(hào)實(shí)時(shí)模擬系統(tǒng)。該系統(tǒng)采用FPGA作為回波信號(hào)模擬的運(yùn)算單元,充分利用了FPGA資源豐富、并行處理能力強(qiáng)的特點(diǎn),提高了系統(tǒng)的實(shí)時(shí)性;
2012-08-10 13:59:1313914

雷達(dá)目標(biāo)信號(hào)模擬器的設(shè)計(jì)與實(shí)現(xiàn)

為滿足雷達(dá)數(shù)據(jù)處理系統(tǒng)目標(biāo)跟蹤算法的測(cè)試需求,介紹了一種基于USB和FPGA技術(shù)的雷達(dá)目標(biāo)信號(hào)模擬器設(shè)計(jì)方案。文中重點(diǎn)討論了模擬器的結(jié)構(gòu)和目標(biāo)數(shù)據(jù)形成、傳輸、存儲(chǔ)、信號(hào)波形
2013-09-02 14:41:0076

基于FPGA+PC104的雷達(dá)目標(biāo)模擬器設(shè)計(jì)

介紹了一種基于PC104與FPGA構(gòu)成的嵌入式系統(tǒng)來模擬雷達(dá)回波信號(hào)的方法。給出了以FPGA為核心采集雷達(dá)參數(shù)以及產(chǎn)生雷達(dá)目標(biāo)和干擾信號(hào)的硬件實(shí)現(xiàn)方法,分析了通過PC104產(chǎn)生理論航跡和
2013-09-25 17:32:3463

彈載脈沖多普勒雷達(dá)目標(biāo)模擬器寬帶頻率跟蹤方法設(shè)計(jì)

彈載脈沖多普勒雷達(dá)目標(biāo)模擬器寬帶頻率跟蹤方法設(shè)計(jì)
2016-12-26 17:19:2127

機(jī)載脈沖多普勒雷達(dá)回波信號(hào)模擬

機(jī)載脈沖多普勒雷達(dá)回波信號(hào)模擬,下來看看。
2016-12-24 23:24:2322

基于FPGA協(xié)議隔離總線信號(hào)模擬器設(shè)計(jì)

基于FPGA協(xié)議隔離總線信號(hào)模擬器設(shè)計(jì)
2017-01-07 19:08:430

基于DSP的某型供輸彈系統(tǒng)訓(xùn)練模擬器設(shè)計(jì)_葛玉

基于DSP的某型供輸彈系統(tǒng)訓(xùn)練模擬器設(shè)計(jì)_葛玉
2017-03-19 11:45:230

回波信號(hào)模擬器系統(tǒng)的研究

介紹了回波信號(hào)模擬設(shè)備的自動(dòng)檢查與測(cè)試部分的系統(tǒng)結(jié)構(gòu)。詳細(xì)闡述了電路時(shí)延、失真度等關(guān)鍵參數(shù)的測(cè)量原理,和基于高性能數(shù)字信號(hào)處理DSP與可編程邏輯門陣列FPGA的軟、硬件設(shè)計(jì)過程,針對(duì)其中的難點(diǎn)問題,提出了改進(jìn)與優(yōu)化措施,為其它信號(hào)發(fā)生的設(shè)計(jì)提供了參考。
2017-08-31 08:33:153

基于FPGADSP總線并行處理設(shè)計(jì)

基于FPGADSP總線并行處理設(shè)計(jì)
2017-10-19 13:40:314

基于DSP、DDS和ARM雷達(dá)中頻信號(hào)模擬器的硬件設(shè)計(jì)及應(yīng)用

信號(hào)模擬系統(tǒng)正朝著靈活、通用的方向發(fā)展。筆者設(shè)計(jì)了一種基于PC+ARM+DSP+DDS體系結(jié)構(gòu)的能家長(zhǎng)雷達(dá)中頻信號(hào)模擬器,介紹了該系統(tǒng)的硬件設(shè)計(jì),并以模擬相參數(shù)脈沖雷達(dá)動(dòng)目標(biāo)信號(hào)為例,介紹了本系統(tǒng)的應(yīng)用。 1 系統(tǒng)結(jié)構(gòu)設(shè)計(jì) 現(xiàn)代雷
2017-10-24 14:36:405

水下目標(biāo)回波模擬器并行仿真軟件框架研究

聲波照射到水下目標(biāo)的表面上時(shí),會(huì)在反方向上產(chǎn)生反(散)射信號(hào),稱為回波信號(hào),目標(biāo)回波是目標(biāo)對(duì)人射波的調(diào)制結(jié)果,是水中自導(dǎo)兵器檢測(cè)、估計(jì)和識(shí)別目標(biāo)的基本依據(jù)。水下目標(biāo)回波模擬器用于模擬真實(shí)目標(biāo)的回波
2017-10-28 13:48:331

FPGA+DSP雷達(dá)回波發(fā)生設(shè)計(jì)解析

難以在完全真實(shí)的環(huán)境中進(jìn)行。因此,通過數(shù)字模擬的方法真實(shí)地模擬雷達(dá)回波信號(hào)很有意義。雷達(dá)回波發(fā)生是數(shù)字仿真技術(shù)和雷達(dá)技術(shù)相結(jié)合的產(chǎn)物,它通過仿真模擬的方法產(chǎn)生目標(biāo)和環(huán)境信息的回波信號(hào)。利用這種回波信號(hào)對(duì)雷
2017-11-01 11:45:052

一種基于FPGA嵌入式系統(tǒng)的雷達(dá)信號(hào)模擬器實(shí)現(xiàn)

提出了一種基于FPGA雷達(dá)回波實(shí)時(shí)模擬器實(shí)現(xiàn)方法。該模擬器采用cPCI 標(biāo)準(zhǔn)總線,以FPGA 為核心計(jì)算單元,配有高速數(shù)模、模數(shù)轉(zhuǎn)換模塊,可實(shí)現(xiàn)雷達(dá)回波信號(hào)實(shí)時(shí)在線注入模擬。該模擬器實(shí)現(xiàn)多種
2017-11-18 13:00:013419

E8707A 76GHz至77GHz雷達(dá)目標(biāo)模擬器

E8707A雷達(dá)目標(biāo)模擬器用于仿真76 GHz至77 GHz范圍內(nèi)的雷達(dá)探測(cè)目標(biāo)。這款儀器是一種可擴(kuò)展、可配置的目標(biāo)模擬器,具有10米至450米的完整仿真距離或2個(gè)固定距離。模擬器可配備單喇叭天線及內(nèi)置收發(fā)信機(jī),或雙喇叭發(fā)射和接收配置。
2018-03-02 14:02:373

采用插卡式結(jié)構(gòu)實(shí)現(xiàn)雷達(dá)視頻回波模擬器系統(tǒng)的設(shè)計(jì)

雷達(dá)信號(hào)模擬技術(shù)根據(jù)信號(hào)注入點(diǎn)不同分為射頻信號(hào)模擬、中頻信號(hào)模擬、視頻信號(hào)模擬。信號(hào)注入點(diǎn)位置越靠前,模擬越復(fù)雜,越接近現(xiàn)實(shí);信號(hào)注入點(diǎn)位置越靠后,模擬越容易,逼真程度越低。因此應(yīng)根據(jù)實(shí)際需求選擇不同的模擬方法。
2018-12-17 09:05:002724

基于CPCI總線和高速數(shù)模轉(zhuǎn)換芯片實(shí)現(xiàn)高速通道信號(hào)模擬器的設(shè)計(jì)

DAC5687是美國(guó)TI公司出品的一款雙通道、16bit高速數(shù)模轉(zhuǎn)換芯片。片內(nèi)資源豐富, 具有內(nèi)插、調(diào)制等多種功能。FPGA 因其屬于大規(guī)模在系統(tǒng)可編程專用集成電路而且具有高密度、高速度、高可靠性等特點(diǎn), 因此FPGA 應(yīng)用于高速通道雷達(dá)信號(hào)模擬器可大大提高系統(tǒng)設(shè)計(jì)的靈活性和系統(tǒng)的擴(kuò)展性。
2019-06-05 08:09:003362

FPGA中SAR回波模擬回波信號(hào)多普勒相位的兩種實(shí)現(xiàn)方法

作為雷達(dá)與目標(biāo)相對(duì)運(yùn)動(dòng)的直觀反映,多普勒相位是SAR回波模擬的原理依據(jù),同樣也是回波模擬精度的重要影響因素。
2019-03-24 09:26:204475

基于DDS技術(shù)的聲納信號(hào)模擬器的工作原理

提出一種基于DDS技術(shù)的數(shù)字化通用聲納信號(hào)模擬器實(shí)現(xiàn)方案。通過控制DDS器件輸出信號(hào)的幅度和相位來模擬成像聲納基陣的輸出,可以對(duì)任意距離和方位上目標(biāo)回波進(jìn)行精確的模擬,并可以模擬運(yùn)動(dòng)目標(biāo)的回波信號(hào)。
2019-11-26 14:52:471567

基于FPGA器件和DSP系統(tǒng)實(shí)現(xiàn)自適應(yīng)回波抵消的設(shè)計(jì)

在數(shù)字通信、衛(wèi)星通信等系統(tǒng)中,不同程度的存在回波現(xiàn)象,影響了通信質(zhì)量。為了消除回波可以采用回波抵消,它能估計(jì)回波路徑的特征參數(shù),以產(chǎn)生一個(gè)估計(jì)的回波信號(hào),然后從接收信號(hào)中減去該信號(hào),以實(shí)現(xiàn)回波抵消。而一般采用自適應(yīng)濾波模擬回波路徑,可以跟蹤回波路徑的變化。
2020-03-04 10:41:461630

X波段機(jī)載相控陣雷達(dá)目標(biāo)模擬器射頻前端研究

系統(tǒng)設(shè)計(jì)和維護(hù)過程中所需的費(fèi)用降到最低?,F(xiàn)在,雷達(dá)信號(hào)模擬技術(shù)逐步取得發(fā)展,成為雷達(dá)技術(shù)的一個(gè)重要分支,而雷達(dá)信號(hào)模擬器的研制成為國(guó)內(nèi)外軍事研究領(lǐng)域的熱門方向。
2020-05-14 17:52:2423

如何實(shí)現(xiàn)雷達(dá)回波模擬電路的設(shè)計(jì)

雷達(dá)是無線電測(cè)向和測(cè)距,測(cè)距是其主要的功能之一,雷達(dá)是通過測(cè)試發(fā)射脈沖和目標(biāo)回波之間的時(shí)間差來測(cè)量目標(biāo)距離的。雷達(dá)模擬器的主要功能是逼真地模擬雷達(dá)接收到的目標(biāo)回波。根據(jù)雷達(dá)模擬器的輸出頻率可以將雷達(dá)模擬器分為射頻雷達(dá)模擬器、中頻雷達(dá)模擬器及視頻雷達(dá)模擬器。
2020-07-24 09:32:023532

基于虛擬儀器技術(shù)和Matlab軟件實(shí)現(xiàn)雷達(dá)回波起伏模型的搭建

的條件下對(duì)系統(tǒng)后級(jí)進(jìn)行分析調(diào)試以及對(duì)雷達(dá)整機(jī)性能和指標(biāo)的檢驗(yàn)等方面。但目前對(duì)雷達(dá)回波起伏特性的模擬一般是基于專用雷達(dá)模擬器的,而利用通用儀器研究回波起伏特性還不多見。
2020-08-19 10:13:481660

基于FPGA模擬電路的模擬信號(hào)波形實(shí)現(xiàn)

本文將數(shù)字電路與模擬電路相結(jié)合,即通過FPGA來產(chǎn)生所需各種模擬波形的控制信號(hào),然后通過模擬電路來處理漸變信號(hào),這樣町以得到各種清晰的波形
2023-08-03 15:25:451833

首發(fā)!雷達(dá)場(chǎng)景模擬器實(shí)測(cè)演示

雷達(dá)場(chǎng)景模擬器(Radar Scene Emulator)是由是德科技推出的用于仿真并測(cè)試復(fù)雜的真實(shí)駕駛場(chǎng)景的測(cè)試解決方案。 是德科技雷達(dá)場(chǎng)景仿真采用了專有技術(shù),不是仿真單個(gè)目標(biāo)而是仿真整個(gè)交通
2023-07-26 07:45:032305

已全部加載完成