91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

電子發(fā)燒友App

硬聲App

掃碼添加小助手

加入工程師交流群

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

電子發(fā)燒友網(wǎng)>處理器/DSP>SoC 設(shè)計(jì)平臺(tái) - Ladon DSP/SOC開發(fā)平臺(tái)

SoC 設(shè)計(jì)平臺(tái) - Ladon DSP/SOC開發(fā)平臺(tái)

上一頁(yè)123下一頁(yè)全文

本文導(dǎo)航

收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴

評(píng)論

查看更多

相關(guān)推薦
熱點(diǎn)推薦

面向多核DSPSoC平臺(tái)軟件解決方案

本文介紹了Enea針對(duì)多核DSP/SoC平臺(tái)軟件解決方案。詳細(xì)介紹了方案的組成,包括面向針對(duì)多核DSP/SoC的OSEck操作系統(tǒng)、多核CPU的Enea Linux以及OSE操作系統(tǒng)、DSP陣列的管理模塊dSPEED、Enea系統(tǒng)級(jí)調(diào)試工具Optima以及Enea的分布式透明傳輸模塊LINX。
2013-06-14 13:50:282826

博通(Beken)的無(wú)線音頻SoC發(fā)展藍(lán)圖

CEVA-TeakLite-4 DSP 和RivieraWaves Sense 802.11n Wi-Fi平臺(tái)的授權(quán)許可,用于開發(fā)高集成度無(wú)線音頻系統(tǒng)級(jí)芯片(SoC) 。
2015-07-02 11:06:548780

基于RISC?V指令集架構(gòu)的SOC平臺(tái)設(shè)計(jì)

物聯(lián)網(wǎng)領(lǐng)域常用的SOC平臺(tái)設(shè)計(jì)方案有三種,分別為單核心SOC平臺(tái)、異構(gòu)SOC平臺(tái)以及多核與硬件加速器混合SOC平臺(tái)。單核心SOC平臺(tái)設(shè)計(jì)的特點(diǎn)在于其核心針對(duì)特定領(lǐng)域優(yōu)化,例如ARM公司的Cortex?M4平臺(tái)以及意法半導(dǎo)體的MSP430平臺(tái)。
2022-10-06 10:19:001538

(總結(jié))AM57XX平臺(tái)DSP使用方法。

本帖最后由 一只耳朵怪 于 2018-6-5 11:04 編輯 最近經(jīng)常遇到網(wǎng)友會(huì)咨詢AM57XX平臺(tái)DSP如何使用,現(xiàn)總結(jié)如下:1,opencl,標(biāo)準(zhǔn)processor sdk linux
2018-06-04 07:43:28

DSP開發(fā)工程師 [深圳]

DSP開發(fā)工程師 職位描述:1. 負(fù)責(zé)matlab/Visual Studio算法到DSP平臺(tái)的移植和優(yōu)化;2. 基于多核,多線程處理器架構(gòu)進(jìn)行DSP開發(fā)設(shè)計(jì);3. 協(xié)助算法工程師在DSP開發(fā)板上進(jìn)
2017-09-07 13:39:03

SOC設(shè)計(jì)領(lǐng)域的核心技術(shù)-軟/硬件協(xié)同設(shè)計(jì)

的IP(MCU、DSP,etc)。因此,作為一種軟/硬件平臺(tái),面向系統(tǒng)需求的軟/硬件協(xié)同設(shè)計(jì)技術(shù)與方法一定是決定SOC設(shè)計(jì)成敗的最關(guān)鍵因素。針對(duì)這一問題,本文從闡述軟/硬件協(xié)同設(shè)計(jì)對(duì)SOC芯片開發(fā)
2009-11-19 11:19:30

SoC FPGA的DSP能力應(yīng)對(duì)新興的小型基站需求是什么?

SoC FPGA的DSP能力應(yīng)對(duì)新興的***需求是什么?
2021-05-24 07:05:13

SoC驗(yàn)證平臺(tái)的FPGA綜合怎么實(shí)現(xiàn)?

先進(jìn)的設(shè)計(jì)與仿真驗(yàn)證方法成為SoC設(shè)計(jì)成功的關(guān)鍵。一個(gè)簡(jiǎn)單可行的SoC驗(yàn)證平臺(tái),可以加快SoC系統(tǒng)的開發(fā)與驗(yàn)證過程。FPGA器件的主要開發(fā)供應(yīng)商都針對(duì)自己的產(chǎn)品推出了SoC系統(tǒng)的開發(fā)驗(yàn)證平臺(tái),如
2019-10-11 07:07:07

ARM、MCU、DSP、FPGA、SOC各是什么?區(qū)別是什么?

廣泛,主要是因?yàn)楝F(xiàn)有主流ARM芯片采用的架構(gòu)便是SOC架構(gòu)的一種,SOC是一個(gè)比較廣泛的概念,現(xiàn)階段許多ARM、DSP都開始采用SOC的方式來(lái)將多個(gè)器件加到處理器上組成復(fù)雜的系統(tǒng)?! ?、開發(fā)
2017-04-13 08:55:14

ARM、MCU、DSP、FPGA、SOC各是什么?區(qū)別是什么?

比較廣泛的概念,現(xiàn)階段許多ARM、DSP都開始采用SOC的方式來(lái)將多個(gè)器件加到處理器上組成復(fù)雜的系統(tǒng)。5、開發(fā)成本·ARM主要是搭載LINUX、ANDROID、WINCE等操作系統(tǒng),在開發(fā)難度上看,相對(duì)
2017-04-04 12:44:52

ARM、MCU、DSP、FPGA、SoC的區(qū)別是什么

STM32學(xué)習(xí)筆記①ARM、MCU、DSP、FPGA、SoC各是什么?區(qū)別是什么?(轉(zhuǎn))ARM、MCU、DSP、FPGA、SoC的比較CMSIS標(biāo)準(zhǔn)ARM、MCU、DSP、FPGA、SoC
2021-12-09 07:08:05

CPU、MCU、PLC、DSP、SOC、FPGA等有何關(guān)系

它們之間的關(guān)系CPU是最基本的存在,因?yàn)槟承┰?,在CPU的外部又包裹了部分附加功能,和CPU一起共同構(gòu)成MCU、DSP、SOC等這些芯片,因此它們都是從CPU的基礎(chǔ)上擴(kuò)展而來(lái),基本關(guān)系我們可以
2021-11-03 08:03:45

CSRA68105音頻片上系統(tǒng)(SOC)設(shè)計(jì)和優(yōu)化

處理、音頻處理和電源管理資源的全面選擇。旨在支持原始設(shè)備制造商開發(fā)具有優(yōu)良的音頻質(zhì)量、語(yǔ)音控制、遠(yuǎn)場(chǎng)回波消除、傳感器處理和音頻后處理的產(chǎn)品,它在數(shù)字信號(hào)處理器(Dsp)處理能力和單片機(jī)平臺(tái)上的先進(jìn)性能方...
2021-07-29 08:43:20

FPGA+DSP+ARM開發(fā)

系統(tǒng)的設(shè)計(jì)仿真,結(jié)合最新的 DM642 DSP 處理器和 ARM9 處理器,可實(shí)現(xiàn)高性能 SOC 系統(tǒng)設(shè)計(jì)驗(yàn)證。配合我們提供的擴(kuò)展板,還可實(shí)現(xiàn)高速數(shù)字無(wú)線通信、高速視頻采集編解碼等綜合仿真。 開發(fā)平臺(tái)
2010-12-25 15:47:19

Juno R2 ARM開發(fā)平臺(tái)SoC技術(shù)概述

ADP SoC由以下部分組成: ·獨(dú)立開發(fā)主板,ARM?多功能?快速朱諾開發(fā)平臺(tái)V2M-朱諾R2,實(shí)例化TSMC28HPM制造的ADP SoC。 ·支持每個(gè)硬件平臺(tái)的軟件開發(fā)工具包(SDK),并包含
2023-08-24 07:05:19

Juno r2 ARM開發(fā)平臺(tái)SoC技術(shù)參考手冊(cè)

ADP SoC是在臺(tái)積電28HPM工藝上實(shí)現(xiàn)的開發(fā)芯片,提供以下功能: ?一個(gè)用于ARMv8-A軟件和工具開發(fā)平臺(tái),能夠在基于Linaro的內(nèi)核(如Linux和Android)上對(duì)軟件交付進(jìn)行穩(wěn)健
2023-08-02 08:54:51

arm/asic/dsp/fpga/mcu/soc的特點(diǎn)是什么?

arm,asic,dsp,fpga,mcu,soc各自的特點(diǎn)人工智能受到越來(lái)越多的關(guān)注,許多公司正在積極開發(fā)能實(shí)現(xiàn)移動(dòng)端人工智能的硬件,尤其是能夠結(jié)合未來(lái)的物聯(lián)網(wǎng)應(yīng)用,對(duì)于移動(dòng)端人工智能硬件的實(shí)現(xiàn)
2021-11-11 07:35:31

ccs軟件可以在定點(diǎn)dsp平臺(tái)開發(fā)浮點(diǎn)運(yùn)算嗎

ccs軟件可以在定點(diǎn)dsp平臺(tái)開發(fā)浮點(diǎn)運(yùn)算嗎
2012-10-07 21:54:47

【TL6748 DSP申請(qǐng)】基于DSP2812的運(yùn)動(dòng)控制平臺(tái)項(xiàng)目開發(fā)。

申請(qǐng)理由: 項(xiàng)目要求,用DSP開發(fā)板做出一個(gè)運(yùn)動(dòng)小車的運(yùn)動(dòng)監(jiān)控平臺(tái)項(xiàng)目,現(xiàn)在需要搭建硬件系統(tǒng)環(huán)境,需開發(fā)板一套。項(xiàng)目描述: 在整個(gè)運(yùn)動(dòng)控制平臺(tái)硬件系統(tǒng)中,系統(tǒng)供電電路主要有DCDC模塊構(gòu)成,負(fù)責(zé)給
2015-09-10 11:15:15

介紹一種基于融合SoC處理器的平臺(tái)軟件解決方案

本文介紹一種面向基站平臺(tái)處理單板的基于融合SoC處理器的平臺(tái)軟件解決方案。
2021-05-17 06:36:12

從知識(shí)平臺(tái)角度認(rèn)識(shí)集成電路--知識(shí)平臺(tái)SOC的高速發(fā)展

從知識(shí)平臺(tái)角度認(rèn)識(shí)集成電路--知識(shí)平臺(tái)SOC的高速發(fā)展1.從工具發(fā)展看集成電路2.集成電路的歸一化技術(shù)3.集成電路的知識(shí)集成4.微處理器的智力集成5.從知識(shí)平臺(tái)看集成電路 [hide][/hide]
2009-10-15 12:09:58

創(chuàng)新SoC網(wǎng)絡(luò)平臺(tái)Axxia如何為移動(dòng)寬帶提速的?

創(chuàng)新SoC網(wǎng)絡(luò)平臺(tái)Axxia如何為移動(dòng)寬帶提速的?
2021-05-25 06:42:54

基于DSP核控制的SoC系統(tǒng)該如何去設(shè)計(jì)?

基于DSP核控制的SoC系統(tǒng)是由哪些部分組成的?基于DSP核控制的SoC系統(tǒng)該如何去設(shè)計(jì)?
2021-06-18 09:42:47

基于DSP的電機(jī)控制器通用開發(fā)平臺(tái)的研究

本帖最后由 mr.pengyongche 于 2011-8-27 11:55 編輯 [共享] 基于DSP的電機(jī)控制器通用開發(fā)平臺(tái)的研究from hellodsp
2011-08-26 20:09:53

如何建立dsp算法link?

開發(fā)平臺(tái):DM8127+ipnc-rdk3.5 現(xiàn)在想建立dsp處理算法,但是ipnc中的demo沒有dsp相關(guān)的例程,請(qǐng)問如何建立dsp算法link?
2018-05-28 13:45:50

如何構(gòu)建基于LEON開源軟核的SoC平臺(tái)?

導(dǎo)航系統(tǒng)SoC芯片設(shè)計(jì)的要求有什么?如何構(gòu)建基于LEON開源軟核的SoC平臺(tái)?
2021-05-27 06:18:16

小e開發(fā)平臺(tái)硬件介紹

`1、概述小e物聯(lián)網(wǎng)開發(fā)平臺(tái)由核心板和底板組成。小e的核心板基于樂鑫的ESP8266。ESP8266是一款SOC WIFI芯片,可將設(shè)備連接到Wi-Fi網(wǎng)絡(luò)上,進(jìn)行互聯(lián)網(wǎng)或局域網(wǎng)通信,實(shí)現(xiàn)聯(lián)網(wǎng)功能
2015-11-13 17:11:17

嵌入式開發(fā)開發(fā)SOC系統(tǒng)開發(fā)有哪些不同之處呢

嵌入式開發(fā)開發(fā)流程有哪些呢?SOC系統(tǒng)開發(fā)流程有哪些呢?嵌入式開發(fā)開發(fā)SOC系統(tǒng)開發(fā)有哪些不同之處呢?
2021-12-27 07:55:18

怎樣去構(gòu)建一種SoC系統(tǒng)驗(yàn)證平臺(tái)

SoC系統(tǒng)驗(yàn)證平臺(tái)總體框架是怎樣的?SoC系統(tǒng)驗(yàn)證平臺(tái)如何去構(gòu)建?
2021-04-28 07:13:41

DSP 軟件開發(fā)高手

希望您能:1、基于DSP的軟件開發(fā)設(shè)計(jì)和系統(tǒng)優(yōu)化; 2、基于SoC多核處理器上的軟件開發(fā)設(shè)計(jì); 3、基本的圖像,音頻處理算法設(shè)計(jì)和優(yōu)化。 希望您是:1、本科以上學(xué)歷,信息、通信、自動(dòng)化、計(jì)算機(jī)等相關(guān)
2016-06-04 14:08:48

知識(shí)平臺(tái)SOC的高速發(fā)展

從知識(shí)平臺(tái)角度認(rèn)識(shí)集成電路-----知識(shí)平臺(tái)SOC的高速發(fā)展 1.從工具發(fā)展看集成電路2.集成電路的歸一化技術(shù)3.集成電路的知識(shí)集成4.微處理器的智力集成5.從知識(shí)平臺(tái)看集成電路[hide][/hide]
2009-12-03 17:33:42

誠(chéng)聘DSP開發(fā)工程師

軟件的質(zhì)量和進(jìn)度負(fù)責(zé)。 4、根據(jù)產(chǎn)品需求進(jìn)行各個(gè)DSP平臺(tái)底層軟件的設(shè)計(jì)開發(fā); 5、負(fù)責(zé)相關(guān)DSP平臺(tái)底層驅(qū)動(dòng)的維護(hù)與優(yōu)化工作;職位要求: 1、通信、電子、計(jì)算機(jī)等相關(guān)專業(yè),本科及以上學(xué)歷; 2、掌握C
2016-12-05 11:52:27

請(qǐng)問DM8148平臺(tái)DSP開發(fā)如何起步?

兩年前從事dsp開發(fā),用的是OMAPL138的方案,當(dāng)時(shí)在官網(wǎng)上下載到了startware這樣一個(gè)參考案例,對(duì)在L138上的dsp開發(fā)起到了莫大的參考幫助。目前因?yàn)楣ぷ餍枰D(zhuǎn)到DM8148平臺(tái)上來(lái)了,但是花了很久的時(shí)間也沒找到類似于startware這樣一個(gè)參考案例,請(qǐng)問下該如何起步?
2019-02-22 10:24:58

誰(shuí)有以CCS5為平臺(tái)DSP開發(fā)流程資料?

請(qǐng)教大神們,用CCS5平臺(tái)怎么進(jìn)行DSP開發(fā),以及硬件和軟件的操作流程。感謝,感謝!
2015-05-25 00:14:22

首款基于 RISC-V 指令集架構(gòu)的 SoC FPGA 開發(fā)工具包

指令集架構(gòu)(ISA)的應(yīng)用日益普遍,推動(dòng)了經(jīng)濟(jì)、標(biāo)準(zhǔn)化開發(fā)平臺(tái)的需求,該平臺(tái)嵌入 RISC-V 技術(shù)并利用多樣化 RISC-V 生態(tài)系統(tǒng)。為滿足這一需求,Microchip Technology
2021-03-09 19:48:43

dsp芯片的原理與開發(fā)應(yīng)用第2版

dsp芯片的原理與開發(fā)應(yīng)用第2版
2006-03-26 14:04:570

DSP芯片的原理與開發(fā)應(yīng)用

DSP芯片的原理與開發(fā)應(yīng)用
2006-03-26 16:56:1541

AndeShape? ADP-Corvette-T1開發(fā)

ADP-Corvette-T1 是基于泰凌微電子 TLSR9518A 無(wú)線 SoC 的 Arduino 兼容開發(fā)平臺(tái)。這是一款高度集成的 SoC,內(nèi)建 32 位 Andes D25F 高性能低功耗
2022-04-12 16:53:04

DSP集成開發(fā)環(huán)境--CCS及DSP/BIOS的原理與應(yīng)用

DSP集成開發(fā)環(huán)境--CCS及DSP/BIOS的原理與應(yīng)用:CCS是TI開發(fā)的一個(gè)完整的DSP集成開發(fā)環(huán)境,也是目前使用得最為廣泛的DSP開發(fā)軟件之一。 本書詳細(xì)地介紹了CCS中各種開發(fā)工具的使用,特
2008-10-30 10:54:20266

DSP芯片的原理與開發(fā)應(yīng)用 (第3版)

DSP芯片的原理與開發(fā)應(yīng)用 (第3版)
2009-07-28 10:42:590

SmartSOPC 多功能教學(xué)實(shí)驗(yàn)開發(fā)平臺(tái)

SmartSOPC 多功能教學(xué)實(shí)驗(yàn)開發(fā)平臺(tái)――產(chǎn)品特性及技術(shù)參數(shù)概述:SmartSOPC 多功能教學(xué)實(shí)驗(yàn)開發(fā)平臺(tái)集眾多種功能于一體,是SOPC、EDA、DSP、ARM、ARM7 SOC 以及51 教學(xué)
2009-12-07 14:12:2633

SoC設(shè)計(jì)鏈中的可配置IP

本文簡(jiǎn)要介紹了SoC 設(shè)計(jì)鏈面臨的挑戰(zhàn)以及對(duì)可配置IP 提出的新的要求。重點(diǎn)分析了如何利用Improv 系統(tǒng)公司開發(fā)的VLIW架構(gòu)和包括Jazz DSP 平臺(tái)的工具套件進(jìn)行快速、低成本、高性能的
2009-12-14 10:25:5514

高性能低功耗的SOC平臺(tái)體系結(jié)構(gòu)

本文描述了SOC平臺(tái)體系結(jié)構(gòu)之低功耗高性能的數(shù)字信號(hào)處理的應(yīng)用。這個(gè)平臺(tái)是基于AMBA SOC總線協(xié)議,它結(jié)合了新穎的互連規(guī)范,為了能讓高性能的DSP IP核集成到SOC平臺(tái)中,這個(gè)規(guī)范
2010-02-01 13:58:4014

TI 2000系列DSP開發(fā)設(shè)計(jì)及應(yīng)用

TI 2000系列DSP開發(fā)設(shè)計(jì)及應(yīng)用 DSP系統(tǒng)設(shè)計(jì)開發(fā)流程   在設(shè)計(jì)需求規(guī)范,確定設(shè)計(jì)目標(biāo)時(shí),其實(shí)要解決二個(gè)方面的問題:即信號(hào)處理方面和非信號(hào)處理的
2010-04-07 14:22:16114

用于ViRTEX-6/SPARTAn-6FPGA的DSP平臺(tái)

開發(fā)下一代DSP硬件平臺(tái)的挑戰(zhàn)包括數(shù)字信號(hào)處理(DSP)在內(nèi)的下一代產(chǎn)品,需要提高性能和靈活性,同時(shí)縮短開發(fā)周期,降低成本與功耗。FPGA的靈活性能實(shí)現(xiàn)高度并行性,即便最嚴(yán)
2010-07-01 13:24:5715

DSP系列開發(fā)平臺(tái)

EasyDSP28035開發(fā)平臺(tái)是廣州致遠(yuǎn)電子有限公司研發(fā)的一款基于TIC28x內(nèi)核和控制律加速器(CLA)的雙核Piccolo系列DSC的高性能、低價(jià)格的全功能評(píng)估板,配套豐富的例程和詳盡的資料,
2010-07-01 14:20:3124

電動(dòng)汽車監(jiān)控平臺(tái)的設(shè)計(jì)與開發(fā)

電動(dòng)汽車監(jiān)控平臺(tái)的設(shè)計(jì)與開發(fā) 摘 要:本文基于DSP開發(fā)平臺(tái),設(shè)計(jì)了電動(dòng)汽車電機(jī)控制器節(jié)點(diǎn)的通信程序。為了有效地監(jiān)控電動(dòng)
2009-07-11 15:03:371384

華虹NEC高效nvSOC產(chǎn)品原型平臺(tái),有效縮短SoC產(chǎn)品開發(fā)

華虹NEC高效nvSOC產(chǎn)品原型平臺(tái),有效縮短SoC產(chǎn)品開發(fā)周期 上海華虹NEC電子有限公司(以下簡(jiǎn)稱“華虹NEC”)日前宣布成功推出nvSOC產(chǎn)品原型平臺(tái),這一平臺(tái)的推出可以幫
2009-12-29 08:35:471057

TKScope DK9嵌入式智能仿真開發(fā)平臺(tái)引領(lǐng)DSP與AR

TKScope DK9嵌入式智能仿真開發(fā)平臺(tái)引領(lǐng)DSP與ARM開發(fā)工具的新模式   TKScope DK9是廣州致遠(yuǎn)電子有限公司2009年隆重推出的一款高性能綜合仿真開發(fā)平臺(tái)
2010-01-06 13:54:541421

基于DSP和FPGA的通用圖像處理平臺(tái)設(shè)計(jì)

基于DSP和FPGA的通用圖像處理平臺(tái)設(shè)計(jì) 摘要:設(shè)計(jì)一種基于DSP和FPGA架構(gòu)的通用圖像處理平臺(tái),運(yùn)用FPGA實(shí)現(xiàn)微處理器接口設(shè)計(jì),并對(duì)圖像數(shù)據(jù)進(jìn)行簡(jiǎn)單預(yù)處理,利用DSP
2010-02-01 11:10:211683

采用電力電子應(yīng)用平臺(tái)DSP通用板的設(shè)計(jì)原理

采用電力電子應(yīng)用平臺(tái)DSP通用板的設(shè)計(jì)原理 摘要:隨著電力電子市場(chǎng)需求與日俱增, 為了縮短電力電子硬件設(shè)計(jì)的開發(fā)時(shí)間,本文設(shè)計(jì)開發(fā)
2010-03-04 17:52:511050

如何開始DSP開發(fā)

對(duì)于 DSP 工程師來(lái)說,除了將時(shí)間花在其硬件及軟件結(jié)構(gòu)方面,更多的時(shí)間都用來(lái)研究DSP開發(fā)環(huán)境。本書從DSP開發(fā)環(huán)境入手,為您介紹了dsp開發(fā)環(huán)境的建立。
2011-08-16 15:14:34204

DSP開發(fā)平臺(tái)的多音平行體制調(diào)制端設(shè)計(jì)

DSP開發(fā)平臺(tái)的多音平行體制調(diào)制端設(shè)計(jì)以32音并行體制為例,利用DSP開發(fā)平臺(tái)實(shí)現(xiàn)了多音并行體制的調(diào)制端,給出了其主要模塊的具體實(shí)現(xiàn)方法。
2011-12-14 14:43:5420

基于LEON3的SoC平臺(tái)搭建與流水燈控制驗(yàn)證

隨著芯片設(shè)計(jì)技術(shù)的快速發(fā)展,基于SoC開發(fā)平臺(tái)已成為IC設(shè)計(jì)業(yè)界的熱點(diǎn),對(duì)SoC應(yīng)用設(shè)計(jì)平臺(tái)需求越來(lái)越多,同時(shí)對(duì)其性能要求也越來(lái)越高。因此本文提出了一種基于LEON3的精簡(jiǎn)的,靈
2013-03-13 16:29:1954

基于OMAP3530硬件平臺(tái)的ARM和DSP協(xié)同開發(fā)方法

以O(shè)MAP3530為硬件平臺(tái),以DVSDK為軟件工具,介紹了協(xié)同開發(fā)環(huán)境的搭建方法。說明了OMAP3530中ARM和DSP協(xié)同開發(fā)的兩種方法,并對(duì)兩種方法的優(yōu)缺點(diǎn)進(jìn)行了比較。
2013-09-23 17:56:3021

基于DSP的視頻監(jiān)控平臺(tái)的設(shè)計(jì)

隨著視頻監(jiān)控的不斷發(fā)展和DSP技術(shù)的進(jìn)步,基于DSP的視頻監(jiān)控受到越來(lái)越廣泛的關(guān)注和應(yīng)用。基于TI公司的TMS320DM6437設(shè)計(jì)了實(shí)時(shí)的網(wǎng)絡(luò)視頻監(jiān)控平臺(tái)。介紹了整個(gè)系統(tǒng)的框架,并對(duì)基于
2013-09-25 10:39:5330

Altera與風(fēng)河公司建立戰(zhàn)略合作關(guān)系 為Altera SoC平臺(tái)定制操作系統(tǒng)和開發(fā)工具

Altera公司與Wind River?風(fēng)河公司今天宣布,雙方建立戰(zhàn)略合作關(guān)系,為Altera的SoC FPGA器件開發(fā)并部署工具和解決方案。 風(fēng)河公司業(yè)界領(lǐng)先的操作系統(tǒng)和開發(fā)工具支持Altera基于多核ARM?處理器的SoC平臺(tái)
2014-02-10 17:38:402804

中芯國(guó)際、燦芯半導(dǎo)體和CEVA共同開發(fā)DSP硬核及平臺(tái)

中芯國(guó)際、燦芯半導(dǎo)體和CEVA今日聯(lián)合宣布:三方將共同開發(fā)CEVA DSP硬核,為客戶降低研發(fā)風(fēng)險(xiǎn)、縮短SoC項(xiàng)目的設(shè)計(jì)周期。
2014-03-20 13:56:471352

睿致科技選擇CEVA圖像和視覺DSP內(nèi)核 用于監(jiān)控和智能攝像機(jī)SoC

全球領(lǐng)先的蜂窩通信、多媒體和無(wú)線連接DSP IP平臺(tái)授權(quán)廠商CEVA公司宣布臺(tái)灣領(lǐng)先的多媒體系統(tǒng)級(jí)芯片(system-on-chip, SoC)解決方案供應(yīng)商睿致科技(Vatics Inc.)已經(jīng)
2015-10-27 10:57:211046

嵌入式SoC智能平臺(tái)(ESoC)_基于LPC2300系列ARM

SOC開發(fā)平臺(tái),有需要的朋友下可以下來(lái)參考下。
2016-01-08 14:45:3114

基于DSP和模糊PID的穩(wěn)定平臺(tái)的設(shè)計(jì)

基于DSP和模糊PID的穩(wěn)定平臺(tái)的設(shè)計(jì)-2010。
2016-04-05 10:44:2510

DSP芯片的原理與開發(fā)應(yīng)用

DSP芯片的原理與開發(fā)應(yīng)用,又需要的下來(lái)看看
2016-05-09 10:59:260

一種基于DSP的多核SOC中斷擴(kuò)展設(shè)計(jì)與實(shí)現(xiàn)

一種基于DSP的多核SOC中斷擴(kuò)展設(shè)計(jì)與實(shí)現(xiàn)_張躍玲
2017-01-07 21:08:030

DSP芯片的原理與開發(fā)應(yīng)用

DSP芯片的原理與開發(fā)應(yīng)用
2017-01-14 12:51:0327

基于DSP開發(fā)的脈寬調(diào)制電路

基于DSP開發(fā)的脈寬調(diào)制電路
2017-03-14 10:30:194

MCU和DSP的運(yùn)動(dòng)控制研究硬件平臺(tái)設(shè)計(jì)

MCU和DSP的運(yùn)動(dòng)控制研究硬件平臺(tái)設(shè)計(jì)
2017-10-19 13:20:096

基于DSP平臺(tái)的嵌入式文件系統(tǒng)的開發(fā)與研究

基于DSP平臺(tái)的嵌入式文件系統(tǒng)的開發(fā)與研究
2017-10-19 14:28:174

基于DSP平臺(tái)的景象匹配算法評(píng)估環(huán)境

基于DSP平臺(tái)的景象匹配算法評(píng)估環(huán)境
2017-10-19 14:31:516

基于DSP開發(fā)系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn)

基于DSP開發(fā)系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn)
2017-10-19 14:38:327

DSP擴(kuò)展為異構(gòu)平臺(tái)的設(shè)計(jì)流程

失產(chǎn)品差異化所需的足夠的可定制性。 據(jù)市場(chǎng)研究公司 Forward Concepts 于 2005 年發(fā)表的一則調(diào)查報(bào)告稱,選擇處理器和 FPGA 的主要標(biāo)準(zhǔn)不是器件本身,而是開發(fā)它們的工具。這一概念對(duì)于包含 FPGA 和 DSP 處理器的平臺(tái)亦應(yīng)成立。 在 DSP 處理器和 FPGA 之間,傳統(tǒng)
2017-10-20 09:07:370

基于DSP開發(fā)入門綜述

基于DSP開發(fā)入門綜述
2017-10-23 15:26:2918

基于Ti-Davinci DM6446開發(fā)平臺(tái)DSP的程序自引導(dǎo)

基于Ti-Davinci DM6446開發(fā)平臺(tái)DSP的程序自引導(dǎo)
2017-10-26 14:38:082

基于FPGA的異構(gòu)可重配置DSP平臺(tái)

設(shè)計(jì)所需的足夠的可定制性。 市場(chǎng)研究公司Forward Concepts 2005年發(fā)表的一則調(diào)查報(bào)告稱,選擇處理器和FPGA的主要標(biāo)準(zhǔn)不是器件本身,而是開發(fā)它們的工具。這一概念對(duì)于包含F(xiàn)PGA和DSP處理器的平臺(tái)亦應(yīng)成立。 在DSP處理器和FPGA之間,傳統(tǒng)的DSP開發(fā)者通常選
2017-11-06 13:59:423

新型加密算法的DSP平臺(tái)設(shè)計(jì)

基于研制以DSP為核心的混沌圖像加密系統(tǒng)的目的,本文論述了一套采用TMS320DM642為核心的硬件平臺(tái),并利用集成開發(fā)工具ccs軟件開發(fā)的圖像加密系統(tǒng):系統(tǒng)采用TVP5150PBS實(shí)現(xiàn)模擬信號(hào)
2017-11-14 17:42:2610

基于FPGA的驗(yàn)證平臺(tái)及有效的SoC驗(yàn)證過程和方法

技術(shù)方法,驗(yàn)證了SoC系統(tǒng)、DSP指令、硬件IP等。實(shí)驗(yàn)證明,此FPGA驗(yàn)證平臺(tái)能夠驗(yàn)證SoC設(shè)計(jì),提高了設(shè)計(jì)效率。
2017-11-17 03:06:0121471

借助FPGA開發(fā)SoC原型制作平臺(tái)(Xilinx的Zynq為例)

門陣列(FPGA)做為安謀國(guó)際核心測(cè)試芯片,進(jìn)而建構(gòu)SoC原型制作平臺(tái)。 驗(yàn)證SoC設(shè)計(jì) FPGA原型最穩(wěn)當(dāng) FPGA原型制作是在FPGA上實(shí)作SoC或特定應(yīng)用集成電路(ASIC)設(shè)計(jì)的方法,并進(jìn)行硬件驗(yàn)證和早期軟件開發(fā)。
2018-05-11 09:07:003069

dsp硬件開發(fā)設(shè)計(jì)指南

dsp硬件開發(fā)設(shè)計(jì)指南,正對(duì)于學(xué)習(xí)dsp或者一些新手,讓你高效學(xué)習(xí)dsp而且挺有用的。
2018-06-05 09:00:0041

Altera與Mentor Graphics合作推出Vista虛擬平臺(tái),支持全系列SoC FPGA

Altera公司與Mentor Graphics合作為嵌入式軟件開發(fā)人員提供同類最佳的Vista虛擬平臺(tái),它支持Altera全系列SoC FPGA,包括具有64位四核ARM Cortex-A53
2018-08-30 16:41:001307

利用FPGA式原型板開發(fā)新型SOC實(shí)驗(yàn)平臺(tái)

的說法就是,驗(yàn)證占了整體SoC開發(fā)時(shí)間的70%。所以,能夠降低驗(yàn)證成本、加速驗(yàn)證執(zhí)行以及在開發(fā)初期盡早進(jìn)行驗(yàn)證的作法,都是眾人注目的焦點(diǎn)。
2018-10-07 11:29:292656

用于開發(fā)高性能信號(hào)處理應(yīng)用的Kintex-7 FPGA DSP套件介紹

與Avnet Electronics Marketing共同開發(fā)的帶有高速模擬的Kintex-7 FPGA DSP套件是用于開發(fā)高性能信號(hào)處理應(yīng)用的DSP域目標(biāo)平臺(tái)。
2018-11-22 06:29:094502

dsp編程用什么語(yǔ)言_dsp編程如何實(shí)現(xiàn)的

TI公司的DSP用CCS開發(fā)平臺(tái),編程語(yǔ)言一般是C語(yǔ)言;來(lái)ADI公司的源DSP用VDSP++開發(fā)平臺(tái),一般也是用C語(yǔ)言。當(dāng)然兩個(gè)公司百都有不同型號(hào)的DSP,但開發(fā)平臺(tái)是一樣的,下度載個(gè)版本較高的,各種型號(hào)都支持。
2020-04-08 15:15:3229452

智原SoCreative!V? SoC開發(fā)平臺(tái)加速AI邊緣應(yīng)用開發(fā)時(shí)程

智原SoCreative!VTM整合了DDR4、USB 3.0、PCIe Gen3與Gigabit以太網(wǎng)絡(luò)等多種SoC常用的傳輸接口,為客戶降低SoC開發(fā)時(shí)所需投入的研發(fā)資源與設(shè)計(jì)風(fēng)險(xiǎn)。
2020-05-07 10:23:25861

探究關(guān)于FA526處理器SoC平臺(tái)的Linux操作系統(tǒng)實(shí)現(xiàn)

智原科技的FIE8100 SoC平臺(tái)是一種低功耗、便攜式視頻相關(guān)應(yīng)用開發(fā)SoC平臺(tái),也可用于基于FA526 CPU的SoC設(shè)計(jì)驗(yàn)證。基于
2021-03-24 14:39:393386

基于MATLAB的DSP控制系統(tǒng)仿真平臺(tái)設(shè)計(jì)方案

為了研究能夠用于實(shí)現(xiàn)某自主運(yùn)動(dòng)平臺(tái)快速原型技術(shù)的軟件開發(fā)、調(diào)試平臺(tái)與系統(tǒng)實(shí)時(shí)仿真技術(shù)設(shè)計(jì)了基于 MATLAB軟件平臺(tái)DSP控制系統(tǒng)仿真平臺(tái)。該平臺(tái)的主要功能包括:利用CCS( code
2021-04-26 16:25:3722

基于FPGA和DSP的圖像采集監(jiān)測(cè)通信平臺(tái)

基于FPGA和DSP的圖像采集監(jiān)測(cè)通信平臺(tái)
2021-06-16 09:38:2923

CPU、MCU、PLC、DSP、SOC、FPGA等之間的關(guān)系

它們之間的關(guān)系CPU是最基本的存在,因?yàn)槟承┰颍贑PU的外部又包裹了部分附加功能,和CPU一起共同構(gòu)成MCU、DSP、SOC等這些芯片,因此它們都是從CPU的基礎(chǔ)上擴(kuò)展而來(lái),基本關(guān)系我們可以
2021-10-28 15:51:1436

arm,asic,dsp,fpga,mcu,soc各自的特點(diǎn)

arm,asic,dsp,fpga,mcu,soc各自的特點(diǎn)人工智能受到越來(lái)越多的關(guān)注,許多公司正在積極開發(fā)能實(shí)現(xiàn)移動(dòng)端人工智能的硬件,尤其是能夠結(jié)合未來(lái)的物聯(lián)網(wǎng)應(yīng)用,對(duì)于移動(dòng)端人工智能硬件的實(shí)現(xiàn)
2021-11-05 20:21:0218

SoC FPGA與MCU主要優(yōu)勢(shì)和劣勢(shì)對(duì)比

多核架構(gòu)的代碼開發(fā)有點(diǎn)類似于使用 SoC FPGA 時(shí)的代碼開發(fā),只是硬件加速是由 DSP 內(nèi)核而不是可編程結(jié)構(gòu)完成的。
2022-08-03 11:50:236288

以ARM和DSP嵌入式系統(tǒng)為核心的實(shí)時(shí)仿真平臺(tái)開發(fā)

電子發(fā)燒友網(wǎng)站提供《以ARM和DSP嵌入式系統(tǒng)為核心的實(shí)時(shí)仿真平臺(tái)開發(fā).doc》資料免費(fèi)下載
2023-10-10 10:02:410

Versal自適應(yīng)SoC硬件、IP和平臺(tái)開發(fā)方法指南

電子發(fā)燒友網(wǎng)站提供《Versal自適應(yīng)SoC硬件、IP和平臺(tái)開發(fā)方法指南.pdf》資料免費(fèi)下載
2024-01-03 10:49:580

DSP平臺(tái)與RTB的關(guān)系

隨著數(shù)字廣告行業(yè)的迅猛發(fā)展,程序化購(gòu)買(Programmatic Buying)已經(jīng)成為廣告主和媒體公司的重要工具。在這一領(lǐng)域中,需求方平臺(tái)(Demand-Side Platform,簡(jiǎn)稱DSP
2024-11-04 14:26:351722

已全部加載完成