1、 應(yīng)用背景
基于ARM+FPGA的高速同步數(shù)據(jù)采集方案,解決了數(shù)據(jù)采集的同步性問題,與以往
2010-07-22 16:36:17
1633 高速實時頻譜儀是對實時采集的數(shù)據(jù)進行頻譜分析,要達到這樣的目的,對數(shù)據(jù)采集系統(tǒng)的采樣精度、采樣率和存儲量等指標提出了更高的要求。而在高速數(shù)據(jù)采集系統(tǒng)中,ADC在很大程度上決定了系統(tǒng)的整體性能,而它們的性能又受到時鐘質(zhì)量的影響。
2019-09-02 06:44:39
在高速數(shù)據(jù)采集方面,FPGA有單片機和DSP無法比擬的優(yōu)勢。FPGA的時鐘頻率高,內(nèi)部時延小,全部控制邏輯都可由硬件完成,而且速度快,組成形式靈活,并可以集成外圍控制、譯碼和接口電路。更最主要
2019-11-01 07:40:10
的EZ-USB FX2系列智能USB接口芯片。其作用是將主機所發(fā)送的命令序列經(jīng)USB2.0端口輸出,實現(xiàn)對數(shù)據(jù)采集系統(tǒng)的控制;同時把A/D轉(zhuǎn)換器采集的數(shù)據(jù)以高速的數(shù)據(jù)序列形式發(fā)送到主機。其中,USB2.0端口
2020-01-07 07:00:00
: MXIM)推出高速、18位數(shù)據(jù)采集系統(tǒng)(DAS)參考設(shè)計MAXREFDES74#,幫助FPGA工程師加快基于FPGA控制系統(tǒng)的評估和驗證,以及產(chǎn)品的上市進程。
2019-07-02 06:12:11
高速數(shù)據(jù)采集系統(tǒng)的硬件結(jié)構(gòu)MAX7000系列CPLD及其開發(fā)平臺介紹CPLD在高速數(shù)據(jù)采集系統(tǒng)中的應(yīng)用
2021-04-08 06:11:56
高速數(shù)據(jù)采集卡采樣256次,使得到譜圖時間縮短到0.1秒左右。系統(tǒng)整體介紹工作流程高速脈沖信號進入高速數(shù)據(jù)采集卡,完成信號的數(shù)模轉(zhuǎn)換,按特定順序緩存到板載內(nèi)存中,下次脈沖來時,FPGA將新的采集數(shù)據(jù)
2016-03-02 16:06:15
子系統(tǒng)的性能要求和設(shè)計方案的基礎(chǔ)上,提出了高速緩存和海量緩存方案,并將該方案成功地應(yīng)用于DSP多通道超聲信號采集與處理系統(tǒng)中?! ?b class="flag-6" style="color: red">高速多通道采樣數(shù)據(jù)存儲的性能要求:一是高速性,現(xiàn)在高速數(shù)據(jù)采集
2020-12-04 15:59:14
DSP的FPGA的高速數(shù)據(jù)采集系統(tǒng)的研究與設(shè)計,大家可以看看
2015-04-03 21:23:48
單芯片12位數(shù)據(jù)采集系統(tǒng)
2023-03-28 18:28:42
單芯片12位數(shù)據(jù)采集系統(tǒng)
2023-03-23 07:59:40
labview數(shù)據(jù)采集中,緩存在什么時候使用
2018-05-12 10:21:38
申請理由:本開發(fā)板為ARM系類,能移植Linux系統(tǒng),可以實現(xiàn)快速高效的系統(tǒng),并且能實現(xiàn)數(shù)據(jù)云共享。對于高速數(shù)據(jù)采集系統(tǒng),開發(fā)板的資源可以適用,并且非常實用。項目描述:高速數(shù)據(jù)采集系統(tǒng)原理:通過高速
2015-07-17 14:43:58
申請理由:借助此平臺完成數(shù)據(jù)的處理項目描述:高速ADC+高密度FPGA+高性能DSP,其中FPGA主要負責高速數(shù)據(jù)緩存,并對整個高速數(shù)據(jù)采集系統(tǒng)進行控制;DSP器件擁有很強的數(shù)字信號處理能力和良好
2015-11-06 10:01:48
申請理由:項目描述:項目名稱:基于FPGA的多路實時運動數(shù)據(jù)采集器項目描述:結(jié)合ARM內(nèi)核單片機的易操作性與FPGA的高速、并行運算的特點,設(shè)計一款快速、多路、實時運動數(shù)據(jù)采集器。一共包含14路信號
2016-08-15 17:13:19
對數(shù)據(jù)采集與處理系統(tǒng)提出了新的更高的要求,即高速度、高精度和高實時性。對數(shù)據(jù)采集與處理系統(tǒng)的設(shè)計,有以下3種方案可供選擇:(1)A/D+DSP方案在傳統(tǒng)的高速信號處理中,大多采用這種方案。將A/D、D
2019-07-05 06:41:27
。為了實現(xiàn)高速、連續(xù)采樣的數(shù)據(jù)采集系統(tǒng),本文介紹了一種基于 FPGA +AD7609的數(shù)據(jù)采集系統(tǒng)的構(gòu)成及技術(shù)實現(xiàn)。采用 FPGA 作為主模塊,AD7609為數(shù)據(jù)采集模塊,并設(shè)計了硬件實現(xiàn)電路。實驗測試
2018-08-09 14:28:00
基于FPGA+DSP的高速數(shù)據(jù)采集系統(tǒng)設(shè)計
2012-06-27 17:23:53
基于FPGA與SRAM數(shù)據(jù)采集系統(tǒng)設(shè)計中文期刊文章作 者:江麗 肖思其作者機構(gòu):[1]湖南高速鐵路職業(yè)技術(shù)學院,湖南衡陽421002出 版 物:《科技資訊》 (科技資訊)年 卷 期:2017年 第
2018-05-09 12:09:43
。因此,為了采集數(shù)據(jù)量大的圖像數(shù)據(jù),本文采用了具有較高傳輸速率的增強型并行口協(xié)議(EPP)和FPGA,實現(xiàn)對OV7620CMOS圖像傳感器進行高速數(shù)據(jù)采集,它最高速率可以達到2Mb/s。
2020-04-30 07:47:07
基于FPGA的數(shù)據(jù)采集系統(tǒng)IEE ... 介紹了數(shù)據(jù)采集系統(tǒng)中以FPGA為處理核心、采用TI公司接口芯片的IEEE1394接口設(shè)計,給出了系統(tǒng)硬件設(shè)計和FPGA邏輯設(shè)計,討論了IEEE1394總線
2012-08-11 15:43:47
設(shè)計高溫環(huán)境下(最高120°)基于FPGA的數(shù)據(jù)采集存儲系統(tǒng),就是通過傳感器采集數(shù)據(jù),通過FPGA來控制,把數(shù)據(jù)存儲到存儲芯片上,回頭可以通過接口讀取數(shù)據(jù)顯示在計算機上,求大師給我指導(dǎo),我急需整個系統(tǒng)的protel原理圖,請各位幫忙,我將感激不盡。最好有附件畫出整個原理圖,謝謝!
2012-10-29 21:37:12
的出現(xiàn)使FPGA的功能更加強大,但隨之而來的是要求提高數(shù)據(jù)的傳輸速率,過去人們總是關(guān)心如何提高處理器運行速度,而現(xiàn)在關(guān)心的是怎樣才能更快地將數(shù)據(jù)從一個芯片傳輸?shù)搅硪粋€芯片??梢姡?b class="flag-6" style="color: red">高速數(shù)據(jù)采集系統(tǒng)
2018-12-18 10:22:18
目前,在數(shù)據(jù)采集系統(tǒng)的硬件設(shè)計方案中,有采用通用單片機和USB相結(jié)合的方案,也有采用DSP和USB相結(jié)合的方案,前者雖然硬件成本低,但是時鐘頻率較低,難以滿足數(shù)據(jù)采集系統(tǒng)對速度要求;后者雖然可以實現(xiàn)
2019-09-05 07:22:57
基于FPGA的高速實時數(shù)據(jù)采集系統(tǒng)設(shè)計
2012-08-20 20:00:14
的網(wǎng)絡(luò)數(shù)據(jù)傳輸。3、 系統(tǒng)結(jié)構(gòu)高速同步數(shù)據(jù)采集系統(tǒng)主要包括以下幾個部分:ARM控制器、存儲電路、FPGA邏輯控制電路、A/D轉(zhuǎn)換電路、FIFO緩存、電源電路、接口電路等。系統(tǒng)具備多通道數(shù)據(jù)采集接口
2010-08-31 09:14:55
基于PCI總線的數(shù)據(jù)采集系統(tǒng)的進一步開發(fā)和應(yīng)用,因此迫切需要設(shè)計一種更為簡便通用的高速數(shù)據(jù)采集通信系統(tǒng)來完成數(shù)據(jù)采集以及與計算機的數(shù)據(jù)交互?! 〗陙硗ㄓ么锌偩€(USB)以即插即用等技術(shù)優(yōu)勢得到了廣泛
2019-05-07 09:40:04
的核心,它包括A/D轉(zhuǎn)換器、微控制器、USB通信接口等。在高速數(shù)據(jù)采集系統(tǒng)中?由于現(xiàn)場輸入信號是高頻模擬信號,因而信號的變化范圍都比較大?如果采用單一的增益放大?那么放大以后的信號幅值有可能超過A/D
2009-04-11 17:20:15
高速連續(xù)數(shù)據(jù)采集系統(tǒng)的背景及功能是什么?如何利用FPGA實現(xiàn)高速連續(xù)數(shù)據(jù)采集系統(tǒng)設(shè)計?FPGA在高速連續(xù)數(shù)據(jù)采集系統(tǒng)中的應(yīng)用有哪些?
2021-04-08 06:19:37
本文結(jié)合實際系統(tǒng)中的前端圖像處理和圖像數(shù)據(jù)傳輸?shù)男枰浞掷肁RM的靈活性和FPGA的并行性的特點,設(shè)計了一種基于ARM+FPGA的高速圖像數(shù)據(jù)采集傳輸系統(tǒng)。
2021-06-02 06:18:50
- 安裝在高速 ADC(包括高速運算放大器、FIFO 和 SRAM)的周圍。ADC 的數(shù)據(jù)輸出流被寫入 FIFO,存儲在 SRAM 塊中,并在 FPGA 的數(shù)據(jù)采集邏輯的控制下通過寄存器直接發(fā)送至外界
2012-12-12 11:48:15
結(jié)合高速嵌入式數(shù)據(jù)采集系統(tǒng),提出一種基于CvcloneⅢ FPGA實現(xiàn)的異步FIFO和鎖相環(huán)(PLL)結(jié)構(gòu)來實現(xiàn)高速緩存,該結(jié)構(gòu)可成倍提高數(shù)據(jù)流通速率,增加數(shù)據(jù)采集系統(tǒng)的實時性。采用FPGA設(shè)計高速緩存,能針對外部硬件系統(tǒng)的改變,通過修改片內(nèi)程序以應(yīng)用于不同的硬件環(huán)境。
2021-04-30 06:19:52
本文給出了基于FPGA高速數(shù)據(jù)采集系統(tǒng)中的輸入輸出接口的實現(xiàn),介紹了高速傳輸系統(tǒng)中RocketIO設(shè)計以及LVDS接口、LVPECL接口電路結(jié)構(gòu)及連接方式,并在我們設(shè)計的高速數(shù)傳系統(tǒng)中得到應(yīng)用。
2021-04-29 06:04:42
高速數(shù)據(jù)采集系統(tǒng)的硬件結(jié)構(gòu)MAX7000系列CPLD及其開發(fā)平臺介紹CPLD在高速數(shù)據(jù)采集系統(tǒng)中的應(yīng)用
2021-04-30 06:43:12
怎么設(shè)計一種高速數(shù)據(jù)采集系統(tǒng)?數(shù)據(jù)采集系統(tǒng)的組成及原理是什么?如何實現(xiàn)高速A/D轉(zhuǎn)換器與DSP的接口設(shè)計?
2021-04-12 06:10:22
采用PCI總線流水式高速數(shù)據(jù)采集系統(tǒng)設(shè)計摘要:目前基于PCI總線的高速數(shù)據(jù)采集系統(tǒng),大多采用高速A/D,CPLD或FPGA,FIFO或雙端口RAM以及通用PCI接口來設(shè)計,其通用性、靈活性差,不能
2009-10-30 15:09:49
探討了高速數(shù)據(jù)采集系統(tǒng)中高速采樣緩存的重要性和實現(xiàn)途徑,闡述了基于ADSP-21065L的并行多通道數(shù)據(jù)采集板上高速采樣緩存的設(shè)計與電路結(jié)構(gòu),給出了采用FPGA實現(xiàn)通道復(fù)用和采樣數(shù)據(jù)
2009-04-23 17:08:09
23 本文對高速數(shù)據(jù)采集系統(tǒng)的設(shè)計進行了討論,介紹利用高速線性放大器、高速A/D 轉(zhuǎn)換芯片、ISP 器件制作的DMA 接口,設(shè)計以單片機為核心的高速數(shù)據(jù)采集系統(tǒng)的方法。關(guān)鍵詞: I
2009-07-15 11:16:00
22 本文提出了一種用于雷達回波信號采集的高速數(shù)據(jù)采集系統(tǒng)。該系統(tǒng)實現(xiàn)了對數(shù)十兆赫的回波信號進行連續(xù)的采樣和存儲。系統(tǒng)通過FPGA控制數(shù)據(jù)連續(xù)采集、緩沖,通過PCI9056將緩沖區(qū)
2009-08-15 11:45:53
23 本文介紹了一種新型模數(shù)轉(zhuǎn)換器MAX1240芯片在嵌入式數(shù)據(jù)采集系統(tǒng)中的應(yīng)用,經(jīng)實際使用,電路簡單、轉(zhuǎn)換速度快、工作可靠。
2009-08-31 16:35:44
27 提出了使用FPGA控制DDR SDRAM的讀寫和Signaltap II的觸發(fā)條件,實現(xiàn)了高速數(shù)據(jù)采集。通過FPGA和DDR SDRAM完成高速數(shù)據(jù)采集之后,利用在線邏輯分析儀Signaltap II將采集到的數(shù)據(jù)借助JTAG口
2009-09-15 16:25:26
32 基于PC的多通道自帶緩存數(shù)據(jù)采集系統(tǒng)的設(shè)計與實現(xiàn):本文描述了一自帶緩存的數(shù)據(jù)采集系統(tǒng), 并將本系統(tǒng)所采用的技術(shù)與通用的數(shù)據(jù)采集系統(tǒng)作了比較, 最后提出了本系統(tǒng)作進一步
2009-10-11 11:12:45
12 本文設(shè)計了一種以 FPGA 為數(shù)據(jù)壓縮和數(shù)據(jù)緩存單元的高速數(shù)據(jù)采集系統(tǒng),其主要特點是對高速采集的數(shù)據(jù)進行實時壓縮,再將壓縮后的數(shù)據(jù)進行緩沖存儲。該設(shè)計利用數(shù)據(jù)比較模
2009-11-30 15:32:36
20 本文介紹了一種基于FPGA 的高速多路數(shù)據(jù)采集系統(tǒng)的設(shè)計方案,描述了系統(tǒng)的主要組成及FPGA 的實現(xiàn)方法。在硬件上FPGA 采用ACEX1K100 器件,用于實現(xiàn)A/D 轉(zhuǎn)換器的控制電路、多路
2009-12-19 16:02:33
50 介紹了一種基于FPGA 的超高速數(shù)據(jù)采集與處理系統(tǒng),給出了系統(tǒng)實現(xiàn)的方案,并詳細闡述了各硬件電路的具體構(gòu)成。對系統(tǒng)軟件功能做了簡要介紹,并利用嵌入式邏輯分析儀對該超高
2010-01-20 16:03:27
58 在以XilinxⅡ- PRO 和MAX104A 為主要部件的高速數(shù)據(jù)采集系統(tǒng)中,提高系統(tǒng)處理速度的關(guān)鍵是芯片和芯片之間數(shù)據(jù)高速傳輸。文章重點介紹了LVDS 和LVPECL 接口匹配設(shè)計和高速串行RocketIO
2010-09-22 08:36:07
11 驅(qū)動系統(tǒng)綜合測試儀等硬件設(shè)備完成數(shù)據(jù)的高速采集,實時上傳用戶自定義的波形數(shù)據(jù)和特征值數(shù)據(jù)。數(shù)據(jù)采集系統(tǒng)可以同時監(jiān)控局域網(wǎng)內(nèi)的1臺或多臺設(shè)備的測量數(shù)據(jù),并進行數(shù)據(jù)的
2024-10-08 13:33:21
采用FPGA的高速數(shù)據(jù)采集系統(tǒng)
隨著科學技術(shù)的發(fā)展,數(shù)據(jù)采集技術(shù)進入到越來越多的領(lǐng)域。目前,已廣泛應(yīng)用于通信,圖像處理,軍事應(yīng)用,消費電子,智能控制等方面
2009-04-20 11:03:13
2320 
基于USB2.0與FPGA技術(shù)的高速數(shù)據(jù)采集系統(tǒng)的設(shè)計
基于USB2.0與FPGA技術(shù)的高速數(shù)據(jù)采集系統(tǒng)的設(shè)計
近年來筆記本電腦迅速普及和更新,其中大部分已經(jīng)
2009-04-22 19:56:15
1960 
高速數(shù)據(jù)采集系統(tǒng)中精確時標的CPLD實現(xiàn)方法
本文介紹一種利用復(fù)雜可編程邏輯器件給高速數(shù)據(jù)采集系統(tǒng)中的采集數(shù)據(jù)貼上精確時間標簽的方法,并
2009-07-20 12:42:23
828 高速USB數(shù)據(jù)采集系統(tǒng)的設(shè)計
在圖像處理、瞬態(tài)信號測量等一些高速、高精度的應(yīng)用中,需要進行高速數(shù)據(jù)采集。USB 2.0接口以其高速率等優(yōu)點漸有取
2009-09-26 18:05:46
913 
基于CPLD/FPGA高速數(shù)據(jù)采集系統(tǒng)的設(shè)計
0 引 言 傳統(tǒng)的數(shù)據(jù)采集系統(tǒng)一般采用單片機,系統(tǒng)大多通過PCI總線完成數(shù)據(jù)的傳輸。其缺點是數(shù)學運算能力差;
2010-01-27 09:35:01
791 
時鐘分配芯片在高速并行數(shù)據(jù)采集中的應(yīng)用
1 經(jīng)典采樣理論
模擬世界與數(shù)字世界相互轉(zhuǎn)換的理論基礎(chǔ)是抽樣定理。抽樣定理告訴我們,
2010-02-05 09:47:36
1808 
基于LABVIEW的USB接口多路高速數(shù)據(jù)采集系統(tǒng)的設(shè)計
引言
在日常的測試測量中,經(jīng)常使用數(shù)據(jù)采集卡采集數(shù)據(jù)。但是很多數(shù)據(jù)采集卡往往通過PCI總線完成數(shù)據(jù)
2010-03-01 09:08:29
2912 針對膜式氧合器測試中多傳感器數(shù)據(jù)采集的特性,設(shè)計了一種醫(yī)用膜式氧合器氧擴散滲透率檢測的多路數(shù)據(jù)采集系統(tǒng);系統(tǒng)以FPGA為主控制模塊,對FPGA硬件資源進行功能劃分,分別實現(xiàn)A/D轉(zhuǎn)換控制、FIFO數(shù)據(jù)緩存、時鐘分頻等功能,最后通過USB接口實現(xiàn)了數(shù)據(jù)傳輸;
2011-03-15 15:16:08
21 針對數(shù)據(jù)采集系統(tǒng)有信號形式多樣、實時傳輸和靈活配置的要求,介紹了一種基于FPGA的數(shù)據(jù)采集和傳輸系統(tǒng),以及系統(tǒng)數(shù)字電路的程序設(shè)計。該系統(tǒng)以現(xiàn)場可編程邏輯陣列(FPGA)作為
2011-09-29 17:31:04
54 為解決現(xiàn)有采集存儲系統(tǒng)不能同時滿足高速率采集,大容量脫機且長時間持續(xù)存儲的問題,設(shè)計了一種基于SATA硬盤和FPGA的數(shù)據(jù)采集和存儲方案。本設(shè)計由AD9627轉(zhuǎn)換芯片,Altera Cyclone系列
2011-11-15 11:35:19
170 CPLD在高速數(shù)據(jù)采集系統(tǒng)中的應(yīng)用! 介紹了高速數(shù)據(jù)采集系統(tǒng)的整體框架分析了其中的通用部分CPLD系列產(chǎn)品的特點及其開發(fā)軟件.CPLD根據(jù)高速數(shù)據(jù)采集系統(tǒng)的需要VHDL語言的形式,介紹了由
2011-12-17 00:12:00
26 通道數(shù)據(jù)采集系統(tǒng)。所設(shè)計的系統(tǒng)通過PCI9054 橋接芯片實現(xiàn)FPGA 局部總線到PMC/PCI總線的轉(zhuǎn)換,而后再通過PMC/PCI總線完成數(shù)據(jù)采集系統(tǒng)與上層母板的連接和通訊。
2015-12-18 15:48:43
138 基于FPGA的高速USB2.0數(shù)據(jù)采集系統(tǒng)主控電路設(shè)計
2016-01-04 15:31:55
0 ADS7825模數(shù)轉(zhuǎn)換芯片及其在高速數(shù)據(jù)采集系統(tǒng)中的應(yīng)用。
2016-01-25 10:25:28
15 高速大容量數(shù)據(jù)采集系統(tǒng)設(shè)計與實現(xiàn),下來看看
2016-05-10 11:24:33
14 高速數(shù)據(jù)采集系統(tǒng)中的FPGA的設(shè)計,下來看看
2016-05-10 11:24:33
15 基于FPGA的PXI數(shù)據(jù)采集系統(tǒng)設(shè)計,下來看看
2016-05-10 13:45:28
36 于FPGA的高速多路數(shù)據(jù)采集系統(tǒng)的設(shè)計。
2016-05-10 13:45:28
41 基于FPGA的多通道數(shù)據(jù)采集系統(tǒng)設(shè)計,下來看看。
2016-05-10 13:45:28
64 基于FPGA的高速數(shù)據(jù)采集硬件系統(tǒng)設(shè)計.
2016-05-10 17:06:40
48 基于FPGA的高速數(shù)據(jù)采集系統(tǒng)接口設(shè)計.
2016-05-10 17:06:40
27 基于FPGA的高速數(shù)據(jù)采集系統(tǒng)的設(shè)計,下來看看
2016-05-10 17:06:40
21 基于FPGA高速數(shù)據(jù)采集的解決方案,下來看看
2016-05-11 09:46:01
13 基于FPGA的高速數(shù)據(jù)采集系統(tǒng)設(shè)計,用ad芯片和sdram構(gòu)成高速數(shù)據(jù)采集系統(tǒng)。
2016-05-17 09:49:51
35 基于FPGA的新型高速CCD圖像數(shù)據(jù)采集系統(tǒng)
2016-09-22 13:05:38
22 基于CPLD高速數(shù)據(jù)采集系統(tǒng)設(shè)計_鮮果
2017-03-19 11:45:23
3 設(shè)計了基于FPGA與ARM 芯片的數(shù)據(jù)采集系統(tǒng),FPGA 負責控制A/D轉(zhuǎn)換器,保證了采樣精度與處理速度,ARM負責邏輯控制及與上位機交互的實現(xiàn),并將采集到的數(shù)據(jù)通過USB高速上傳至主機進行實時處理。對模擬數(shù)據(jù)采集的測試結(jié)果達到了較高的采樣精度和速度,驗證了整個系統(tǒng)的高速性和可行性。
2017-11-18 12:47:10
5019 
為解決不同性能指標數(shù)據(jù)采集系統(tǒng)開發(fā)時間較長的問題,提出了一種將FPGA軟核技術(shù)應(yīng)用于高速數(shù)據(jù)采集系統(tǒng)設(shè)計的方法。系統(tǒng)以Xilinx公司的FPGA為例設(shè)計軟核,使用VHDL語言對軟核進行模塊化
2017-11-24 17:00:12
1098 
利用AD574A設(shè)計基于FPGA的高速數(shù)據(jù)采集系統(tǒng),系統(tǒng)包含內(nèi)嵌雙口,在FPGA內(nèi)部實現(xiàn)的RAM用于寫入操作;地址計數(shù)器,用于提供存儲地址保存采集數(shù)據(jù)。具備高采樣精度、高集成度,并且速度快、靈活性強、可靠性高,易于升級與擴展。
2017-12-18 17:37:20
9294 
在高速數(shù)據(jù)采集方面,FPGA有單片機和DSP無法比擬的優(yōu)勢。FPGA的時鐘頻率高,內(nèi)部時延小,全部控制邏輯都可由硬件完成,而且速度快,組成形式靈活,并可以集成外圍控制、譯碼和接口電路。更最主要的是,FPGA可以采用IP內(nèi)核技術(shù),以通過繼承、共享或購買所需的知識產(chǎn)權(quán)內(nèi)核提高其開發(fā)進度。
2018-12-30 10:03:00
6531 
為了實現(xiàn)高清晰度油氣管道漏磁檢測器高精度多通道數(shù)據(jù)采集的要求,采用AlteraCyclone系列FPGA EPlC6為核心控制模塊,結(jié)合AD9223模數(shù)轉(zhuǎn)換芯片構(gòu)建了超多通道、高速數(shù)據(jù)采集系統(tǒng)。利用
2018-10-16 10:34:09
51 結(jié)合數(shù)據(jù)采集系統(tǒng)在航天遙感中的應(yīng)用“介紹了一種基于FPGA 的多路數(shù)據(jù)采集系統(tǒng)”給出了硬件原理框圖“并對系統(tǒng)進行了分解”而后討論了影響系統(tǒng)性能的因素實際應(yīng)用證明“采用該方法設(shè)計的系統(tǒng)能有效地完成多路同步高速數(shù)據(jù)采集任務(wù)
2018-10-16 16:18:45
18 提出了FPGA之間以及FPGA與外圍A/D和D/A芯片的數(shù)據(jù)傳輸方案。最后揭示了光纖通信驅(qū)動的數(shù)據(jù)采集與控制過程及總線沖突解決策略。所設(shè)計的系統(tǒng)具有成本低、靈活性強的特點,實驗表明該系統(tǒng)能夠滿足可靠性和實時性要求。
2018-10-23 19:32:54
5 介紹了1種基于FPGA和DSP的高速數(shù)據(jù)采集系統(tǒng)的設(shè)計和實現(xiàn),其FPGA采用Altera公司ACEX 1K系列的EPIK50Tcl443器件,DSP芯片采用TI公司TMs320系列
2018-11-07 17:18:24
20 2018年8月,西安慕雷電子發(fā)布了全球頂級高速數(shù)據(jù)采集記錄存儲系統(tǒng),采樣率高達4GSPS,分辨率12bit,模擬帶寬2GHZ,記錄存儲帶寬高達6GB/S!西安慕雷電子供應(yīng)全球頂級高速數(shù)據(jù)采集卡及超寬
2018-11-13 21:21:34
968 采用DDR2 SDRAM作為被采集數(shù)據(jù)的緩存技術(shù), 給出了USB2.0與DDR2相結(jié)合的實時、高速數(shù)據(jù)采集系統(tǒng)的解決方案, 同時提出了對數(shù)據(jù)采集系統(tǒng)的改進思路以及在Xilinx的Virtex5 LX30 FPGA上的實現(xiàn)方法。
2018-12-07 16:12:39
21 設(shè)計了以FPGA器件XCSVIXS0為核心處理芯片的高速數(shù)據(jù)采集存儲系統(tǒng)。在XCSVLXS0內(nèi)部實現(xiàn)的高速狀態(tài)機和相位延遲時鐘作用下,采用4片高速A/D器件流水工作來提高數(shù)據(jù)采集速度。同時在
2018-12-10 16:47:01
22 高速雷達數(shù)據(jù)采集系統(tǒng)的設(shè)計方法。該系統(tǒng)由FPGA芯片完成各芯片之間的邏輯控制,具有設(shè)計靈活、結(jié)構(gòu)簡單、實時性高、可靠性高等優(yōu)點。
2018-12-24 15:20:00
21 芯片,構(gòu)建一個集成NiosII軟核處理器、存儲器、I/O接口、自定義外設(shè)的可編程片上系統(tǒng)系統(tǒng)(System On Programmable Chip,SOPC)。利用FPGA高速并行處理能力,可同時對多路視頻數(shù)據(jù)進行視頻解碼,大大提高系統(tǒng)數(shù)據(jù)采集前端的處理能力。
2019-02-11 09:39:26
2549 
本文詳細介紹了一種基于PCI 總線的高速數(shù)據(jù)采集系統(tǒng)的原理、組成和功能以及在Windows2000 環(huán)境下進行數(shù)據(jù)采集和存儲的方法。該系統(tǒng)用于某型號衛(wèi)星下行的高速數(shù)據(jù)采集。系統(tǒng)設(shè)計與技術(shù)的通用性可應(yīng)用于其它類似的高速數(shù)據(jù)采集與處理系統(tǒng)中。
2019-11-27 16:19:00
4 介紹一種基于Actel公司Fusion StartKit FPGA的線陣CCD圖像數(shù)據(jù)采集系統(tǒng)。以FPGA作為圖像數(shù)據(jù)的控制和處理核心,通過采用高速A/D、異步FIFO、UART以及電平轉(zhuǎn)換、放大
2021-02-02 17:12:32
8 本文詳細介紹了一種基于 PCI 總線的高速數(shù)據(jù)采集系統(tǒng)的原理、組成和功能以及在 Windows 2000 環(huán)境下進行數(shù)據(jù)采集和存儲的方法。該系統(tǒng)用于某型號衛(wèi)星下行的高速數(shù)據(jù)采集。系統(tǒng)設(shè)計與技術(shù)的通用性可應(yīng)用于其它類似的高速數(shù)據(jù)采集與處理系統(tǒng)中。
2021-04-14 14:29:30
13 基于FPGA+STM32雙處理器的高速數(shù)據(jù)采集系統(tǒng)
2021-06-25 10:38:04
81 點擊上方 藍字 關(guān)注我們 目前,在數(shù)據(jù)采集系統(tǒng)的硬件設(shè)計方案中,有采用通用單片機和USB相結(jié)合的方案,也有采用DSP和USB相結(jié)合的方案,前者雖然硬件成本低,但是時鐘頻率較低,難以滿足數(shù)據(jù)采集系統(tǒng)
2023-10-06 14:55:02
2955 
評論