91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

電子發(fā)燒友App

硬聲App

掃碼添加小助手

加入工程師交流群

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

電子發(fā)燒友網(wǎng)>可編程邏輯>FPGA/ASIC技術(shù)>基于京微雅格低功耗FPGA的8b/10b SERDES的接口設(shè)計(jì)

基于京微雅格低功耗FPGA的8b/10b SERDES的接口設(shè)計(jì)

收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴

評(píng)論

查看更多

相關(guān)推薦
熱點(diǎn)推薦

何以狹縫求存?

電子發(fā)燒友網(wǎng)訊【原創(chuàng)/Triquinne】:電子發(fā)燒友網(wǎng)編輯深入觀察國(guó)產(chǎn)FPGA后起之秀--何以在日益激烈的市場(chǎng)競(jìng)爭(zhēng)中狹縫求存,探求中國(guó)FPGA廠商以及技術(shù)產(chǎn)品發(fā)展之路。
2012-12-11 19:27:137758

USB3.0與USB2.0編碼方式的區(qū)別

USB 3.0的傳輸編碼方式與USB 2.0有所不同,從USB 3.0規(guī)范中我們了解到,USB 3.0采用的是8b/10b編碼方式
2011-11-22 16:22:5710296

USB3.0中8b/10b編解碼器的設(shè)計(jì)

為了在USB 3.0中實(shí)現(xiàn)數(shù)據(jù)的8 b/10 b編解碼,把8b/10b編解碼分解成5 b/6 b編解碼和3 b/4 b編解碼,然后在FPGA上實(shí)現(xiàn)了具體的硬件電路。
2011-11-30 11:38:184000

“農(nóng)村包圍城市”戰(zhàn)術(shù) 從中低端產(chǎn)品做起

本文主要介紹了作為中國(guó)唯一一家巨頭FPGA廠商的決定采取農(nóng)村包圍城市的戰(zhàn)術(shù),從中低端產(chǎn)品做起,應(yīng)對(duì)國(guó)外FPGA三大巨頭鼎力的市場(chǎng)局勢(shì)。 背景: 從20世紀(jì)80年代開(kāi)始,先后
2012-08-01 09:38:001322

新一代金山系列FPGA:低成本應(yīng)用的理想選擇

本文核心議題: 開(kāi)始發(fā)售其新一代全新架構(gòu)的CME-M5-C (金山) FPGA器件----該系列FPGA通過(guò)集成片上MCU處理器、SRAM存儲(chǔ)器、Flash配置存儲(chǔ)器、RTC片內(nèi)時(shí)鐘等硬件單元,實(shí)現(xiàn)了同類
2012-08-17 09:22:142286

—中國(guó)FPGA產(chǎn)業(yè)的頂梁柱

日前,國(guó)內(nèi)FPGA產(chǎn)業(yè)帶頭廠商舉辦媒體宣講會(huì),公司CEO劉明博士以及商務(wù)總監(jiān)王海力博士向行業(yè)媒體介紹了的近期發(fā)展動(dòng)態(tài)。 圖:李明博士接受媒體采訪
2012-08-17 08:56:461362

:金山系列的FPGA芯片全解

經(jīng)過(guò)在FPGA領(lǐng)域的十年技術(shù)積累,繼推出CME-M0和CME-M1之后,新一力作CME-M5近日也閃亮登場(chǎng)。通過(guò)本文,一起來(lái)看看CME-M5這一號(hào)稱是金山系列的FPGA芯片都有哪些閃光的地方。 1.嵌
2012-08-27 14:16:492851

:詮釋FPGA和可編程SoC的革新之路

作為國(guó)內(nèi)首家量產(chǎn)集FPGA、CPU與存儲(chǔ)單元為一體的可編程系統(tǒng)芯片廠商,從成立之初就吸引了很多業(yè)界的關(guān)注。9月25日(周二)上午10-12點(diǎn),公司市場(chǎng)總監(jiān)竇祥峰先生與SE部門總
2012-09-10 11:28:271159

多媒體人機(jī)交互界面現(xiàn)身 初露鋒芒

(北京)科技有限公司參加了在上海舉辦的2013年慕尼黑電子展 (electronica Shanghai) 展會(huì),現(xiàn)場(chǎng)展示了基于M1(衡山)和M5(金山)芯片的眾多系統(tǒng)應(yīng)用解決方案,包括多媒體人
2013-04-03 20:09:321380

CAP平臺(tái)在物聯(lián)網(wǎng)中的應(yīng)用

CAP片上應(yīng)用系統(tǒng)平臺(tái)是推出的適應(yīng)當(dāng)今低成本高性能需求的FPGA技術(shù)平臺(tái),其低功耗與富有競(jìng)爭(zhēng)力的芯片特性特別符合物聯(lián)網(wǎng)及相關(guān)應(yīng)用的需求。在傳統(tǒng)FPGA的加密性廣受詬病的時(shí)候,CAP平臺(tái)為客戶
2014-04-22 15:59:391960

緊扣物聯(lián)網(wǎng)信息安全 重磅出擊

隨著物聯(lián)網(wǎng)的發(fā)展,各個(gè)廠家紛紛抓住機(jī)遇,搶占物聯(lián)網(wǎng)市場(chǎng)。而物聯(lián)網(wǎng)中的信息安全問(wèn)題備受人們關(guān)注,對(duì)信息的保護(hù)尤為重要。作為國(guó)內(nèi)最早的可編程邏輯公司——,從一開(kāi)始就特別關(guān)注信息安全問(wèn)題,為此,我們采訪了產(chǎn)品市場(chǎng)總監(jiān)竇祥峰,他將為我們?cè)斀庠谖锫?lián)網(wǎng)熱浪作用下的表現(xiàn)。
2014-05-05 10:05:461666

FPGA芯片商重組看國(guó)家經(jīng)費(fèi)的走向

FPGA芯片提供商北京關(guān)門倒閉,公司欠薪倆個(gè)月,已人去樓空,員工紛紛找工作中。老板劉明也夠倒霉,之前的晶寶利倒了,現(xiàn)在的公司也倒了。做IC不容易,哎!
2016-05-09 09:38:428971

了解SERDES基礎(chǔ)概念,快速進(jìn)入高速系統(tǒng)設(shè)計(jì)

這里將介紹SERDES的基本概念,并介紹SERDES相關(guān)的專有名詞:眼圖(Eye-diagram)、眼圖模板、抖動(dòng)(Jitter)、容忍度(tolerance)、功耗(Power Consumption)、預(yù)加重(Pre-emphasis)、均衡(Equalization)、8B/10B編碼等。
2018-01-30 08:55:5424845

XAUI接口

接口下,MAC芯片在將數(shù)據(jù)發(fā)給PHY芯片之前進(jìn)行了8B/10B變換(8B/10B變換本是在PHY芯片中完成的,前面已經(jīng)說(shuō)過(guò)了)。 ??大多數(shù)芯片的TBI接口和GMII接口兼容。在用作TBI接口
2023-03-29 15:19:288137

智多晶XSTC_8B10B IP介紹

XSTC_8B10B IP(XSTC:XiST Transmission Channel)是智多晶開(kāi)發(fā)的一個(gè)靈活的,輕量級(jí)的高速串行通信的IP。IP在具備SerDes(單通道或多通道)高速串行收發(fā)器之間構(gòu)建出接口簡(jiǎn)單,低成本,輕量化的高速率數(shù)據(jù)通信通道。
2025-04-03 16:30:011250

時(shí)代 國(guó)產(chǎn)FPGA如何走好?

不久前,在FPGA國(guó)產(chǎn)化已耕耘十多年的,其經(jīng)營(yíng)上遭遇的困境引發(fā)了行業(yè)內(nèi)不小的震動(dòng),它使國(guó)人清醒地認(rèn)識(shí)到FPGA國(guó)產(chǎn)化道路艱難曲折。FPGA產(chǎn)品的開(kāi)發(fā)周期長(zhǎng)、先期投入大,對(duì)資金的壓力可想而知
2016-07-07 08:47:435759

8b10b編碼verilog實(shí)現(xiàn)

8b/10b編碼是一種用于減少數(shù)據(jù)線上的低效能時(shí)鐘信號(hào)傳輸?shù)募夹g(shù),通過(guò)在數(shù)據(jù)流中插入特殊的控制字符,來(lái)同步數(shù)據(jù)和時(shí)鐘。在Verilog中實(shí)現(xiàn)8b/10b編碼器可以通過(guò)以下步驟完成: 定義8b/10b
2024-03-26 07:55:35

8b/10b編解碼的控制字問(wèn)題

8b/10b編碼用的控制字是K28.5,但是解碼時(shí)用非K28.5的控制字能把數(shù)據(jù)解碼出來(lái)嗎?
2019-01-02 14:47:15

FPGA SERDES接口電路怎么實(shí)現(xiàn)?

  串行接口常用于芯片至芯片和電路板至電路板之間的數(shù)據(jù)傳輸。隨著系統(tǒng)帶寬不斷增加至多吉比特范圍,并行接口已經(jīng)被高速串行鏈接,或SERDES (串化器/ 解串器)所取代。起初, SERDES 是獨(dú)立
2019-10-23 07:16:35

FPGA的sata接口設(shè)計(jì)時(shí)需要注意哪些問(wèn)題

數(shù)據(jù)傳輸?shù)年P(guān)鍵。在FPGA中實(shí)現(xiàn)SATA物理層時(shí),需要正確配置GTX(高速串行收發(fā)器)模塊,包括時(shí)鐘設(shè)置、數(shù)據(jù)位寬、8B/10B編碼等。同時(shí),還需要設(shè)計(jì)物理層的狀態(tài)機(jī),以實(shí)現(xiàn)數(shù)據(jù)的串并轉(zhuǎn)換、OOB信號(hào)
2024-05-27 16:20:22

SERDES接口電路設(shè)計(jì)

通信,該SERDES接口方案具有成本低、靈活性高、研發(fā)周期短等特點(diǎn)。  1 硬件接口:   硬件的接口如上圖所示,主要包括發(fā)送與接收模塊?! “l(fā)送模塊包括8b/10b編碼器,并串轉(zhuǎn)換器,鎖相環(huán)(PLL
2019-05-29 17:52:03

(Capital-Micro) - CME-HR(黃河)開(kāi)發(fā)板資料

` (Capital-Micro) - CME-HR(黃河)開(kāi)發(fā)板資料感謝提供大賽用開(kāi)發(fā)板數(shù)據(jù)下載亮點(diǎn)低功耗,高性價(jià)比FPGA40nm UMC低功耗工藝768到15360個(gè)4輸入查找
2015-05-04 14:45:36

(Capital-Micro) - CME-M7(華山)開(kāi)發(fā)板資料

`CME-M7(華山)開(kāi)發(fā)板資料感謝提供大賽用開(kāi)發(fā)板數(shù)據(jù)下載CME-M7(華山)集成了主流的ARM Cortex-M3內(nèi)核和高性能FPGA。其中FPGA部分采用高達(dá)12K容量的新型LP
2015-05-04 14:38:02

(廠商資料):AstroII-EVB-F1K(A)-L144開(kāi)發(fā)板用戶指南

(廠商資料):AstroII-EVB-F1K(A)-L144開(kāi)發(fā)板用戶指南 有需要的可以下載
2012-08-01 20:24:47

(廠商資料):AstroII數(shù)據(jù)手冊(cè)1.0

(廠商資料):AstroII數(shù)據(jù)手冊(cè)1.0有需要的可以下載
2012-08-01 20:48:25

Aurora 8b/10b IP核問(wèn)題

小弟最近在調(diào)用Aurora 8b/10b IP模塊時(shí),在用modelsim功能仿真時(shí),一切正常。 但是直接使用了例化后的example,并將Tx和Rx形成了回路下到FPGA板子上
2015-03-09 10:58:03

JESD204B中的確定延遲到底是什么? 它是否就是轉(zhuǎn)換器的總延遲?

什么是8b/10b編碼,為什么JESD204B接口需使用這種編碼?怎么消除影響JESD204B鏈路傳輸?shù)囊蛩??JESD204B中的確定延遲到底是什么? 它是否就是轉(zhuǎn)換器的總延遲?JESD204B如何使用結(jié)束位?結(jié)束位存在的意義是什么?如何計(jì)算轉(zhuǎn)換器的通道速率?什么是應(yīng)用層,它能做什么?
2021-04-13 06:39:06

TAS5805的I2C地址配置的是7b:2D,8b:5A怎么出來(lái)是7b:2F,8b:5E?這個(gè)是什么原因?

我們5805的I2C地址配置的是7b:2D,8b:5A,怎么出來(lái)是7b:2F,8b:5E?這個(gè)是什么原因? DVDD: 1.8V
2024-10-18 07:41:01

Zynq 7015中使用GTX來(lái)制作一個(gè)簡(jiǎn)單的傳輸僅使用8B10B編碼的serdes?

嗨,我試圖在Zynq 7015中使用GTX來(lái)制作一個(gè)簡(jiǎn)單的傳輸僅使用8B10B編碼的serdes。我有Vivado 2014.4,我在PicoZed SOM上測(cè)試。我有一個(gè)200Mhz LVDS信號(hào)
2020-07-31 09:10:30

國(guó)產(chǎn)FPGA該怎么做才能崛起?

世界上量產(chǎn)FPGA的公司有來(lái)自美國(guó)硅谷的四大巨頭Xilinx、Altera、Lattice、Microsemi,以及唯一一家非美國(guó)FPGA公司——。作為FPGA俱樂(lè)部的新秀,的國(guó)產(chǎn)FPGA發(fā)展之途雖然充滿挑戰(zhàn),但前途似錦。
2019-10-11 06:44:41

在Xilinx FPGA上快速實(shí)現(xiàn)JESD204B

。此外,可通過(guò)8B/10B解碼錯(cuò)誤狀態(tài)實(shí)時(shí)確定SERDES鏈路質(zhì)量。偽隨機(jī)位序列(PRBS)提供了一個(gè)測(cè)量高速鏈路中信號(hào)質(zhì)量和抖動(dòng)容差的有用資源。大部分FPGA 中的SERDES收發(fā)器都內(nèi)置了PRBS
2018-10-16 06:02:44

基于FPGA的高速LVDS數(shù)據(jù)傳輸

高速LVDS數(shù)據(jù)傳輸方案和協(xié)議基于FPGA的高速LVDS數(shù)據(jù)傳輸本人在北京工作6年,從事FPGA外圍接口設(shè)計(jì),非常熟悉高速LVDS數(shù)據(jù)傳輸,8B/10B編碼等,設(shè)計(jì)調(diào)試了多個(gè)FPGAFPGA以及
2014-03-01 18:47:47

基于低功耗FPGA接口該怎么設(shè)計(jì)?

串行接口常用于芯片至芯片和電路板至電路板之間的數(shù)據(jù)傳輸。隨著系統(tǒng)帶寬不斷增加至多吉比特范圍,并行接口已經(jīng)被高速串行鏈接,或SERDES (串化器/ 解串器)所取代。起初, SERDES 是獨(dú)立的ASSP 或ASIC 器件。
2019-10-14 06:39:42

如何使用Aurora 8B / 10B建立僅傳輸?

你好,我正在嘗試使用Aurora 8B / 10B建立僅傳輸(流媒體)。現(xiàn)在使用Vivado 2014.4進(jìn)行模擬階段。我知道GTXE2_COMMON原語(yǔ)需要在設(shè)計(jì)中使用以包含一個(gè)QUAD PLL
2020-08-14 08:49:13

如何在Artix-7上運(yùn)行了一個(gè)1.0625 Gb / s鏈接進(jìn)出Serdes

Serdes向?qū)е惺褂昧瞬徽_的設(shè)置嗎?我在Comma Alignment上附上了Wizard頁(yè)面的屏幕截圖。作為附件。注意:我們?cè)?b class="flag-6" style="color: red">Serdes之外做8b / 10b,所以我們?cè)跊](méi)有解碼的情況下查看原始數(shù)據(jù)。查克王爾德NEOTECH
2020-08-21 11:05:45

如何設(shè)計(jì)低功耗FPGA8b/10b SERDES接口

本方案是以CME最新的低功耗系列FPGA的HR03為平臺(tái),實(shí)現(xiàn)8/10bSerDes接口,包括SERDES收發(fā)單元,通過(guò)完全數(shù)字化的方法實(shí)現(xiàn)SERDES的CDR(Clock Data
2019-10-21 07:09:44

怎么禁用Aurora IP Core 8B / 10B中的時(shí)鐘補(bǔ)償功能?

大家好,我使用的是Vivado 2016.4和Virtex 7 XC7VX485T FPGA。我需要知道是否有一個(gè)選項(xiàng)可以禁用Aurora IP Core 8B / 10B中的時(shí)鐘補(bǔ)償功能。我可以看到IP核心文件,但它們都是只讀的。謝謝,馬諾
2020-08-18 09:43:40

收發(fā)器向?qū)е袉⒂?b class="flag-6" style="color: red">8b/10b編碼器的方法是什么?

親愛(ài)的先生,我正在使用Vivado 2015.4。我想在收發(fā)器向?qū)е惺褂猛ǖ澜壎?,但CB在手冊(cè)中是灰色的。另外,我找不到在收發(fā)器向?qū)е袉⒂?b class="flag-6" style="color: red">8b / 10b編碼器的方法。如果你能給我一些建議,我將不勝感激。問(wèn)候,泰迪王
2020-08-04 08:32:57

有用過(guò)國(guó)產(chǎn)FPGA的人么求高手

我想支持下國(guó)產(chǎn)fpga,我想問(wèn)一下國(guó)產(chǎn)的那個(gè)fpga怎么樣,這個(gè)片子的資料怎么看不到啊,求高手
2016-08-02 15:26:48

淺析64B//66B編碼

作者:黃剛上文說(shuō)完了8B/10B之后,我們?cè)賮?lái)說(shuō)說(shuō)貌似更復(fù)雜的64B/66B編碼。很多人可能在想,8B/10B編碼主要作用的優(yōu)化直流平衡,從8bit中插2個(gè)bit進(jìn)去,這樣的話最終效果能夠使長(zhǎng)0或者
2019-07-19 07:35:57

用于26Km光纜的Aurora IP v11.0通道上行/上行故障的解決辦法?

大家好,Vivado版本:15.2FPGA:Artix 7 xc7a50tAurora 8b / 10b IP v11.0(Rev 1) - 使用VHDL創(chuàng)建車道:1我最近一直面臨著Aurora
2020-08-06 09:34:12

請(qǐng)問(wèn)一下204B接口的各個(gè)層次?

Hi~,我想請(qǐng)問(wèn)一下204B接口的各個(gè)層次,例如transport layer,link layer...里面的8B/10B,scrambler...的內(nèi)建測(cè)試模式和測(cè)試模板(test parten)方面的資料,應(yīng)該參考什么呢?
2025-01-20 09:05:37

采用萊迪思FPGA實(shí)現(xiàn)DVI/HDMI接口功能

(旁路)。 T M D S信號(hào)傳輸使用對(duì)本協(xié)議唯一的四個(gè)對(duì)齊的字符(不同于8B/10B方式)。串行器與SERDES的CDR傳遞10位的原始數(shù)據(jù),FPGA進(jìn)行字節(jié)對(duì)齊。 DVI/HDMI鏈路連接能以多個(gè)
2019-06-06 05:00:34

高速接口8B/10B的作用?

一、高速接口8B/10B的作用? 在數(shù)字通信中編碼和加擾的作用是不同的。編碼通常有信源編碼和信道編碼,8b/10b是信道編碼,信道編碼的作用是通過(guò)增加冗余(此外冗余為2b)以提高數(shù)據(jù)傳輸?shù)目煽啃浴<?/div>
2022-01-18 06:16:43

基于RocketIO的高速串行協(xié)議設(shè)計(jì)與實(shí)現(xiàn)

采用Xilinx 公司Virtex- II Pro 系列FPGA 內(nèi)嵌得SERDES 模塊———RocketIO 作為高速串行協(xié)議的物理層, 利用其8B/10B的編解碼和串化、解串功能, 實(shí)現(xiàn)了兩板間基于數(shù)據(jù)幀的簡(jiǎn)單高速串行傳輸
2010-09-22 08:44:2828

基于FPGA8B10B編解碼設(shè)計(jì)

摘要:為提高8B10B編解碼的工作速度和簡(jiǎn)化邏輯方法,提出一種基于FPGA8B10B編解碼系統(tǒng)設(shè)計(jì)方案。與現(xiàn)有的8B10B編解碼方案相比,該方案是一種利用FPGA實(shí)現(xiàn)8B/lOB編解碼的模塊方
2011-05-26 11:08:204329

中國(guó)自主FPGA知識(shí)產(chǎn)權(quán)廠商向國(guó)外三大頂尖廠商宣戰(zhàn)

全世界做FPGA產(chǎn)品的公司總共4家:除Xilinx、Altera和Lattice這三家美國(guó)公司外,另一家便是中國(guó)的公司。在本屆IIC-China展會(huì)上,公司為大家?guī)?lái)了24款以FPGA為主的最新產(chǎn)品
2012-02-27 09:11:012502

強(qiáng)勢(shì)崛起 宣戰(zhàn)國(guó)外三大FPGA廠商

FPGA廠商總體布局 全球主要做FPGA產(chǎn)品的大一點(diǎn)的廠商的話總共4家:除Xilinx、Altera和Lattice這三家美國(guó)公司外,另一家便是中國(guó)的公司。在2012屆IIC-China展會(huì)上,公司為大
2012-09-25 09:39:292256

參展中國(guó)MCU峰會(huì) 演繹MCU與FPGA的完美融合

在11月13日舉辦的2012年中國(guó)MCU峰會(huì)上,向業(yè)界全面闡述并展示了MCU+FPGA的嵌入式融合發(fā)展之路。CEO劉明博士在題為《可配置應(yīng)用平臺(tái)CAPFPGA+MCU芯片的演變與創(chuàng)新》的主題
2012-11-22 09:02:131554

上海分公司喬遷新址

2012年11月上旬,為滿足公司業(yè)務(wù)發(fā)展和團(tuán)隊(duì)壯大的需求,上海分公司搬遷至閔行區(qū)萬(wàn)源路2158號(hào)泓毅大廈13層1302室。新辦公室寬敞明亮,交通便利,歡迎新老客戶以及支持公司發(fā)
2012-11-26 13:41:391357

CME-M5工業(yè)觸摸屏設(shè)計(jì)獲2012年全國(guó)優(yōu)秀解決方案獎(jiǎng)

CME-M5工業(yè)觸摸屏設(shè)計(jì)憑借巧妙的設(shè)計(jì)在參加2012年全國(guó)優(yōu)秀解決方案評(píng)選活動(dòng)的眾多參選方案中脫穎而出。
2013-01-06 15:57:321896

液晶模塊TG03榮膺2012年度中國(guó)最佳FPGA市場(chǎng)創(chuàng)新獎(jiǎng)

(北京)科技有限公司多功能、高性能串口液晶模塊TG03榮膺2012年度中國(guó)最佳FPGA市場(chǎng)創(chuàng)新獎(jiǎng)。本文是關(guān)于串口液晶模塊TG03的詳細(xì)介紹和獲獎(jiǎng)理由。
2013-01-24 16:08:281750

走系統(tǒng)融合路 國(guó)產(chǎn)FPGA前路幾何?

在國(guó)際FPGA廠商不斷蠶食中國(guó)市場(chǎng)的態(tài)勢(shì)下,——唯一一家國(guó)產(chǎn)FPGA廠商的系統(tǒng)融合之路進(jìn)展如何?未來(lái)將如何展開(kāi)全面布局與進(jìn)攻?對(duì)此,CEO劉明博士發(fā)表了自己的看法。
2014-01-11 11:27:022194

將在2015慕尼黑上海電子展演示多領(lǐng)域FPGA應(yīng)用方案

2015年 3月 9日 北京訊--(北京)科技有限公司(以下簡(jiǎn)稱“”)宣布將參加 3月 17 日至 19 日在上海舉行的 2015慕尼黑上海電子展?;顒?dòng)期間,將展示其FPGA產(chǎn)品在多個(gè)市場(chǎng)領(lǐng)域的應(yīng)用方案,包括消費(fèi)電子、智能家居、金融安全、機(jī)器人、物聯(lián)網(wǎng)、汽車電子等。
2015-03-09 16:31:362177

參展中國(guó)電子信息博覽會(huì)(CITE2015)

國(guó)產(chǎn)FPGA與可編程SoC的領(lǐng)導(dǎo)者與革新者將攜帶智能家居控制方案、智能機(jī)器人、面向手持等低功耗應(yīng)用設(shè)備的雙攝像頭解決方案以及全套開(kāi)發(fā)套件亮相展會(huì)。
2015-04-08 09:47:17767

亮相中國(guó)電子信息博覽會(huì) 關(guān)注智能家居、無(wú)人機(jī)

不希望走到拼價(jià)格的老路上去,而是更關(guān)注客戶需要什么樣的產(chǎn)品,有選擇地去推出自己的產(chǎn)品。像目前特別火的智能家居產(chǎn)品、無(wú)人機(jī)等創(chuàng)新性領(lǐng)域,都在關(guān)注,并推出了相關(guān)的解決方案。
2015-04-15 15:34:331036

Xilinx 提供的高速多狀態(tài)編碼8b_10b編碼器

Xilinx FPGA工程例子源碼:Xilinx 提供的高速多狀態(tài)編碼8b_10b編碼器
2016-06-07 15:07:4526

Xilinx推出UltraScale FPGA收發(fā)器設(shè)計(jì)

了解如何在您的 ?UltraScale? FPGA? 設(shè)計(jì)中部署串行收發(fā)器。了解并利用串行收發(fā)器模塊的特性,如 ?8B/10B? 和 ?64B/66B? 編碼、通道綁定、時(shí)鐘校正和逗點(diǎn)檢測(cè)。其它專題
2017-02-09 08:04:41467

一種基于低成本FPGA的高速8B_10B編解碼器設(shè)計(jì)_陳章進(jìn)

一種基于低成本FPGA的高速8B_10B編解碼器設(shè)計(jì)_陳章進(jìn)
2017-03-19 11:46:131

基于PRBS的8B/10B編碼器誤碼率為0設(shè)計(jì)

(Pseudo Random Binary Sequence,PRBS)檢測(cè)方法對(duì)該編碼器進(jìn)行驗(yàn)證。FPGA綜合結(jié)果表明,該設(shè)計(jì)占用的LUT為32,占用較少的邏輯資源。采用PIU3S-7測(cè)試結(jié)果表明,該8B/10B編碼電路誤碼率為O,表明了該8B/10B編碼器傳輸信息的可靠性。
2017-11-06 17:04:217

基于Virtex-6 的Aurora 8B/10B,PCIe2.0,SRIO 2.0三種串行通信協(xié)議分析

針對(duì)較為常用的Aurora 8B/10B和PCI Express 2.0,Serial RapidIO 2.0三種協(xié)議進(jìn)行了測(cè)試及對(duì)比分析。首先搭建了基于Virtex-6 FPGA的高速串行協(xié)議測(cè)試
2017-11-18 01:00:0613369

“光暖郵芯”系列活動(dòng)之帶你走近FPGA

3月21日,由FPGA與可編程SoC的革新者(北京)科技有限公司與北京郵電大學(xué)信息光子學(xué)與光通信研究院研究生會(huì)共同舉辦的2013年企業(yè)進(jìn)校園活動(dòng)之北京郵電大學(xué)站圓滿落幕。 本次進(jìn)校園
2018-02-01 14:28:003421

攜眾方案亮相2014年慕尼黑上海電子展獲熱捧

2014年3月18日,中國(guó)上海 3月1820日,(北京)科技有限公司參加了在上海舉辦的慕尼黑電子展(electronica Shanghai) ,現(xiàn)場(chǎng)向觀眾展示了眾多基于CME-M系列芯片
2018-02-11 15:29:003721

國(guó)產(chǎn)FPGA芯片崛起 FPGA研發(fā)重新起航

FPGA是一項(xiàng)資金消耗量大、研發(fā)時(shí)間久、回報(bào)周期長(zhǎng)的產(chǎn)品,隨著持續(xù)資金投入的中斷,相關(guān)資金沒(méi)有及時(shí)到位,以及公司對(duì)于融資缺乏節(jié)奏,“彈盡糧絕”的問(wèn)題擺在了團(tuán)隊(duì)面前。2016年5月,集網(wǎng)披露了
2018-05-25 02:50:004745

Xilinx不同FPGA集成的GTx及性能

GTx接收和發(fā)送方向均由PCS和PMA兩部分組成,PCS提供豐富的物理編碼層特性,如8b/10b編碼等;PMA部分為模擬電路,提供高性能的串行接口特性,如預(yù)加重與均衡。
2018-06-29 08:47:0011290

串行總線的8b/10b編碼

為了提高串行數(shù)據(jù)傳輸?shù)目煽啃?,現(xiàn)在很多更高速率的數(shù)字接口采用的是對(duì)數(shù)據(jù)進(jìn)行編碼后再做并串轉(zhuǎn)換的方式…
2018-03-14 16:23:5918523

8B10B譯碼和編碼FPGA源代碼資料免費(fèi)下載

本文檔的主要內(nèi)容詳細(xì)介紹的是8B10B譯碼和編碼的FPGA源代碼資料免費(fèi)下載。
2018-09-03 08:00:0062

PCIe彈性緩存主要用于解決跨時(shí)鐘域問(wèn)題

需要注意的是PCIe Spec并沒(méi)有規(guī)定彈性緩存的具體位置,設(shè)計(jì)者可以將彈性緩存放在8b/10b解碼器之前,也可以把彈性緩存放在8b/10b解碼器之后。不過(guò),Mindshare的建議是將彈性緩存放置于8b/10b解碼器之前的。
2018-09-08 09:59:417245

FPGA市場(chǎng)前景廣闊,為何發(fā)展會(huì)遭到重重阻隔?

日前,集成電路設(shè)計(jì)公司經(jīng)營(yíng)上遭遇困境在行業(yè)界引發(fā)不小的震動(dòng)。2014年,這家公司承接了國(guó)家科技重大專項(xiàng)FPGA研發(fā)與產(chǎn)業(yè)化應(yīng)用,致力于在通信、工業(yè)、航天、國(guó)防、消費(fèi)電子等領(lǐng)域廣泛應(yīng)用的FPGA自主研發(fā)。根據(jù)某網(wǎng)站消息稱,公司負(fù)債3000萬(wàn),并拖欠員工兩個(gè)月的薪資后,且已倒閉。
2018-09-17 17:19:431868

基于FPGA芯片的SERDES接口電路設(shè)計(jì)

本方案是以CME最新的低功耗系列FPGA的HR03為平臺(tái),實(shí)現(xiàn)8/10bSerDes接口,包括SERDES收發(fā)單元,通過(guò)完全數(shù)字化的方法實(shí)現(xiàn)SERDES的CDR(Clock Data
2019-05-24 15:33:255411

基于FPGA上的SERDES硬件接口設(shè)計(jì)

8b/10b編碼器用于將從上層協(xié)議芯片發(fā)送過(guò)來(lái)的字節(jié)信號(hào)映射成直流平衡的 108b/10b 編碼,并串轉(zhuǎn)換用于將 10 位編碼結(jié)果串行化,并串轉(zhuǎn)換所需的高速、低抖動(dòng)時(shí)鐘由鎖相環(huán)提供,發(fā)送器用于將 CMOS 電平的高速串行碼流轉(zhuǎn)換成抗噪聲能力較強(qiáng)的差分信號(hào),經(jīng)背板連接或光纖信道發(fā)送到接收機(jī)。
2019-05-27 14:31:096120

關(guān)于低功耗FPGA8b/10b SERDES接口設(shè)計(jì)解析

串行接口常用于芯片至芯片和電路板至電路板之間的數(shù)據(jù)傳輸。隨著系統(tǒng)帶寬不斷增加至多吉比特范圍,并行接口已經(jīng)被高速串行鏈接,或SERDES (串化器/ 解串器)所取代。
2020-05-18 10:51:183926

淺談高速信號(hào)的64B/66B編碼方式

很多人可能在想,8B/10B編碼主要作用的優(yōu)化直流平衡,從8bit中插2個(gè)bit進(jìn)去,這樣的話最終效果能夠使長(zhǎng)0或者長(zhǎng)1的位數(shù)不超過(guò)5位,達(dá)到很好的效果。那64B/66B編碼方式呢?在從64個(gè)bit
2021-04-01 12:01:389977

FPGASerDes詳細(xì)資料說(shuō)明

我在2015年底到2016年初的時(shí)候,使用7 Series FPGA Transceivers完成了TS流數(shù)據(jù)的傳輸,當(dāng)時(shí)使用的傳輸速度為3.125G,SerDes選取的是8b/10b編碼方式
2020-12-30 17:24:0031

通用兩通道串行器/解串器TLK3132的工作原理及應(yīng)用

下面詳細(xì)介紹了6個(gè)功能模塊及其應(yīng)用特點(diǎn):并行接口、串行接口、時(shí)鐘分布電路、8B/10B編解碼電路、PRBS測(cè)試以及相關(guān)寄存器訪問(wèn)控制接口MDIO。
2021-06-26 16:10:427686

高速串行通信常用的編碼方式-8b/10b編碼/解碼解析

? 論序 8b/10b編碼/解碼是高速串行通信,如PCle SATA(串行ATA),以及Fiber Channel中常用的編解碼方式。在發(fā)送端,編碼電路將串行輸入的8比特一組的數(shù)據(jù)轉(zhuǎn)變成10比特一組
2021-09-26 09:56:2210820

Aurora 8B/10B IP核(一)—Aurora概述及數(shù)據(jù)接口

Aurora 協(xié)議是一個(gè)用于在點(diǎn)對(duì)點(diǎn)串行鏈路間移動(dòng)數(shù)據(jù)的可擴(kuò)展輕量級(jí)鏈路層協(xié)議(由Xilinx開(kāi)發(fā)提供)。這為物理層提供透明接口,讓專有協(xié)議或業(yè)界標(biāo)準(zhǔn)協(xié)議上層能方便地使用高速收發(fā)器
2022-02-16 16:21:2411012

一文詳解8b/10b編碼

8b/10b最常見(jiàn)的是應(yīng)用于光纖通訊和LVDS信號(hào)的。由于光模塊光模塊只能發(fā)送亮或者不亮,也就是0或者1這兩種狀態(tài)這種單極性碼,那么這會(huì)存在一個(gè)問(wèn)題,如果傳輸中出現(xiàn)較長(zhǎng)的連0或者連1(例如
2022-11-12 15:47:2717676

IP_數(shù)據(jù)表(A-11):雙通道 8b D/A 轉(zhuǎn)換器

IP_數(shù)據(jù)表(A-11):雙通道 8b D/A 轉(zhuǎn)換器
2023-03-16 19:28:520

R0E3308B0EPB00 用戶手冊(cè)(Emulation Probe for M32C/8B 組)

R0E3308B0EPB00 用戶手冊(cè) (Emulation Probe for M32C/8B 組)
2023-04-18 19:03:420

R0E3308B0EPB00 Supplementary Document(Emulation Probe for M32C/8B 組)

R0E3308B0EPB00 Supplementary Document (Emulation Probe for M32C/8B 組)
2023-04-18 19:04:320

E8a Emulator Additional Document for 用戶手冊(cè)(Notes on Connecting the M32C/8B)

E8a Emulator Additional Document for 用戶手冊(cè) (Notes on Connecting the M32C/8B)
2023-04-19 19:15:480

M32C/8B 組數(shù)據(jù)表

M32C/8B 組數(shù)據(jù)表
2023-04-20 18:56:320

M32C/8B群硬件手冊(cè)

M32C/8B群硬件手冊(cè)
2023-04-20 18:57:220

應(yīng)用于以太網(wǎng)技術(shù)的64B/66B編碼心得筆記

采用8b/10b編碼方式,可使得發(fā)送的“0”、“1”數(shù)量保持基本一致,連續(xù)的“1”或“0”不超過(guò)5位,即每5個(gè)連續(xù)的“1”或“0”后必須插入一位“0”或“1”,從而保證信號(hào)DC平衡,也就是說(shuō),在鏈路超時(shí)時(shí)不致發(fā)生DC失調(diào)。
2023-05-16 12:29:155486

IP_數(shù)據(jù)表(A-11):雙通道 8b D/A 轉(zhuǎn)換器

IP_數(shù)據(jù)表(A-11):雙通道 8b D/A 轉(zhuǎn)換器
2023-07-06 20:15:100

基于FPGA芯片的SERDES接口電路設(shè)計(jì)

的ASSP 或ASIC 器件。在過(guò)去幾年中已經(jīng)看到有內(nèi)置SERDESFPGA 器件系列,但多見(jiàn)于高端FPGA芯片中,而且價(jià)格昂貴。 本方案是以CME的低功耗系列FPGA的HR03為平臺(tái),實(shí)現(xiàn)8
2023-07-27 16:10:014205

基于FPGA的Aurora 8b10b光通信測(cè)試方案

本文開(kāi)源一個(gè)FPGA高速串行通信項(xiàng)目:Aurora 8b10b光通信。7 Series FPGAs Transceivers Wizard IP是Xilinx官方7系列FPGA的高速串行收發(fā)器,本工程主要是圍繞該IP核采用Vivado提供的例程創(chuàng)建。
2023-10-01 09:48:009986

光纜8d與8b區(qū)別

光纜8D與8B的主要區(qū)別體現(xiàn)在其結(jié)構(gòu)、光纖類型以及應(yīng)用場(chǎng)景上。以下是對(duì)兩者的詳細(xì)比較: 一、結(jié)構(gòu)差異 GYTY53-8D光纜: 是一種充滿油脂的松散層絞合室外光纜。 內(nèi)護(hù)套由聚乙烯制成,外護(hù)套為鋼
2024-10-30 10:13:581737

Qwen3-VL 4B/8B全面適配,BM1684X成邊緣最佳部署平臺(tái)!

算能BM1684X上完成Qwen3-VL4B/8B模型的適配,推理速度13.7/7.2tokens/s,使其成為邊緣部署多模態(tài)大模型的最佳選擇。近日,阿里千問(wèn)正式開(kāi)源Qwen3-VL系列的4B8B
2025-10-16 18:00:072145

SN65LVDS93B低功耗、高分辨率的LVDS SerDes發(fā)送器的理想選擇

SN65LVDS93B低功耗、高分辨率的LVDS SerDes發(fā)送器的理想選擇 在電子設(shè)備的顯示系統(tǒng)中,數(shù)據(jù)的高效傳輸和顯示質(zhì)量的保障至關(guān)重要。SN65LVDS93B作為一款LVDS SerDes
2025-12-18 11:35:12252

已全部加載完成