91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

電子發(fā)燒友App

硬聲App

掃碼添加小助手

加入工程師交流群

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

電子發(fā)燒友網(wǎng)>可編程邏輯>FPGA/ASIC技術(shù)>用FPGA實(shí)現(xiàn)MAC核所要完成的功能

用FPGA實(shí)現(xiàn)MAC核所要完成的功能

收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴

評(píng)論

查看更多

相關(guān)推薦
熱點(diǎn)推薦

基于FPGA的數(shù)字脈沖分析器硬件設(shè)計(jì)方案

為了研究數(shù)字化γ能譜儀,本文提出一種基于FPGA的數(shù)字脈沖分析器硬件設(shè)計(jì)方案,該方案采用現(xiàn)場(chǎng)可編程邏輯部件(FPGA),完成數(shù)字多道脈沖幅度分析儀的硬件設(shè)計(jì)。QuartusⅡ軟件在FPGA平臺(tái)上完成了數(shù)字脈沖的幅度提取并生成能譜。
2013-11-21 10:57:262545

FPGA數(shù)字脈沖分析器硬件電路

基于FPGA 的數(shù)字脈沖分析器硬件設(shè)計(jì)方案,該方案采用現(xiàn)場(chǎng)可編程邏輯部件(FPGA),完成數(shù)字多道脈沖幅度分析儀的硬件設(shè)計(jì)。
2015-02-03 09:55:052373

基于Fusion系列FPGA器件實(shí)現(xiàn)水溫測(cè)控系統(tǒng)的設(shè)計(jì)

方案三 該方案采用CortexM1 FPGA系統(tǒng)來(lái)實(shí)現(xiàn)。系統(tǒng)硬件單芯片完成多方面功能,軟件編程靈活,自由度大,可用軟件編程實(shí)現(xiàn)各種控制算法和邏輯控制,還可實(shí)現(xiàn)數(shù)碼顯示和鍵盤設(shè)定等多種功能,系統(tǒng)電路框圖如圖1所示。
2020-10-21 11:15:471484

(轉(zhuǎn))FPGA實(shí)現(xiàn)加密

FPGA的加密問(wèn)題其實(shí)是一個(gè)加密成本和加密級(jí)別的折中,總的說(shuō)來(lái)只要FPGA內(nèi)部帶非揮發(fā)的Memory塊,就可以實(shí)現(xiàn)加密功能, 不帶非揮發(fā)Memory塊的FPGA,可以在系統(tǒng)級(jí)來(lái)解決加密問(wèn)題:1.高端
2019-07-09 09:11:44

FPGA IP的相關(guān)問(wèn)題

的是xinlinx spartan6 FPGA,我想知道它的IPRAM是與FPGA獨(dú)立的,只是集成在了一起呢,還是占用了FPGA的資源來(lái)形成一個(gè)RAM?如果我以ROM的形式調(diào)用該IP,在
2013-01-10 17:19:11

FPGA實(shí)現(xiàn)路由、MAC層協(xié)議的困難在哪里?

1.單單用FPGA來(lái)實(shí)現(xiàn)路由、MAC層協(xié)議是有可能的嗎?實(shí)現(xiàn)的主要困難在哪里?2.之前問(wèn)過(guò)別人協(xié)議涉及大量變量,FPGA無(wú)法單獨(dú)完成,需要ARM的配合,那么如果FPGA+ARM框架來(lái)聯(lián)合實(shí)現(xiàn)的復(fù)雜度大嗎?3.可不可以直接Power PC來(lái)實(shí)現(xiàn)?
2018-07-25 17:49:53

FPGA與ARM結(jié)合可以實(shí)現(xiàn)功能互補(bǔ)嗎?

RISC和FPGA結(jié)合成發(fā)展趨勢(shì)如何?FPGA與ARM結(jié)合可以實(shí)現(xiàn)功能互補(bǔ)嗎?
2021-06-18 07:47:47

FPGA發(fā)展前途

III在無(wú)線微基站、軟件無(wú)線電、視頻監(jiān)控和便攜醫(yī)療設(shè)備等新興應(yīng)用中取代MCU和DSP的案例。在無(wú)線應(yīng)用中,Cyclone III FPGA的低功耗、高密度和充足的DSP功能使設(shè)計(jì)人員可以實(shí)現(xiàn)無(wú)線微基站
2013-12-25 19:37:36

FPGA的IP軟使用技巧

FPGA的IP軟使用技巧主要包括以下幾個(gè)方面: 理解IP軟的概念和特性 : IP軟是指用硬件描述語(yǔ)言(如VHDL或Verilog)描述的功能塊,但并不涉及具體的電路實(shí)現(xiàn)細(xì)節(jié)。它通常只經(jīng)過(guò)功能
2024-05-27 16:13:24

FPGA的軟、硬核以及固的概念

是具有知識(shí)產(chǎn)權(quán)的集成電路芯總稱,是經(jīng)過(guò)反復(fù)驗(yàn)證過(guò)的、具有特定功能的宏模塊,與芯片制造工藝無(wú)關(guān),可以移植到不同的半導(dǎo)體工藝中。到了SOC 階段,IP 設(shè)計(jì)已成為ASIC 電路設(shè)計(jì)公司和FPGA
2018-09-03 11:03:27

FPGA移植ARM的系統(tǒng)

誰(shuí)有,或者知道在DE2開(kāi)發(fā)板上面能用的,FPGA移植好的ARM嗎?
2016-05-12 16:09:56

MAC和PHY兩者是如何去實(shí)現(xiàn)網(wǎng)卡功能

PHY狀態(tài)變化規(guī)律是怎樣的?Phy設(shè)備是怎樣進(jìn)行初始化的?MAC和PHY兩者是如何去實(shí)現(xiàn)網(wǎng)卡功能的?
2021-08-02 07:57:45

fpga通過(guò)什么實(shí)現(xiàn)邏輯功能

fpga通過(guò)什么實(shí)現(xiàn)邏輯功能,以超級(jí)馬里奧為例子講述FPGA有些制作。1、FPGA游戲目標(biāo)沒(méi)有CPU,單純 FPGA 的verilog硬件語(yǔ)言來(lái)實(shí)現(xiàn)一個(gè)游戲,而這個(gè)游戲還得符合老師要求,由于沒(méi)有
2021-07-22 07:07:25

matlab來(lái)實(shí)現(xiàn)fpga功能的設(shè)計(jì)

matlab來(lái)實(shí)現(xiàn)fpga功能的設(shè)計(jì)
2012-08-19 22:30:13

ISEtri-mode ethernet MAC ip的使用求助

我在用ML605這塊板子,想用tri-mode ethernet MAC這個(gè)ip(版本是5.2)實(shí)現(xiàn)winpcap與fpga的數(shù)據(jù)收發(fā),直接生成的example。一段c程序產(chǎn)生udp數(shù)據(jù),把
2015-03-29 16:09:10

SPARTAN——6 開(kāi)發(fā)板FPGA的多種功能實(shí)現(xiàn)

最近初學(xué)FPGA,想實(shí)現(xiàn)鎖相放大器功能,想問(wèn)能否在一塊板子上(SPARTAN——6)完成AD轉(zhuǎn)換、DDS、濾波和乘法運(yùn)算功能
2017-12-21 22:13:02

TEMAC有哪些功能

Xilinx為我們提供了一個(gè)叫做“Tri-Mode Ethernet MAC”的IP,簡(jiǎn)稱TEMAC,三種模式的以太網(wǎng)介質(zhì)訪問(wèn)控制層器,支持全雙工半雙工的千兆、百兆、十兆和2.5G的傳輸速率
2021-07-22 07:26:36

USB_OTG_IP中AMBA接口的設(shè)計(jì)與FPGA實(shí)現(xiàn)

USB_OTG_IP中AMBA接口的設(shè)計(jì)與FPGA實(shí)現(xiàn)
2012-08-06 11:40:55

Xilinx FPGA 搭建8051

網(wǎng)上能找到的資料都是altera的FPGA做的,有人用過(guò)xilinx FPGA搭建8051嗎?請(qǐng)與我聯(lián)系
2017-06-03 14:59:23

quartus2 調(diào)用以太網(wǎng)mac 往上傳少了1個(gè)字節(jié)

quartus2 調(diào)用三速以太網(wǎng)的mac調(diào)試百兆以太網(wǎng)。并且自己寫了配置mac的模塊,鏈路層,ip層,udp層和用戶層。程序上板子signaltap抓信號(hào),發(fā)現(xiàn)mac核收到了從主機(jī)到以太網(wǎng)芯片
2013-10-27 15:45:28

【Combat FPGA開(kāi)發(fā)板】基于FPGA的網(wǎng)口設(shè)計(jì)——MAC協(xié)議的開(kāi)發(fā)

`本視頻是Combat FPGA開(kāi)發(fā)板的配套視頻課程,本章節(jié)課程主要介紹如何利用Gowin FPGA實(shí)現(xiàn)MAC協(xié)議開(kāi)發(fā)。內(nèi)容包括MAC協(xié)議概述,MAC幀結(jié)構(gòu),以及Gowin以太網(wǎng)Mac IP使用簡(jiǎn)介
2021-05-06 15:08:59

一種基于FPGA的可配置FFT IP核實(shí)現(xiàn)設(shè)計(jì)

摘要針對(duì)FFT算法基于FPGA實(shí)現(xiàn)可配置的IP。采用基于流水線結(jié)構(gòu)和快速并行算法實(shí)現(xiàn)了蝶形運(yùn)算和4k點(diǎn)FFT的輸入點(diǎn)數(shù)、數(shù)據(jù)位寬、分解基自由配置。使用Verilog語(yǔ)言編寫,利用ModelSim
2019-07-03 07:56:53

什么是FPGA?FPGA功能實(shí)現(xiàn)

通過(guò)編程來(lái)改變內(nèi)部結(jié)構(gòu)的芯片。FPGA 功能實(shí)現(xiàn):需要通過(guò)編程即設(shè)計(jì)硬件描述語(yǔ)言,經(jīng)過(guò) EDA 工具編譯、
2022-01-25 06:45:52

FPGA為核心的機(jī)器視覺(jué)系統(tǒng)設(shè)計(jì)方案

晶體管,這使得FPGA芯片所能實(shí)現(xiàn)功能也越來(lái)越強(qiáng),同時(shí)也可以實(shí)現(xiàn)系統(tǒng)集成。FPGA有大量軟,可以方便進(jìn)行二次開(kāi)發(fā)。FPGA甚至包含單片機(jī)和DSP軟,并且IO數(shù)僅受FPGA自身IO限制,所以
2019-05-05 08:30:00

使用10G以太網(wǎng)MAC IP

您好,如果我想使用10G以太網(wǎng)MAC IP,那么可用的10G支持板。問(wèn)候維諾德庫(kù)馬爾
2020-04-02 10:08:28

關(guān)于FPGA IP

對(duì)于深入學(xué)習(xí)使用FPGA的小伙伴們,特別是一些復(fù)雜的、大規(guī)模的設(shè)計(jì)應(yīng)用,適宜的IP核對(duì)開(kāi)發(fā)能起到事半功倍的作用。IP的概念與我們sdk里庫(kù)的概念相似。IP即電路功能模塊,用戶可以直接調(diào)用這些模塊
2024-04-29 21:01:16

關(guān)于MAC地址的,請(qǐng)問(wèn)怎么MAC地址進(jìn)行點(diǎn)播尋址?

本帖最后由 一只耳朵怪 于 2018-6-4 09:38 編輯 問(wèn)題是,cc2530芯片,默認(rèn)我們拿到手的,它的MAC地址是Primary,還是secondary ?在程序里面怎么能實(shí)現(xiàn)改變
2018-06-01 01:24:00

關(guān)于virtex-5 FPGA實(shí)現(xiàn)千兆以太網(wǎng)的疑問(wèn)

tri-mode ethernet mac wrapper這兩個(gè)ip有什么區(qū)別?2、如果用上位機(jī)做環(huán)回測(cè)試,ip生成時(shí)自帶的example design除了修改.ucf文件還要修改其他內(nèi)容嗎?3、fpga板的MAC地址如何設(shè)置?請(qǐng)各位不吝賜教,謝謝
2016-05-31 22:41:53

基于FPGA的IP8051上實(shí)現(xiàn)TCPIP的設(shè)計(jì)

基于FPGA的IP8051上實(shí)現(xiàn)TCPIP的設(shè)計(jì)
2012-08-06 12:18:28

基于FPGA的數(shù)字電路實(shí)驗(yàn)平臺(tái),要求上位機(jī)labview ,實(shí)現(xiàn)幾個(gè)模塊功能,并且實(shí)現(xiàn)自動(dòng)打分功能

內(nèi)容:1.掌握Verilog語(yǔ)法及使用方法,初步了解FPGA的基本工作原理及其他簡(jiǎn)單數(shù)字系統(tǒng)的系統(tǒng)級(jí)設(shè)計(jì)方法,學(xué)會(huì)如何利用FPGA實(shí)現(xiàn)實(shí)際的各種功能。 2.采用Labview實(shí)現(xiàn)上位機(jī)程序編寫,實(shí)現(xiàn)
2016-04-19 20:33:42

基于FPGA的數(shù)據(jù)采集控制器IP的設(shè)計(jì)方案和實(shí)現(xiàn)方法研究

此提供了新的解決方案。IP(IP Core)是具有特定電路功能的硬件描述語(yǔ)言程序,可較方便地進(jìn)行修改和定制,以提高設(shè)計(jì)效率[3]。本文研究了基于FPGA的數(shù)據(jù)采集控制器IP 的設(shè)計(jì)方案和實(shí)現(xiàn)方法,該IP既可以應(yīng)用在獨(dú)立IC芯片上,還可作為合成系統(tǒng)的子模塊直接調(diào)用,實(shí)現(xiàn)IP的復(fù)用。
2019-07-09 07:23:09

基于FPGA的機(jī)器視覺(jué)設(shè)計(jì)

上百萬(wàn)個(gè)晶體管,這使得FPGA芯片所能實(shí)現(xiàn)功能也越來(lái)越強(qiáng),同時(shí)也可以實(shí)現(xiàn)系統(tǒng)集成。 FPGA有大量軟,可以方便進(jìn)行二次開(kāi)發(fā)。FPGA甚至包含單片機(jī)和DSP軟,并且IO數(shù)僅受FPGA自身IO限制
2013-09-04 12:14:55

基于IPFPGA設(shè)計(jì)方法是什么?

的分類和特點(diǎn)是什么?基于IPFPGA設(shè)計(jì)方法是什么?
2021-05-08 07:07:01

如何采用EDA或FPGA實(shí)現(xiàn)IP保護(hù)?

(IntellectualProperty)。IP由相應(yīng)領(lǐng)域的專業(yè)人員設(shè)計(jì),并經(jīng)反復(fù)驗(yàn)證。IP的擁有者可通過(guò)出售IP獲取利潤(rùn)。利用IP,設(shè)計(jì)者只需做很少設(shè)計(jì)就可實(shí)現(xiàn)所需系統(tǒng)?;贗P的模塊化設(shè)計(jì)可縮短設(shè)計(jì)周期,提高設(shè)計(jì)質(zhì)量?,F(xiàn)場(chǎng)
2019-09-03 07:44:22

學(xué)習(xí)FPGA的疑惑

正在學(xué)習(xí)FPGA,有幾點(diǎn)疑惑,請(qǐng)版上的各位網(wǎng)友指教: 1. FPGA與CPLD究竟有哪些區(qū)別?我verilog寫的程序,燒到CPLD和FPGA上都可以實(shí)現(xiàn)功能,那么實(shí)際應(yīng)用的時(shí)候,這兩者有什么區(qū)別
2013-07-22 10:01:08

怎么實(shí)現(xiàn)FPGA的新型數(shù)據(jù)格式轉(zhuǎn)換?

運(yùn)算作為數(shù)字信號(hào)處理中最常見(jiàn)的運(yùn)算之一,各大EDA軟件都帶有免費(fèi)的浮點(diǎn)運(yùn)算IP。通過(guò)對(duì)IP的生成和例化來(lái)實(shí)現(xiàn)浮點(diǎn)運(yùn)算,把FPGA設(shè)計(jì)者從繁重的代碼編寫中解脫了出來(lái),同時(shí)可以對(duì)IP進(jìn)行功能剪裁
2019-08-29 06:50:37

怎么FPGA實(shí)現(xiàn)無(wú)線傳感器網(wǎng)絡(luò)MAC控制器?

媒體訪問(wèn)控制(Medium Access Control,MAC)協(xié)議處于無(wú)線傳感器網(wǎng)絡(luò)協(xié)議的物理層和網(wǎng)絡(luò)層之間。用于在傳感器節(jié)點(diǎn)間公平有效地共享通信媒介。它完成載波偵聽(tīng)多路訪問(wèn)(CSMA/CA)的信道存取、協(xié)議格式成幀或解幀、自動(dòng)應(yīng)答、系統(tǒng)多周期定時(shí)和幀校驗(yàn)等功能
2020-03-13 07:45:13

怎么才能在嵌入FPGA的IP8051上實(shí)現(xiàn)TCP/IP的設(shè)計(jì)?

怎么才能在嵌入FPGA的IP8051上實(shí)現(xiàn)TCP/IP的設(shè)計(jì)?
2021-04-29 06:51:27

畢設(shè)要用fpga軟核實(shí)現(xiàn)液晶、鍵盤控制調(diào)制解調(diào)怎么入手

模塊間的協(xié)調(diào)控制由FPGA來(lái)完成FPGA軟核能夠實(shí)現(xiàn)與普通單片機(jī)相同的功能,進(jìn)而可以通過(guò)一塊芯片同時(shí)實(shí)現(xiàn)信號(hào)處理以及外圍接口控制,節(jié)省了電路空間。FPGA作為整個(gè)系統(tǒng)的監(jiān)控,能夠不停 地接收
2014-03-16 23:39:13

請(qǐng)問(wèn)FPGA是如何設(shè)計(jì)的?

的分類和特點(diǎn)有哪些?在FPGA設(shè)計(jì)中的分為哪幾種?FPGA是如何設(shè)計(jì)的?軟的設(shè)計(jì)及使用是什么?
2021-04-14 06:25:39

請(qǐng)問(wèn)我的Spartan3 / AN上的FPGA上有這個(gè)IP功能嗎?

你好我想購(gòu)買和使用PCI 32位啟動(dòng)器/目標(biāo)IP。我的FPGA是XC3S200AN Spartan3 / AN。我想知道在這種類型的FPGA上有這個(gè)IP功能。這個(gè)問(wèn)題的答案對(duì)我來(lái)說(shuō)非常重要。請(qǐng)
2019-07-19 13:49:20

采用EDA軟件和FPGA實(shí)現(xiàn)IP保護(hù)技術(shù)

(Intellectual Property)。IP由相應(yīng)領(lǐng)域的專業(yè)人員設(shè)計(jì),并經(jīng)反復(fù)驗(yàn)證。IP的擁有者可通過(guò)出售IP獲取利潤(rùn)。利用IP,設(shè)計(jì)者只需做很少設(shè)計(jì)就可實(shí)現(xiàn)所需系統(tǒng)?;贗P的模塊化設(shè)計(jì)可縮短
2019-07-29 08:33:45

采用PM3388和FPGA實(shí)現(xiàn)網(wǎng)絡(luò)接口設(shè)計(jì)

和配置統(tǒng)計(jì)兩大功能:第一、接收MAC層處理子模塊發(fā)送過(guò)來(lái)的數(shù)據(jù)片,完成MAC幀重組和十路數(shù)據(jù)合路處理,再根據(jù)MAC幀封裝的三層協(xié)議類型實(shí)現(xiàn)數(shù)據(jù)包的分類處理,按照不同的處理要求把數(shù)據(jù)包分別送B接口、F接口
2019-04-29 07:00:07

采用多種工業(yè)以太網(wǎng)標(biāo)準(zhǔn)的單個(gè)FPGA平臺(tái)設(shè)計(jì)

專用協(xié)議MAC的形式實(shí)現(xiàn)實(shí)時(shí)功能。而協(xié)議的其他功能由運(yùn)行在嵌入式處理器中的軟件堆棧來(lái)完成,這些處理器可以是在Cyclone III FPGA實(shí)現(xiàn)的Nios II軟處理器。
2019-07-29 07:40:50

基于ARM 平臺(tái)的MAC 協(xié)議IP 設(shè)計(jì)

在介紹IEEE802.11MAC 協(xié)議結(jié)構(gòu)的基礎(chǔ)上,給出協(xié)議開(kāi)發(fā)的方法和步驟,提出IEEE802.11MAC 協(xié)議在32 位ARM7TDMI 微處理器S3C4510B 上的一種移植方案,開(kāi)發(fā)出了嵌入式IEEE802.11MAC 協(xié)議的IP。同時(shí)
2009-05-16 14:23:4610

FPGA實(shí)現(xiàn)節(jié)點(diǎn)測(cè)試動(dòng)作群接口電路

本文FPGA 設(shè)計(jì)并實(shí)現(xiàn)了JTAG(即節(jié)點(diǎn)測(cè)試動(dòng)作群)接口電路。首先介紹了JTAG 的定義和引腳的定義;闡述了JTAG 的結(jié)構(gòu),特點(diǎn)和工作原理;然后在Altera FLEX10K100 系列芯片上完成了硬件
2009-07-08 15:18:1510

CPU以及常用外設(shè)的FPGA實(shí)現(xiàn)相關(guān)文檔及源代碼

 CPU以及常用外設(shè)的FPGA實(shí)現(xiàn)相關(guān)文檔及源代碼
2009-08-03 08:56:4542

基于FPGA的UART IP設(shè)計(jì)與實(shí)現(xiàn)

本文設(shè)計(jì)了一種基于 FPGA 的UART ,該符合串行通信協(xié)議,具有模塊化、兼容性和可配置性,適合于SoC 應(yīng)用。設(shè)計(jì)中使用Verilog HDL 硬件描述語(yǔ)言在Xilinx ISE 環(huán)境下進(jìn)行設(shè)計(jì)、仿真,
2009-11-27 15:48:5120

基于FPGA的低成本AES IP的設(shè)計(jì)與實(shí)現(xiàn)

硬件實(shí)現(xiàn)數(shù)據(jù)加密已成為信息安全的主流方向。本文提出了一種基于FPGA 的低成本的AES IP實(shí)現(xiàn)方案。該方案輪內(nèi)部系統(tǒng)資源共用,減少了系統(tǒng)資源的占用。輸入密鑰與輸入數(shù)據(jù)
2010-01-06 15:11:0311

基于FPGA 的嵌入式ASIP 軟設(shè)計(jì)與實(shí)現(xiàn)

基于FPGA 的嵌入式ASIP 軟設(shè)計(jì)與實(shí)現(xiàn)作者:李慶誠(chéng) 任健 劉嘉欣 黃寶貞 來(lái)源:微計(jì)算機(jī)信息摘要:采用ASIP+FPGA 模式設(shè)計(jì)了一款嵌入式微處理器軟,以該軟為例從體系結(jié)構(gòu)和
2010-02-06 10:44:4030

基于FPGA的以太網(wǎng)MAC子層協(xié)議設(shè)計(jì)實(shí)現(xiàn)

摘 要:介紹了基于現(xiàn)場(chǎng)可編程門陣列(FPGA)的以太網(wǎng)MAC子層協(xié)議的硬件實(shí)現(xiàn)方法.硬件結(jié)構(gòu)上由控制模塊、發(fā)送模塊和接收模塊3個(gè)部分組成,發(fā)送模塊和接收模塊采用狀態(tài)機(jī)控制數(shù)據(jù)發(fā)
2010-07-15 11:27:2924

可再配置FPGA實(shí)現(xiàn)DSP功能

可再配置FPGA實(shí)現(xiàn)DSP功能 
2010-07-16 17:56:4310

基于FPGA的嵌入式ASIP軟設(shè)計(jì)與實(shí)現(xiàn)

采用ASIP+FPGA模式設(shè)計(jì)了一款嵌入式微處理器軟,以該軟為例從體系結(jié)構(gòu)和指令集設(shè)計(jì)兩方面對(duì)ASIP+FPGA模式微處理器軟的設(shè)計(jì)進(jìn)行了分析和驗(yàn)證,最后通過(guò)與傳統(tǒng)微處理器對(duì)比
2010-07-28 17:41:4617

MACFPGA中的高效實(shí)現(xiàn)

乘累加器在DSP算法中有著舉足輕重的地位?,F(xiàn)在,很多前端DSP算法都通過(guò)FPGA實(shí)現(xiàn)。結(jié)合FPGA具體的硬件結(jié)構(gòu),提出了乘累加器在FPGA實(shí)現(xiàn)的改進(jìn)方法:流水線技術(shù)、CSD編碼、DA算法,
2010-08-06 14:41:3829

matlab來(lái)實(shí)現(xiàn)fpga功能的設(shè)計(jì)

matlab來(lái)實(shí)現(xiàn)fpga功能的設(shè)計(jì) 摘要:System Generator for DSP是Xilinx公司開(kāi)發(fā)的基于Matlab的DSP開(kāi)發(fā)工具?熗?時(shí)也是一個(gè)基于FPGA的信號(hào)處理建模和設(shè)計(jì)工具。
2008-01-16 18:10:5411688

FPGA實(shí)現(xiàn)FFT算法

FPGA實(shí)現(xiàn)FFT算法 引言  DFT(Discrete Fourier Transformation)是數(shù)字信號(hào)分析與處理如圖形、語(yǔ)音及圖像等領(lǐng)域的重
2008-10-30 13:39:201843

FPGA實(shí)現(xiàn)音頻采樣率的轉(zhuǎn)換

FPGA實(shí)現(xiàn)音頻采樣率的轉(zhuǎn)換 如今,即使低成本FPGA也能提供遠(yuǎn)遠(yuǎn)大于DSP的計(jì)算能力。目前的FPGA包含專用乘法器甚至DSP乘法/累加(MAC)模塊,能以550MHz以上的時(shí)鐘速度處理
2010-03-01 10:50:055021

FPGA實(shí)現(xiàn)糾錯(cuò)編碼的一種方法

本文提出了一種FPGA實(shí)現(xiàn)糾錯(cuò)編碼的設(shè)計(jì)思想,并以Altera MAX+PluslI為硬件開(kāi)發(fā)平臺(tái)。利用FPGA編程的特點(diǎn),軟件編程方法,很好的解決了糾錯(cuò)編碼中存在的碼速變換和實(shí)時(shí)性問(wèn)題,實(shí)現(xiàn)
2011-11-10 17:10:5961

基于FPGA的以太網(wǎng)MAC控制器的設(shè)計(jì)與實(shí)現(xiàn)

介紹了基于FPGA的以太網(wǎng)MAC控制器的設(shè)計(jì),主要實(shí)現(xiàn)了半雙工模式下CSMA/CD協(xié)議、全雙工模式下Pause幀的收發(fā),以及對(duì)物理層芯片中寄存器的讀寫訪問(wèn)。設(shè)計(jì)采用Verilog硬件描述語(yǔ),按照自
2011-11-15 11:38:17284

基于FPGA的多功能頻率計(jì)的設(shè)計(jì)

基于Altera公司FPGA芯片EP2C8Q208,嵌入MC8051 IP Core,C語(yǔ)言對(duì)MC8051 IP Core進(jìn)行編程,以其作為控制核心,實(shí)現(xiàn)系統(tǒng)控制。在FPGA芯片中,利用Verilog HDL語(yǔ)言進(jìn)行編程,設(shè)計(jì)了以MC8051 IP Core為
2012-11-09 17:30:53215

基于FPGA和IP的數(shù)碼相框的設(shè)計(jì)和實(shí)現(xiàn)

本系統(tǒng)采用經(jīng)濟(jì)型的Cyclone II FPGA芯片作為核心,基于Nios II軟處理器,采用軟硬件結(jié)合的方式設(shè)計(jì)數(shù)碼相框并實(shí)現(xiàn)
2013-01-08 11:07:159965

FPGA中IP的生成

FPGA中IP的生成,簡(jiǎn)單介紹Quartus II生成IP的基本操作,簡(jiǎn)單實(shí)用挺不錯(cuò)的資料
2015-11-30 17:36:1512

基于Xilinx_FPGA_IP的FFT算法的設(shè)計(jì)與實(shí)現(xiàn)

利用FPGA的IP設(shè)計(jì)和實(shí)現(xiàn)FFT算法
2016-05-24 14:14:4737

FPGA實(shí)現(xiàn)數(shù)字鎖相環(huán)

Xilinx FPGA工程例子源碼:FPGA實(shí)現(xiàn)數(shù)字鎖相環(huán)
2016-06-07 15:07:4538

Verilog實(shí)現(xiàn)基于FPGA的通用分頻器的設(shè)計(jì)

Verilog實(shí)現(xiàn)基于FPGA 的通用分頻器的設(shè)計(jì)時(shí)鐘分頻包括奇數(shù)和偶數(shù)分頻
2016-07-14 11:32:4746

基于FPGA和DSP的圖像多功能卡的設(shè)計(jì)與實(shí)現(xiàn)

基于FPGA和DSP的圖像多功能卡的設(shè)計(jì)與實(shí)現(xiàn)
2016-09-22 12:32:0829

基于IP的PCI接口與具體功能FPGA芯片設(shè)計(jì)

采用IP的設(shè)計(jì)方法,將外設(shè)組件互連標(biāo)準(zhǔn)(PCI)總線接口與具體功能應(yīng)用集成在一個(gè)FPGA上芯片, 提高了系統(tǒng)的集成度。在對(duì)PCI IP進(jìn)行概述的基礎(chǔ)上,介紹了IP的設(shè)計(jì)方法,實(shí)現(xiàn)了PCI總線
2017-11-17 12:27:037056

利用Xilinx FPGA 集成的萬(wàn)兆MAC IP 以及XAUI IP 核實(shí)現(xiàn)FPGA 片間可靠通信設(shè)計(jì)

可靠傳輸方面實(shí)現(xiàn)MAC 層的流控以及錯(cuò)誤包檢測(cè)功能。仿真以及實(shí)際平臺(tái)測(cè)試表明,該通信協(xié)議能夠實(shí)現(xiàn)FPGA 片間萬(wàn)兆的線速通信。 云計(jì)算服務(wù)目前在互聯(lián)網(wǎng)上急速增長(zhǎng),其通過(guò)互聯(lián)網(wǎng)來(lái)提供動(dòng)態(tài)易擴(kuò)展的資源。
2017-11-18 08:13:0117701

基于FPGAMAC層地址表設(shè)計(jì)與仿真詳情解析

摘 要:為解決高速以太網(wǎng)鏈路接口中軟件方式實(shí)現(xiàn)MAC層地址表機(jī)制在處理效率上受到制約的問(wèn)題,提出了一種基于FPGA (現(xiàn)場(chǎng)可編程門陣列)硬件電路方式實(shí)現(xiàn)以太網(wǎng)交換機(jī)中MAC地址表的查找,學(xué)習(xí)和老化
2017-11-18 10:35:525822

基于ARM+FPGA的開(kāi)發(fā)平臺(tái)實(shí)現(xiàn)了基于CSMA/CA的MAC協(xié)議

競(jìng)爭(zhēng),因此該協(xié)議的應(yīng)用也相當(dāng)廣泛。嵌入式技術(shù)的發(fā)展對(duì)MAC協(xié)議的實(shí)現(xiàn)也提供了很好的技術(shù)支撐。本文搭建了一種基于ARM和FPGA相結(jié)合的嵌入式開(kāi)發(fā)平臺(tái),并在此基礎(chǔ)上設(shè)計(jì)與實(shí)現(xiàn)了基于CSMA/CA的MAC協(xié)議。
2017-11-30 09:49:363034

基于CSMA/CA的MAC協(xié)議設(shè)計(jì)實(shí)現(xiàn)

嵌入式技術(shù)的發(fā)展對(duì)MAC協(xié)議的實(shí)現(xiàn)也提供了很好的技術(shù)支撐。本文搭建了一種基于 ARM 和 FPGA 相結(jié)合的嵌入式開(kāi)發(fā)平臺(tái),并在此基礎(chǔ)上設(shè)計(jì)與實(shí)現(xiàn)了基于CSMA/CA的MAC協(xié)議。
2018-03-28 08:51:007658

FPGA來(lái)實(shí)現(xiàn)控制電阻的提供的設(shè)計(jì)過(guò)程

本文介紹了FPGA來(lái)實(shí)現(xiàn)控制電阻的提供,軟件的方式來(lái)設(shè)計(jì)硬件,設(shè)計(jì)過(guò)程中可用有關(guān)軟件進(jìn)行各種仿真,同時(shí)整個(gè)系統(tǒng)可集成在一個(gè)芯片上,體積小、功耗低,可靠性高,又因?yàn)槠鋬?nèi)部有存儲(chǔ)單元,所以能夠滿足上述的“記憶”功能。
2018-06-14 09:06:004329

基于IPFPGA設(shè)計(jì)方法

, 用戶綜合出的網(wǎng)表和設(shè)計(jì)約束文件一起輸入給FPGA 布局布線工具, 完成FPGA 的最后實(shí)現(xiàn), 并產(chǎn)生時(shí)序文件用于時(shí)序仿真和功能驗(yàn)證。
2019-06-02 10:45:314182

如何使用FPGA進(jìn)行CAN控制器軟的設(shè)計(jì)與實(shí)現(xiàn)

和Altera 公司部分FPGA 上的資源利用和性能情況。此外,基于SOPC技術(shù)將處理器軟和CAN 控制器軟集成在單片FPGA 中,構(gòu)建了一種新型的CAN 總線系統(tǒng),并在該系統(tǒng)中完成了對(duì)控制器軟的測(cè)試驗(yàn)證。
2019-07-19 17:48:4127

FPGA的用途以及它與CPLD的不同之處

FPGA/CPLD能完成任何數(shù)字器件的功能,上至高性能CPU,下至簡(jiǎn)單的74電路,都可以FPGA/CPLD來(lái)實(shí)現(xiàn)。
2020-01-20 09:29:004186

使用一個(gè)基于FPGA平臺(tái)實(shí)現(xiàn)不同工業(yè)以太網(wǎng)協(xié)議的設(shè)計(jì)方法

對(duì)于速度和實(shí)時(shí)性能要求非常高的協(xié)議,在硬件中以專用協(xié)議MAC的形式實(shí)現(xiàn)實(shí)時(shí)功能。而協(xié)議的其他功能由運(yùn)行在嵌入式處理器中的軟件堆棧來(lái)完成,這些處理器可以是在 Cyclone III FPGA實(shí)現(xiàn)的Nios II軟處理器。
2020-07-21 17:39:002245

FPGA實(shí)現(xiàn)基于Vivado的BRAM IP的使用

的使用。 ? ? BRAM是FPGA定制的RAM資源,有著較大的存儲(chǔ)空間,且在日常的工程中使用較為頻繁。BRAM以陣列的方式排布于FPGA的內(nèi)部,是FPGA實(shí)現(xiàn)各種存儲(chǔ)功能的主要部分,是真正的雙讀/寫端口的同步的RAM
2020-12-29 15:59:3913270

內(nèi)嵌ARMFPGA技術(shù)在星敏感器中的應(yīng)用

的研究 ,并給出具體實(shí)現(xiàn) ,包括EPXA10的FPGA部分實(shí)現(xiàn)了CMOS圖像傳感器的驅(qū)動(dòng)和對(duì)星圖的預(yù)處理 -閾值分割 ,EPXA10的ARM部分完成了星圖的星點(diǎn)定位算法———改進(jìn)的 4連通域成分貫
2021-03-31 15:22:007

FPGA_ASIC-MACFPGA中的高效實(shí)現(xiàn)

FPGA_ASIC-MACFPGA中的高效實(shí)現(xiàn)(理士電源技術(shù)有限公司)-該文檔為FPGA_ASIC-MACFPGA中的高效實(shí)現(xiàn)講解文檔,是一份很不錯(cuò)的參考資料,具有較高參考價(jià)值,感興趣的可以下載看看………………
2021-08-04 19:03:138

基于完全服務(wù)輪詢機(jī)制MAC協(xié)議的FPGA設(shè)計(jì)

基于完全服務(wù)輪詢機(jī)制MAC協(xié)議的FPGA設(shè)計(jì)(通信電源技術(shù)雜志訂閱)-該文檔為基于完全服務(wù)輪詢機(jī)制MAC協(xié)議的FPGA設(shè)計(jì)講解文檔,是一份還算不錯(cuò)的參考文檔,感興趣的可以下載看看,,,,,,,,,,,,,,,,,
2021-09-27 15:15:592

ESP32雙CPU,利用0實(shí)現(xiàn)藍(lán)牙打印機(jī)打印,1完成常規(guī)控制

來(lái)實(shí)現(xiàn)ESP32的藍(lán)牙打印機(jī)打印目的程序編制總結(jié)目的開(kāi)發(fā)一個(gè)儀表,在使用過(guò)程中發(fā)現(xiàn)用ESP32控制打印機(jī)和主控制有沖突,會(huì)造成數(shù)據(jù)采集流程慢。而控制藍(lán)牙打印的過(guò)程需要回調(diào)函數(shù),速度比較慢
2021-11-30 17:51:0414

FPGA 系統(tǒng)中的處理器們(二):軟,可殺雞亦可屠龍?

在前文中,我們了解到兩種 FPGA 嵌入式處理器方案:軟與硬核。本文將展開(kāi)討論軟在一個(gè)基于 FPGA 通信系統(tǒng)中的應(yīng)用。軟,由 FPGA...
2022-02-07 10:07:434

FPGA搭建一個(gè)STM32內(nèi)核?

為了更快的完成FPGA實(shí)現(xiàn)ARM Cortex-M3軟,一些必要的基礎(chǔ)知識(shí)還是要有的!
2023-03-20 10:11:023855

fpga ip是什么 常用fpga芯片的型號(hào)

 FPGA IP(Intellectual Property core)是指在可編程邏輯器件(Field-Programmable Gate Array,FPGA)中使用的可復(fù)用的設(shè)計(jì)模塊或功能片段。它們是預(yù)先編寫好的硬件設(shè)計(jì)代碼,可以在FPGA芯片上實(shí)現(xiàn)特定的功能。
2023-07-03 17:13:288969

學(xué)習(xí)FPGA新IP的正確打開(kāi)方式

FPGA開(kāi)發(fā)過(guò)程中,利用各種IP,可以快速完成功能開(kāi)發(fā),不需要花費(fèi)大量時(shí)間重復(fù)造輪子。
2023-08-07 15:43:191992

TMS320LF2407和FPGA實(shí)現(xiàn)電能監(jiān)測(cè)

電子發(fā)燒友網(wǎng)站提供《TMS320LF2407和FPGA實(shí)現(xiàn)電能監(jiān)測(cè).pdf》資料免費(fèi)下載
2023-11-17 14:54:430

FPGA實(shí)現(xiàn)基于Vivado的BRAM IP的使用

定制的RAM資源,有著較大的存儲(chǔ)空間,且在日常的工程中使用較為頻繁。BRAM以陣列的方式排布于FPGA的內(nèi)部,是FPGA實(shí)現(xiàn)各種存儲(chǔ)功能的主要部分,是真正的雙讀/寫端口的同步的RAM。 本片
2023-12-05 15:05:023291

分享幾個(gè)FPGA實(shí)現(xiàn)的小型神經(jīng)網(wǎng)絡(luò)

今天我們分享幾個(gè)FPGA實(shí)現(xiàn)的小型神經(jīng)網(wǎng)絡(luò),側(cè)重應(yīng)用。
2024-07-24 09:30:162389

已全部加載完成