? 電子發(fā)燒友網(wǎng)報道(文/黃晶晶)近日,根據(jù)市場研究機構(gòu)PassMark對于服務(wù)器CPU 市場占有率調(diào)查的數(shù)據(jù)顯示,截至2025年一季度AMD 在服務(wù)器CPU 市場市占率首次達到50%,與競爭對手
2025-08-11 03:20:00
10152 
AMD 推出 AMD EPYC(霄龍)嵌入式 2005 系列處理器正是為了滿足這些不斷演進的需求。該系列處理器以小巧的 BGA(球柵陣列)封裝,為需要全天候( 24/7 )運行的網(wǎng)絡(luò)、存儲和工業(yè)基礎(chǔ)設(shè)施系統(tǒng)提供高性能、高能效以及先進的可靠性與安全性。
2025-12-17 09:53:20
35874 
AMD Alveo MA35D加速器:開啟大規(guī)模交互式流媒體新時代 在當(dāng)今全球視頻市場被直播主導(dǎo)的背景下,低延遲應(yīng)用不斷涌現(xiàn),對基礎(chǔ)設(shè)施和視頻處理技術(shù)的成本結(jié)構(gòu)及部署策略產(chǎn)生了深遠影響。AMD推出
2025-12-15 14:35:12
155 AMD UltraScale架構(gòu):高性能FPGA與SoC的技術(shù)剖析 在當(dāng)今的電子設(shè)計領(lǐng)域,高性能FPGA和MPSoC/RFSoC的需求日益增長。AMD的UltraScale架構(gòu)憑借其創(chuàng)新的技術(shù)和卓越
2025-12-15 14:35:09
244 探索AMD Kria K24 SOM:高性能嵌入式平臺的卓越之選 在嵌入式系統(tǒng)設(shè)計領(lǐng)域,不斷追求高性能、高集成度和靈活性是工程師們的目標(biāo)。AMD Kria K24 SOM
2025-12-15 14:35:02
194 在數(shù)據(jù)中心布線系統(tǒng)走線方式時,很多朋友比較關(guān)心的是上走線好,還是下走線好?這個問題一直都有討論,尤其是剛從事機房施工的朋友,都有此一問。本期我們來總結(jié)下。為什么要討論這個問題呢?因為對于布線系統(tǒng)如果
2025-12-15 11:21:30
268 
AMD Vitis統(tǒng)一軟件平臺 2025.2 版現(xiàn)已推出,此版本為使用 AMD Versal AI Engine 的高性能 DSP 應(yīng)用提供了更出色的設(shè)計環(huán)境,還增強了仿真功能以加快復(fù)雜設(shè)計。
2025-12-12 15:06:00
512 工程師在設(shè)計的時候,很容易忽略走線寬度的問題,因為在數(shù)字設(shè)計時,走線寬度不在 考慮范圍里面。通常情況下,都會嘗試用最小的線寬去設(shè)計走線,這時,在大電流時,將會導(dǎo)致很嚴重的問題。下面的公式用于計算線寬
2025-12-09 15:54:21
479 
,性能可能受到多方面影響,應(yīng)嘗試更換不同批次或品牌的晶振,排除晶振自身問題;
4、電容調(diào)整
若電容容值或品質(zhì)不佳,可能導(dǎo)致晶振不起振,根據(jù)晶振的使用說明,調(diào)整電容容值或更換電容,以此改善晶振性能
2025-11-26 06:28:44
AMD 與 STRADVISION 將在 2026 年國際消費電子展( CES 2026 )上發(fā)布基于第二代 AMD Versal AI Edge VEK385 平臺運行的 STRADVISION MultiVision 感知軟件,展示 AI 賦能的可擴展汽車視覺。
2025-11-24 09:56:59
455 PCB板布線錯誤;單片機質(zhì)量有問題;晶振質(zhì)量有問題;負載電容或匹配電容與晶振不匹配或者電容質(zhì)量有問題;PCB板受潮,導(dǎo)致阻抗失配而不能起振;晶振電路的走線過長;晶振兩腳之間有走線;外圍電路
2025-11-21 15:37:54
6343 
高速先生成員--黃剛
一些通用的PCB設(shè)計經(jīng)驗以及高速信號理論,都告訴我們PCB上的信號最好都以地平面為參考,尤其是高速走線,建議上下參考平面都是地平面是最好的方法。但是產(chǎn)品類型千千萬萬,導(dǎo)致疊層
2025-11-11 17:46:12
雖然我看到過DDR的
走線參考電源平面也能調(diào)試成功的案例,但是依然不妨礙我還想問:到底DDR
走線能不能參考電源層?。?/div>
2025-11-11 17:44:20
627 
AMD Vitis AI 5.1全新發(fā)布——新增了對 AMD Versal AI Edge 系列神經(jīng)網(wǎng)絡(luò)處理單元( NPU )的支持。Vitis AI 包含優(yōu)化的 NPU IP、模型編譯工具和部署 API,可在嵌入式平臺上實現(xiàn)可擴展的高性能推理。
2025-11-08 09:24:46
1133 判斷電能質(zhì)量在線監(jiān)測裝置的備用鏈路是否正常,核心是通過 狀態(tài)可視化查看、信號與參數(shù)檢測、功能模擬測試、數(shù)據(jù)連續(xù)性驗證 四個維度,結(jié)合設(shè)備自帶工具和外部輔助手段,全面驗證 “鏈路就緒、切換有效、數(shù)據(jù)不
2025-11-06 16:34:46
1126 高速信號鏈路的性能,不取決于單一環(huán)節(jié),而是“芯片 + PCB + 極細同軸線束”三者的整體匹配;芯片是信號的源,PCB 是高速通道,線束是關(guān)鍵橋梁;三者只有協(xié)同優(yōu)化,才能實現(xiàn)高速、低誤碼、高可靠的傳輸系統(tǒng);任何一個環(huán)節(jié)忽視,都可能讓整個鏈路的性能大打折扣。
2025-11-03 18:48:33
1494 
AMD Vitis AI 5.1全新發(fā)布——新增了對 AMD Versal AI Edge 系列神經(jīng)網(wǎng)絡(luò)處理單元 (NPU) 的支持。Vitis AI 包含優(yōu)化的 NPU IP、模型編譯工具和部署 API,可在嵌入式平臺上實現(xiàn)可擴展的高性能推理。
2025-10-31 12:46:31
647 本文提供有關(guān) AMD Versal 自適應(yīng) SoC 內(nèi)置自校準 (BISC) 工作方式的詳細信息。此外還詳述了 Versal 的異步模式及其對 BISC 的影響。
2025-10-21 08:18:00
4027 【EMC技術(shù)案例】芯片下方電源走線導(dǎo)致ESD測試Fail案例
2025-10-20 17:02:22
547 
RTC從board文件系統(tǒng)時鐘初始化到drv_rtc文件rt_rtc_control,仿真RTC時鐘在走,全速后RTC不走;直接上電RTC也不走,一般什么原因呢?
2025-10-14 06:37:33
飛凌嵌入式FET153-S核心板配備3路千兆以太網(wǎng)接口、2路CAN-FD接口和Local Bus,支持高吞吐量網(wǎng)絡(luò)連接,滿足復(fù)雜數(shù)據(jù)驅(qū)動型應(yīng)用需求。此外,T153處理器還提供10路UART、24路GPADC、6路TWI接口、30路PWM等接口,這些接口為多樣化應(yīng)用提供靈活性。
2025-10-10 11:40:54
2217 
我們還將帶您了解在 AMD Zynq UltraScale+ MPSoC 開發(fā)板與 AMD Versal 自適應(yīng) SoC 開發(fā)板上使用 IP integrator 時,兩種設(shè)計流程之間存在的差異。
2025-10-07 13:02:00
1944 
致鈦tiplus7100 為什么不走pcie4.0傳輸模式
華為matebook14s更換固態(tài)致鈦tiplus7100為什么 用的是pcie 3.0傳輸模式 而不是4.0
2025-09-29 01:20:10
【EMC技術(shù)案例】共模電感與電源模塊之間PCB走線導(dǎo)致RE超標(biāo)案例
2025-09-28 15:05:04
566 
AMD 正在邊緣 AI 領(lǐng)域開拓創(chuàng)新,并為可能實現(xiàn)的目標(biāo)設(shè)定標(biāo)準。
2025-09-25 16:55:01
794 隨著 AMD Spartan UltraScale+ 系列現(xiàn)已投入量產(chǎn),解鎖其功能集的最快途徑便是采用最新 AMD Vivado 工具版本( 2025.1 或更高版本)和全新操作指南資源。該集
2025-09-23 09:15:55
1390 
許多硬件問題只有在整個集成系統(tǒng)實時運行的過程中才會顯現(xiàn)出來。AMD Vivado ChipScope 提供了一套完整的調(diào)試流程,可在系統(tǒng)運行期間最大限度提升對可編程邏輯的觀測能力,助力設(shè)計調(diào)試。
2025-09-05 17:08:41
1023 在無人機配送領(lǐng)域,離軸技術(shù)就像一顆 “智慧大腦”,憑借獨特設(shè)計讓無人機在復(fù)雜環(huán)境中精準穿梭。它的核心秘訣藏在硬件、算法和響應(yīng)速度三大方面。
硬件上,離軸技術(shù)不走尋常路。昆泰芯 KTM59 系列磁
2025-09-05 16:32:50
本文要點在進行時序等長布線操作的時候,在布線操作的時候不管你是走蛇形線還是走折線,約束管理器會自動幫你計算長度、標(biāo)偏差,通過精確控制走線長度,來實現(xiàn)信號的時序匹配。約束設(shè)計就是一套精準的導(dǎo)航系統(tǒng)
2025-09-05 15:19:22
1033 
藥典4206 不溶性微粒檢測儀適用于多種注射液包裝及醫(yī)療器械的不溶性微粒含量及大小測試,包括塑料瓶、輸液袋、輸液器、膠塞、注射器及其包裝等。這些產(chǎn)品在生產(chǎn)過程中,可能因各種原因引入不溶性
2025-09-04 15:03:36
在電子電路和電氣系統(tǒng)中,電壓測量是基礎(chǔ)且關(guān)鍵的操作。然而,在“雙路不共地”的特殊情況下,常規(guī)測量方法可能會失效,甚至可能損壞設(shè)備或引發(fā)安全問題。本文將從基礎(chǔ)概念出發(fā),深入探討雙路不共地系統(tǒng)的特性
2025-08-25 10:48:48
874 
AMD 2025.1 版嵌入式軟件和工具是面向新一代嵌入式系統(tǒng)開發(fā)而打造的綜合平臺,全面加速概念構(gòu)想到部署落地。
2025-08-15 15:32:53
1129 新思科技同時提供涵蓋系統(tǒng)設(shè)計、驗證與確認的全套解決方案,包括架構(gòu)探索、早期軟件開發(fā)以及軟硬件系統(tǒng)驗證和確認等工具。這些工具和技術(shù)發(fā)揮著關(guān)鍵作用,能夠支持AMD等客戶在先進芯片開發(fā)中實施(他們的)創(chuàng)新理念。
2025-08-11 16:20:55
1799 在本篇文章我們將學(xué)習(xí)如何在 AMD Vitis Unified 2024.2 中連接到 QEMU。 這是本系列的第 2 篇博文。要了解如何設(shè)置和使用 QEMU + 協(xié)同仿真,請參閱開發(fā)者分享|在 AMD Versal 自適應(yīng) SoC 上使用簡單的 QEMU + 協(xié)同仿真示例。
2025-08-06 17:24:19
1637 
一前言在電子設(shè)備中,隨著電路集成度不斷提高以及工作頻率持續(xù)上升,電磁兼容性(EMC)成為關(guān)鍵問題。信號走線作為電路中信號傳輸?shù)耐ǖ?,其長度對輻射發(fā)射有著顯著影響,這不僅關(guān)系到設(shè)備自身的穩(wěn)定運行,還關(guān)
2025-08-05 11:33:56
765 
英特爾持平,這意味著AMD服務(wù)器CPU市場份額追上英特爾;終結(jié)了英特爾數(shù)十年來著服務(wù)器CPU市場的主導(dǎo)地位。 統(tǒng)計分析數(shù)據(jù)顯示在2014-2019年期間,AMD的市場份額很低,英特爾的市場份額則幾乎逼近100%。 從2020年開始AMD增長迅猛,AMD的市場份額一路迅速增長,一度達到了15%左右,
2025-07-25 14:41:33
933 
AMD Power Design Manager 2025.1 版(PDM)現(xiàn)已推出——增加了對第二代 AMD Versal AI Edge 和 第二代 Versal Prime 系列的支持,并支持已量產(chǎn)的 AMD Spartan UltraScale+ 系列。
2025-07-09 14:33:00
983 本文講述了AMD UltraScale /UltraScale+ FPGA 原生模式下,異步模式與同步模式的對比及其對時鐘設(shè)置的影響。
2025-07-07 13:47:34
1494 全新 AMD Vitis 統(tǒng)一軟件平臺 2025.1 版正式上線!此最新版本為使用 AMD Versal AI 引擎的高性能 DSP 應(yīng)用提供了改進后的設(shè)計環(huán)境。
2025-06-24 11:44:56
1589 這篇文章在開發(fā)者分享|AMD Vitis HLS 系列 1 - AMD Vivado IP 流程(Vitis 傳統(tǒng) IDE) 的基礎(chǔ)上撰寫,但使用的是 AMD Vitis Unified IDE,而不是之前傳統(tǒng)版本的 Vitis HLS。
2025-06-20 10:06:15
2067 
Versal是AMD 7nm的SoC高端器件,不僅擁有比16nm性能更強的邏輯性能,并且其PS系統(tǒng)中的CPM PCIe也較上一代MPSoC PS硬核PCIe單元強大得多。本節(jié)將基于AMD官方開發(fā)板展示如何快速部署PCIe5x8及DMA功能。
2025-06-19 09:44:29
1617 
高 I/O、低功耗及先進的安全功能,適用于成本敏感型邊緣應(yīng)用 AMD 很高興宣布,Spartan UltraScale+ 成本優(yōu)化型系列的首批器件現(xiàn)已投入量產(chǎn)! 三款最小型的器件——SU10P
2025-06-18 10:32:23
2126 
AMD Vivado Design Suite 2025.1 現(xiàn)已推出,支持 AMD Spartan UltraScale+ 和新一代 Versal 器件。這一最新版本還新增了多項功能,可顯著提升 Versal SSIT 器件的 FMAX 值,并對所有系列產(chǎn)品在 IP 集成和功能驗證方面的易用性進行了改進。
2025-06-16 15:16:04
1342 本文逐步演示了如何使用 AMD Vitis HLS 來創(chuàng)建一個 HLS IP,通過 AXI4 接口從存儲器讀取數(shù)據(jù)、執(zhí)行簡單的數(shù)學(xué)運算,然后將數(shù)據(jù)寫回存儲器。接著會在 AMD Vivado Design Suite 設(shè)計中使用此 HLS IP,并使用嵌入式 Vitis 應(yīng)用控制此 HLS IP。
2025-06-13 09:50:11
1442 
AD7792電流源輸出在走線時,如果走線過長,且走線很細10mil,會導(dǎo)致電流源大小衰減嗎?
2025-06-11 07:22:55
高速先生成員--黃剛
前幾篇文章中,Chris一直在圍毆高速設(shè)計中的過孔優(yōu)化,粉絲們直呼很難,過孔孔徑要做多大,過孔的反焊盤要避讓多少,過孔的焊盤又要縮小到哪個尺寸,不仿真真的是搞不贏。這個情況還
2025-06-09 14:34:00
電子發(fā)燒友原創(chuàng) 章鷹 6月6日,美國芯片大廠AMD宣布收購加拿大AI推理芯片公司Untether AI。這是AMD公司在短短八天之內(nèi)完成的第三筆收購。Untether AI即日起將終止對旗下
2025-06-08 07:01:00
6000 
網(wǎng)絡(luò)世界“臥虎藏龍”,除了那些正兒八經(jīng)的程序員,還有一些 “不走尋常路”的勒索者,而他們所發(fā)起的這些奇葩勒索事件往往因其獨特的手法、離奇的情節(jié)或荒誕的背景,成為網(wǎng)絡(luò)安全領(lǐng)域中令人啼笑皆非卻又發(fā)人深省的注腳。
2025-06-06 15:29:28
790 在PCB設(shè)計中,走線命令是頻繁使用的功能之一。執(zhí)行走線命令后,通常會在Options面板中顯示線寬、層、角度等設(shè)置選項,用于調(diào)整走線參數(shù)。然而,有時執(zhí)行走線命令后,Options面板中可能沒有顯示這些設(shè)置區(qū)域,如圖1所示,該如何解決?
2025-06-05 09:30:30
1662 
近日,AMD公司宣布,已完成對硅光子初創(chuàng)企業(yè)Enosemi的收購,但是具體金額未被披露;AMD的此次收購Enosemi旨在推動光子學(xué)與共封裝光學(xué)(CPO)技術(shù)的發(fā)展,瞄準AI芯片互連技術(shù),AMD
2025-06-04 16:38:27
1152 光纖走暗線確實存在拉斷的風(fēng)險,但風(fēng)險程度取決于施工工藝、材料選擇及后續(xù)維護措施。以下為具體分析: 一、光纖走暗線的潛在風(fēng)險 施工拉扯損傷 暗線施工需在墻體或地面開槽,若操作不當(dāng)(如暴力拉扯、過度彎折
2025-06-03 10:19:35
1297 你的產(chǎn)品明明設(shè)計得很好,為什么一做EMC測試就失?。坷酌瓻MC小哥教大家4個超實用的EMC設(shè)計技巧四不口訣,幫你避開常見的坑! 準則 1:讓電流“走捷徑”,不繞遠路 核心邏輯 :高頻電流走 “電感
2025-05-28 16:50:27
562 
近日,Rightware宣布與AMD展開合作,共同打造開創(chuàng)性的、匯聚了行業(yè)領(lǐng)先設(shè)計效果及功能的參考設(shè)計,成為未來汽車人機交互界面(HMI)的新標(biāo)準。
2025-05-21 15:20:22
983 本文講述了如何使用 One Spin 檢查 AMD Vivado Design Suite Synth 的結(jié)果(以 Vivado 2024.2 為例)。
2025-05-19 14:22:26
1111 
2025 AMD中國AI應(yīng)用創(chuàng)新聯(lián)盟(夏季)論壇暨Windows 11 AI+ PC生態(tài)產(chǎn)品體驗會圓滿舉行 2025年,AI與PC融合的熱潮持續(xù)升溫。 從AMD銳龍AI MAX+ 395成為世界首款
2025-05-16 14:35:45
687 
代號為“Venice”的新一代AMD EPYC CPU是首款基于臺積電新一代N2制程的高性能計算產(chǎn)品。 ? AMD表示,其代號為“Venice”的新一代AMD EPYC?處理器是業(yè)界首款完成流片并
2025-05-06 14:46:20
635 
機柜配線架的走線方式是網(wǎng)絡(luò)布線工程中的關(guān)鍵環(huán)節(jié),直接影響機房管理效率、設(shè)備散熱性能和后期維護便利性。合理的走線設(shè)計需要兼顧功能性、美觀性和可擴展性,以下從規(guī)劃原則、走線方式分類、具體實施要點三方面
2025-04-28 10:44:40
1647 
一個很好的pcb過孔走線等計算小軟體*附件:Saturn_PCB_Toolkit_V8.31_Setup.zip
2025-03-27 16:19:52
,為企業(yè)帶來三大 核心價值 : 高性能運算與超高速數(shù)據(jù)傳輸 采用 AMD KINTEX UltraScale XCKU115 和 4 路 40G QSFP+ 光纖接口,整體帶寬達 160Gbps,提供
2025-03-20 09:47:10
1206 
,也幾乎成為衡量布線好壞的標(biāo)準之一,那么直角走線究竟會對信號傳輸產(chǎn)生多大的影響呢?從原理上說,直角走線會使傳輸線的線寬發(fā)生變化,造成阻抗的不連續(xù)。其實不光是直角走線,頓角,銳角走線都可能會造成阻抗變化
2025-03-13 11:35:03
AMD(超威,納斯達克股票代碼:AMD )今日宣布推出第五代 AMD EPYC(霄龍)嵌入式處理器,擴展其 x86 嵌入式處理器產(chǎn)品組合。
2025-03-12 17:08:22
1456 4芯光纜并不意味著可以直接走4路網(wǎng)絡(luò)。光纜的芯數(shù)主要指的是光纜內(nèi)部光纖的數(shù)量,而光纖則是用來傳輸光信號的媒介。在光纜中,每一根光纖都可以獨立地傳輸一路光信號,因此理論上4芯光纜可以支持4路光信號
2025-03-12 11:01:44
1147 對于雜散光分析,通常會使用“高級光線追跡”對話框,并選擇“創(chuàng)建/使用光線歷史文件”和“確定光路”選項。下面是對這兩個選項的簡要解釋。
確定光線路徑
選擇此選項會使得FRED存儲所有光路信息。這允許
2025-03-07 08:55:51
%的線間電場不互相干擾,稱為3W規(guī)則。
b) 竄擾控制:串?dāng)_(CrossTalk)是指PCB上不同網(wǎng)絡(luò)之間因較長的平行布線引起的相互干擾,主要是由于平行線間的分布電容和分布電感的作用。克服串?dāng)_的主要措施
2025-03-06 13:53:15
在近日于珠海舉辦的AMD新一代Radeon RX 9070系列顯卡發(fā)布會后,AMD GPU技術(shù)與工程研發(fā)副總裁王啟尚接受了我們的專訪。在本次交談中,他詳細分享了RDNA 4架構(gòu)的設(shè)計理念、FSR 4
2025-03-06 11:19:17
754 
一站式PCBA智造廠家今天為大家講講PCB設(shè)計中的走線寬度如何計算?PCB設(shè)計走線寬度計算的原理和方法。在PCB設(shè)計過程中,走線寬度的計算和合理的布局是確保電路功能性、可靠性和可制造性的關(guān)鍵環(huán)節(jié)
2025-03-06 09:25:30
1415 
板卡:自制DLP4710,2片3479, 搭配 3005
狀態(tài):連接光機,排線和LED線均已檢查連接準確,單片機已燒寫程序,
問題:連接GUI軟件狀態(tài)顯示正常,但是光機不工作,開機后不投影,切換
2025-02-28 06:12:06
本文檔涵蓋了如何驅(qū)動 AMD Vivado Design Suite 來分析和改善您的設(shè)計。
2025-02-19 11:22:26
989 
如圖所示,在DLP4710EVM-LC的原理圖中,外部投圖模式(RGB888)的PCLK信號先通過緩沖器做緩沖,然后再輸出兩路PCLK_M和PCLK_S時鐘信號分別進入主從DLPC3479中
2025-02-19 06:08:22
,說回正題吧。下面我們舉一個例子來體會一下射頻信號的設(shè)計卷度。下面的某個我們合作客戶的射頻項目,鏈路中含有各種衰減、放大、匹配、開關(guān)鏈路,通過表層走線進行連接,實現(xiàn)最終的功能。鏈路工作的頻率超過
2025-02-17 14:41:29
近日,AMD與谷歌聯(lián)合公開披露了一個在2024年9月發(fā)現(xiàn)的關(guān)鍵微碼漏洞,該漏洞主要存在于AMD的Zen 1至Zen 4系列CPU中,特別是針對服務(wù)器/企業(yè)級平臺的EPYC CPU。 這一漏洞被編號
2025-02-08 14:28:39
848 AMD公司近日公布了其2024年第四季度及全年的財務(wù)業(yè)績,這份成績單無疑為業(yè)界帶來了一份驚喜。正如市場預(yù)期,AMD憑借其客戶端和數(shù)據(jù)中心CPU的強勁市場表現(xiàn),交出了一份令人矚目的財務(wù)報告。 在過
2025-02-07 16:51:49
998 AMD董事長兼CEO蘇姿豐近期發(fā)表觀點,指出AI領(lǐng)域近期取得了一系列新突破,這些突破無一不伴隨著對新型計算能力的巨大需求。這一趨勢為AMD在整個業(yè)務(wù)領(lǐng)域創(chuàng)造了前所未有的增長機會。 蘇姿豐特別
2025-02-07 14:20:02
659 將普通的一路電壓測量,兩路電流測量芯片,應(yīng)用在3路電壓測量上。
2025-02-06 09:25:10
717 
畫面的不連續(xù)。TVP5146M2怎么設(shè)置才能實現(xiàn)四路視頻同時采集,要CIF格式就行了,謝謝了,幫幫忙,這個設(shè)備崔的太急了 !
2025-02-06 08:04:54
一路輸出10MA,另一路輸出4MA,但是實際上兩路輸出都是10MA,即使我第二路不接單片機,完全沒有SWIF信號,也會有電流輸出,并且和第一路的電流一樣,是不是DAC161P997不能夠多路輸出,每個DAC161P997只能使用單獨的電源供電?這個問題調(diào)試了好久,萬急!?。。。。。。。。。?!
2025-02-06 07:19:59
領(lǐng)益制造近期成功躋身AMD供應(yīng)鏈的核心位置,標(biāo)志著雙方合作邁上了新臺階。作為AMD的重要合作伙伴,領(lǐng)益制造將在不同系列的產(chǎn)品項目上展開深度合作,共同推動高效能散熱領(lǐng)域的發(fā)展。
2025-02-05 16:07:48
1153 近日,AMD正式公布了其2024財年第四季度的財務(wù)報告。數(shù)據(jù)顯示,AMD在該季度的營收達到了76.58億美元,實現(xiàn)了顯著的同比增長和環(huán)比增長。 與2023年同期的61.68億美元相比,AMD第四季度
2025-02-05 15:10:57
850 AMD近日宣布了一項重要的技術(shù)進展,即將全新的DeepSeek-V3模型成功集成到其旗艦級GPU產(chǎn)品——Instinct MI300X上。這一舉措標(biāo)志著AMD在人工智能推理領(lǐng)域邁出了堅實的一步
2025-02-05 13:58:54
819 在高速數(shù)字電路設(shè)計中,信號完整性(SI)是確保系統(tǒng)性能和可靠性的核心要素。高速信號線的走線規(guī)則對于維持信號質(zhì)量、減少噪聲干擾以及優(yōu)化時序性能至關(guān)重要。本文將深入探討高速信號線走線的關(guān)鍵規(guī)則,旨在為工程師提供全面的設(shè)計指導(dǎo)和實踐建議。
2025-01-30 16:02:00
2427 在高速數(shù)字電路設(shè)計中,信號走線的長度是一個至關(guān)重要的考量因素。隨著數(shù)據(jù)傳輸速率的不斷提升,信號完整性、時序準確性和系統(tǒng)可靠性等方面的挑戰(zhàn)也隨之增加。本文將深入探討高速信號走線長度優(yōu)化的重要性,解析為何在高速電路中,走線越短通常越有利,并提供相關(guān)的技術(shù)背景和設(shè)計指導(dǎo)。
2025-01-30 15:56:00
1524 移動電源(充電寶)不亮燈且不充電的問題可能由多種因素導(dǎo)致,以下是對可能原因及相應(yīng)解決方法的詳細分析:
2025-01-27 16:25:00
16952 在CES 2025上,AMD展示了“RDNA 4”架構(gòu)的Radeon RX 9000系列顯卡,但發(fā)售時間定在今年3月。AMD公司副總裁兼客戶渠道業(yè)務(wù)總經(jīng)理David McAfee對此做出
2025-01-23 17:48:32
1150 在 AMD Vivado Design Suite 2024.2 版本中,Advanced Flow 自動為所有 AMD Versal 自適應(yīng) SoC 器件啟用。請注意,Advanced Flow
2025-01-23 09:33:32
1440 
在最新發(fā)布的 AMD Vivado Design Suite 2024.2 中,引入的新特性之一是啟用了僅適用于 AMD Versal 自適應(yīng) SoC 器件的 Advanced Flow 布局布線
2025-01-17 10:09:27
1251 
如題,我如果只用1路剩下的三路怎么處理?懸空還是怎樣?四路我選任意一路作為IN,沒有區(qū)別吧?我不需要推薦TVP5150 。謝謝。
2025-01-17 08:33:21
近日,根據(jù)Puget Systems最新發(fā)布的統(tǒng)計數(shù)據(jù),AMD處理器在2024年第四季度取得了顯著的市場突破。數(shù)據(jù)顯示,該季度AMD處理器的總訂單銷量占比達到了55%,這一成績標(biāo)志著AMD自2022
2025-01-13 10:38:42
1038 荷蘭政府正在積極尋求與全球領(lǐng)先的科技公司英偉達和AMD的合作,共同推動荷蘭人工智能設(shè)施的建設(shè)與發(fā)展。 據(jù)荷蘭政府官方網(wǎng)站的消息,荷蘭經(jīng)濟事務(wù)大臣迪爾克·貝爾亞爾茨于近日對美國硅谷進行了訪問,期間
2025-01-10 13:36:18
1060
我將ADS1256配置成4路差分采樣,分別為AI0和AI1、AI2和AI3、AI4和AI5、AI6和AI7,當(dāng)把采樣程序設(shè)置成每一路單獨采樣時都沒問題,但當(dāng)設(shè)置為四路循環(huán)采樣時(采樣順序用的是樣本
2025-01-10 08:38:55
由于篇幅有限,本文僅選取部分內(nèi)容進行分享。 Vitis 簡介 AMD Vitis 工具套件包含多種設(shè)計技術(shù),用于開發(fā)以 AMD 器件(例如,AMD Versal 自適應(yīng) SoC 器件、AMD
2025-01-08 09:33:56
2234 
例如,驅(qū)動器內(nèi)阻為20歐,理論上采用驅(qū)動端串聯(lián)30歐電阻,與50歐特征阻抗的傳輸線進行匹配,但是從驅(qū)動端到串聯(lián)電阻之間的這一段走線應(yīng)該走成多少阻抗呢?
2025-01-08 07:28:26
ADS8688八路自動巡檢,所有通道模擬前端都開啟,不使用的通道可不可以懸空不接?在不接的情況下,讀出懸空端電壓是2.55V左右(在量程0~5V情況下),能不能讓懸空電壓是0V???
2025-01-06 08:25:36
評論