通常來(lái)講,“一個(gè)好漢三個(gè)幫”,一個(gè)完整的嵌入式系統(tǒng)中由單獨(dú)一個(gè)FPGA使用的情況較少。##系統(tǒng)架構(gòu)確定,下一步就是FPGA與各組成器件之間互聯(lián)的問(wèn)題了。
2015-05-12 13:41:18
3497 ( Intellectual Property)的形式集成到FPGA中,實(shí)現(xiàn)集成度更高的嵌入式系統(tǒng)。 Virtex-4系列FPGA是由Xilinx公司推出的包含多個(gè)面向特定領(lǐng)域平臺(tái)的FPGA產(chǎn)品
2017-12-02 07:19:00
8199 
現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)技術(shù)不斷呈現(xiàn)增長(zhǎng)勢(shì)頭,預(yù)計(jì)到2013年1全球FPGA市場(chǎng)將增長(zhǎng)至35億美元。 1984年Xilinx剛剛創(chuàng)造出FPGA時(shí),它還是簡(jiǎn)單的膠合邏輯芯片,而如今在信號(hào)處理和控制應(yīng)用中,它已經(jīng)取代了自定制專用集成電路(ASIC)和處理器。 這項(xiàng)技術(shù)的成功之處到底在哪里?
2019-10-15 06:43:45
二十一世紀(jì)最具決定性的集成電路技術(shù)就是現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA),而傳統(tǒng)門(mén)陣列和結(jié)構(gòu)陣列技術(shù)將退居到特殊的大批量應(yīng)用。無(wú)論是用來(lái)完成關(guān)鍵功能還是直接作為系統(tǒng)核心,今天的FPGA所提供的性能、成本
2019-08-13 07:48:48
,專用的Hard IP Core等,這些模塊也能等效出一定規(guī)模的系統(tǒng)門(mén),所以簡(jiǎn)單科學(xué)的方法是用器件的Register或LUT的數(shù)量衡量。 3.嵌入式塊RAM 目前大多數(shù)FPGA都有內(nèi)嵌的塊RAM
2016-09-18 11:15:11
多種形式。集成電路技術(shù)包括芯片制造技術(shù)與設(shè)計(jì)技術(shù),主要體現(xiàn)在加工設(shè)備,加工工藝,封裝測(cè)試,批量生產(chǎn)及設(shè)計(jì)創(chuàng)新的能力上。ASIC即專用集成電路,是指應(yīng)特定用戶要求和特定電子系統(tǒng)的需要而設(shè)計(jì)、制造的集成電路。在
2023-02-23 15:24:55
解決方案需要的電路板空間低10%。第三,集成器件需要的外部組件少于分立解決方案,這進(jìn)一步減小了整體尺寸和成本。減少物料清單(BOM)器件數(shù)量可以提高可靠性。 因此,在設(shè)計(jì)需要多個(gè)電源軌的系統(tǒng)時(shí),尤其是在需要FPGA或SoC電源的應(yīng)用中,請(qǐng)考慮集成柔性功率器件。
2017-04-01 15:38:45
通過(guò)一個(gè)例子來(lái)說(shuō)明使用集成的柔性功率器件的好處。設(shè)想設(shè)計(jì)為由SoC或FPGA控制的無(wú)人機(jī)設(shè)計(jì)電源管理系統(tǒng)。圖2顯示了該系統(tǒng)中的四個(gè)組件,它們完全匹配電源管理IC…
2022-11-14 06:20:23
的電路板空間低10%。第三,集成器件需要的外部組件少于分立解決方案,這進(jìn)一步減小了整體尺寸和成本。減少物料清單(BOM)器件數(shù)量可以提高可靠性。因此,在設(shè)計(jì)需要多個(gè)電源軌的系統(tǒng)時(shí),尤其是在需要FPGA或SoC電源的應(yīng)用中,請(qǐng)考慮集成柔性功率器件。
2017-04-11 11:49:01
室內(nèi)空間對(duì)比,PMIC解決方案必須的線路板室內(nèi)空間低10%。第三,集成器件必須的外界部件低于公司分立解決方案,這進(jìn)一步減少了總體規(guī)格和成本費(fèi)。降低物料(BOM)器件總數(shù)能夠提升可信性。 因而,在設(shè)計(jì)方案必須好幾個(gè)電源軌的系統(tǒng)軟件時(shí),尤其是在必須FPGA或SoC電源的運(yùn)用中,請(qǐng)考慮到集成柔性功率器件。
2020-07-01 09:09:21
在實(shí)驗(yàn)室中設(shè)計(jì)出專用IC,實(shí)現(xiàn)系統(tǒng)的集成,從而大大縮短了產(chǎn)品開(kāi)發(fā)、上市的時(shí)間,降低了開(kāi)發(fā)成本。此外,CPLD/FPGA還具有靜態(tài)可重復(fù)編程或在線動(dòng)態(tài)重構(gòu)特性,使硬件的功能可象軟件一樣通過(guò)編程來(lái)修改
2011-12-25 23:49:01
與CPLD(Programmable Logic Device,復(fù)雜可編程邏輯器件)都屬于PLD的范疇,它們?cè)诂F(xiàn)代數(shù)字系統(tǒng)設(shè)計(jì)中正占據(jù)越來(lái)越重要的地位?! ?b class="flag-6" style="color: red">FPGA是由用戶編程來(lái)實(shí)現(xiàn)所需邏輯功能
2008-06-26 16:16:11
普及,已成為集成電路中最具活力和前途的產(chǎn)業(yè)。同時(shí),隨著設(shè)計(jì)技術(shù)和制造工藝的完善,器件性能、集成度、工作頻率等指標(biāo)不斷提升,fpga已越來(lái)越多地成為系統(tǒng)級(jí)芯片設(shè)計(jì)的首選。---fpga由pal(可編程
2013-09-02 15:19:20
普及,已成為集成電路中最具活力和前途的產(chǎn)業(yè)。同時(shí),隨著設(shè)計(jì)技術(shù)和制造工藝的完善,器件性能、集成度、工作頻率等指標(biāo)不斷提升,FPGA已越來(lái)越多地成為系統(tǒng)級(jí)芯片設(shè)計(jì)的首選。---FPGA由PAL(可編程
2008-06-27 10:26:34
闡述了EDA技術(shù)與FPGA設(shè)計(jì)應(yīng)用。關(guān)鍵詞:電子設(shè)計(jì)自動(dòng)化;現(xiàn)場(chǎng)可編程門(mén)陣列;復(fù)雜可編程邏輯器件;專用集成電路;知識(shí)產(chǎn)權(quán);甚高速集成電路硬件描述語(yǔ)言
2019-06-18 07:33:04
闡述了EDA技術(shù)與FPGA設(shè)計(jì)應(yīng)用。關(guān)鍵詞:電子設(shè)計(jì)自動(dòng)化;現(xiàn)場(chǎng)可編程門(mén)陣列;復(fù)雜可編程邏輯器件;專用集成電路;知識(shí)產(chǎn)權(quán);甚高速集成電路硬件描述語(yǔ)言
2019-06-27 08:01:28
; ?、?b class="flag-6" style="color: red">專用集成電路的實(shí)現(xiàn)有了更多的途徑,即除傳統(tǒng)的ASIC器件外,還能通過(guò)FPGA、CPLD、ispPAC、FPSC等可編程器件來(lái)實(shí)現(xiàn),本文主要就后者,簡(jiǎn)要介紹EDA技術(shù)及其應(yīng)用最新近的一些發(fā)展。 由于在
2012-09-12 17:58:00
使用FPGA技術(shù)來(lái)實(shí)現(xiàn)目標(biāo)產(chǎn)品時(shí),我們需要重點(diǎn)從以下幾個(gè)方面進(jìn)行評(píng)估。● 可升級(jí)性——產(chǎn)生在設(shè)計(jì)過(guò)程中,甚至將來(lái)產(chǎn)品發(fā)布后,是否有較大的功能升級(jí)需求?是否應(yīng)該選擇具有易于更換的同等級(jí)、不同規(guī)模的FPGA器件
2019-03-12 18:08:38
,內(nèi)嵌CPU等特點(diǎn)有條件實(shí)現(xiàn)一個(gè)構(gòu)造簡(jiǎn)單,固化程度高,功能全面的系統(tǒng)產(chǎn)品設(shè)計(jì)將是FPGA技術(shù)應(yīng)用最廣大的市場(chǎng)。系統(tǒng)級(jí)的應(yīng)用:系統(tǒng)級(jí)應(yīng)用是FPGA與傳統(tǒng)的計(jì)算機(jī)技術(shù)結(jié)合,實(shí)現(xiàn)一種FPGA版的計(jì)算機(jī)系統(tǒng)如用
2018-08-22 09:40:18
和控制應(yīng)用中,它已經(jīng)取代了自定制專用集成電路(ASIC)和處理器。 這項(xiàng)技術(shù)的成功之處到底在哪里? 本文將主要介紹FPGA,并著重描述FPGA的獨(dú)特優(yōu)勢(shì)。1. 什么是FPGA?在最高層面上,FPGA是可
2019-04-28 10:04:13
Integrated Circuits縮寫(xiě),即專用集成電路,是指應(yīng)特定用戶要求和特定電子系統(tǒng)的需要而設(shè)計(jì)、制造的集成電路。目前用CPLD(復(fù)雜可編程邏輯器件)和FPGA(現(xiàn)場(chǎng)可編程邏輯陣列)來(lái)進(jìn)行ASIC設(shè)計(jì)是最為
2009-10-05 16:32:12
的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物, 是作為專用集成電路( ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門(mén)電路數(shù)有限的缺點(diǎn)。 簡(jiǎn)而言之, FPGA 就是一個(gè)可以
2022-01-25 06:45:52
System View公司是一家位于美國(guó)加州的早期創(chuàng)業(yè)型公司,公司的主要產(chǎn)品和業(yè)務(wù)是設(shè)計(jì)開(kāi)發(fā)當(dāng)今嵌入式系統(tǒng)集成開(kāi)發(fā)所使用的工具,打破傳統(tǒng),推出更加高效便捷的開(kāi)發(fā)工具。近期該公司推出一款嵌入式系統(tǒng)開(kāi)發(fā)工具,命名為“可視化系統(tǒng)集成器(VSI)”。
2019-10-09 07:56:13
Xilinx公司研制開(kāi)發(fā)的FPGA系列產(chǎn)品的主要特征 Altera公司研制開(kāi)發(fā)的FPGA系列產(chǎn)品的主要特征Actel公司研制開(kāi)發(fā)的FPGA系列產(chǎn)品的主要特征以FPGA為代表的數(shù)字系統(tǒng)現(xiàn)場(chǎng)集成技術(shù)朝哪幾個(gè)方向發(fā)展?
2021-04-29 06:04:07
中設(shè)計(jì)出專用 IC,實(shí)現(xiàn)系統(tǒng)的集成,從而大大縮短了產(chǎn)品開(kāi)發(fā)、上市的時(shí)間,降低了開(kāi)發(fā)成本。 此外,CPLD/FPGA 還具有靜態(tài)可重復(fù)編程或在線動(dòng)態(tài)重構(gòu)特性,使硬件的功能可像軟件一樣通過(guò)編程來(lái)修改,不僅
2019-02-26 10:08:08
實(shí)現(xiàn)信息交換。通常CPLD器件采用COMS E2PROM工藝制作,當(dāng)用戶的邏輯寫(xiě)入后即使掉電也不會(huì)丟失。通常CPLD內(nèi)部還集成了E2PROM,F(xiàn)IFO,或則是雙口RAM,以適應(yīng)不同功能的數(shù)字系統(tǒng)
2021-07-13 08:00:00
傳輸,因而只能做需求數(shù)據(jù)較少的測(cè)向工作,并不能做實(shí)時(shí)波束形成。為了克服這些困難,這里將測(cè)向數(shù)據(jù)和波束形成數(shù)據(jù)分開(kāi)進(jìn)行傳輸,采用LVDS技術(shù)解決多通道高速數(shù)據(jù)傳輸,選擇內(nèi)置高性能DSP內(nèi)核的高密度FPGA并行實(shí)現(xiàn)波束形成中的大量復(fù)乘運(yùn)算。
2020-11-25 06:49:42
摘要:RS 232接口是現(xiàn)在最常用的一種通信接口。隨著FPGA技術(shù)的高速發(fā)展,一些常見(jiàn)的接口電路的時(shí)序電路可以通過(guò)FPGA實(shí)現(xiàn),通過(guò)這種設(shè)計(jì)可減少電路系統(tǒng)元件的數(shù)量,提高系統(tǒng)集成度和可靠性。詳細(xì)闡述
2019-06-19 07:42:37
我想知道基于FPGA出租車(chē)計(jì)價(jià)系統(tǒng)實(shí)現(xiàn)的技術(shù)框架是什么?
2016-04-26 10:36:46
的設(shè)計(jì)實(shí)現(xiàn) PWM技術(shù)最初是在無(wú)線電技術(shù)中用于信號(hào)的調(diào)制,后來(lái)在電機(jī)調(diào)速中得到了很好的應(yīng)用。在直流伺服控制系統(tǒng)中,通過(guò)專用集成芯片或中小規(guī)模數(shù)字集成電路構(gòu)成的傳統(tǒng)PWM控制電路往往存在電路設(shè)計(jì)復(fù)雜
2019-05-06 09:18:16
I/O接口,如實(shí)現(xiàn)多路PWM(脈寬調(diào)制)輸出、實(shí)現(xiàn)PCI接口擴(kuò)展等。通過(guò)合理的系統(tǒng)軟硬件功能劃分,結(jié)合優(yōu)秀高效的FPGA設(shè)計(jì),整個(gè)嵌入式系統(tǒng)的效率和功能可以得到最大限度的提高。在電機(jī)控制等許多應(yīng)用場(chǎng)
2019-04-25 07:00:05
、小中規(guī)模集成電路,發(fā)展到超大規(guī)模集成電路(VLSIC,幾萬(wàn)門(mén)以上)以及許多具有特定功能的專用集電路。但是,隨著微電子技術(shù)的發(fā)展,設(shè)計(jì)與制造集成電路的任務(wù)己不完全由半導(dǎo)體廠商來(lái)獨(dú)立承擔(dān)。系統(tǒng)設(shè)計(jì)師們更愿意自己
2009-10-22 11:36:57
1 引言 隨著信息技術(shù)革命的深入和計(jì)算機(jī)技術(shù)的飛速發(fā)展,低速、低可靠性的單片機(jī)以及小規(guī)模的集成電路已經(jīng)越來(lái)越不能滿足需要,正逐漸被DSP與可編程邏輯器件(如FPGA、CPLD)所取代。一方面
2019-07-12 08:32:59
對(duì)傳統(tǒng)電子系統(tǒng)設(shè)計(jì)方法與現(xiàn)代電子系統(tǒng)設(shè)計(jì)方法進(jìn)行了比較,引出了基于EDA技術(shù)的現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)電路,提出現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA) 是近年來(lái)迅速發(fā)展的大規(guī)模可編程專用集成電路(ASIC
2019-11-01 07:24:42
對(duì)傳統(tǒng)電子系統(tǒng)設(shè)計(jì)方法與現(xiàn)代電子系統(tǒng)設(shè)計(jì)方法進(jìn)行了比較,引出了基于EDA技術(shù)的現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)電路,提出現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)是近年來(lái)迅速發(fā)展的大規(guī)模可編程專用集成電路(ASIC
2019-09-03 06:17:15
如電阻、電容、電感、濾波器、耦合器等集成到一個(gè)封裝體內(nèi),因而可以有效而又最便宜地使用各種工藝組合,實(shí)現(xiàn)整機(jī)系統(tǒng)的功能。 LTCC技術(shù)是近年來(lái)興起的一種令人矚目的整合組件技術(shù),由于LTCC材料優(yōu)異
2019-07-29 06:16:56
無(wú)論用做獨(dú)立的處理單元,或者與輔助處理器聯(lián)合使用,SoC FPGA器件均可以改善嵌入式處理的安全性。雖然可以利用專用安全器件來(lái)構(gòu)建嵌入式處理器模塊,實(shí)施監(jiān)測(cè)和靜態(tài)密匙存儲(chǔ),然而,整合系統(tǒng)關(guān)鍵功能的SoC FPGA器件若能提供安全特性,便可以提供更大的安全性、靈活性和更好的性能。
2019-06-19 06:57:45
本文針對(duì)一種產(chǎn)生準(zhǔn)單輸入跳變測(cè)試序列的低功耗測(cè)試生成器的缺點(diǎn)提出了改進(jìn)設(shè)計(jì)方案,并且利用EDA技術(shù)在FPGA芯片上進(jìn)行了設(shè)計(jì)實(shí)現(xiàn)。
2021-04-29 06:13:15
電子技術(shù)應(yīng)用頻率合成技術(shù)是現(xiàn)代通信的重要組成部分,它是將一個(gè)高穩(wěn)定度和高準(zhǔn)確度的基準(zhǔn)頻率經(jīng)過(guò)四則運(yùn)算,產(chǎn)生同樣穩(wěn)定度和準(zhǔn)確度的任意頻率。頻率合成器是電子系統(tǒng)的心臟,是影響電子系統(tǒng)性能的關(guān)鍵因素之一
2019-07-30 07:55:22
,輸出設(shè)備。FPGA具有實(shí)現(xiàn)高速并行運(yùn)算的能力,因而成為高性能數(shù)字信號(hào)處理的理想器件。此外,與專用集成電路(ASIC)相比,FPGA具有可重復(fù)編程的優(yōu)點(diǎn)。
2019-11-06 08:11:54
,使用IP核可使整個(gè)系統(tǒng)更加靈活,還可根據(jù)需要實(shí)現(xiàn)功能升級(jí)、擴(kuò)充和裁減。這里采用VHDL語(yǔ)言編寫(xiě) UART模塊,將其集成到FPGA上,與器件其他功能模塊構(gòu)成片上系統(tǒng)SoC。
2019-08-20 07:53:46
FPGA(Field Programmable Gate Array),即現(xiàn)場(chǎng)可編程門(mén)陣列是大規(guī)??删幊踢壿?b class="flag-6" style="color: red">器件,可以取代現(xiàn)行所有的全部微機(jī)接口芯片,實(shí)現(xiàn)微機(jī)系統(tǒng)中的存儲(chǔ)、地址譯碼等多種功能。利用
2019-08-12 08:12:23
/878, 可以以較低的成本去實(shí)現(xiàn)磁場(chǎng)定向控制. 并且,英飛凌提供的應(yīng)用套件和強(qiáng)大的工具能夠讓客戶快速輕松地實(shí)現(xiàn)這種新的電機(jī)控制技術(shù)。利用DaveDrive自動(dòng)代碼生成器,設(shè)計(jì)人員只需輕點(diǎn)鼠標(biāo),即可
2018-12-06 09:59:56
敏捷合成器,作為一種高性能的信號(hào)發(fā)生器,其技術(shù)原理和應(yīng)用場(chǎng)景值得深入探討。技術(shù)原理敏捷合成器的技術(shù)原理主要基于先進(jìn)的頻率合成技術(shù)和數(shù)字信號(hào)處理技術(shù)。它通常具有寬頻率范圍、快速建立和可編程的相位、頻率
2025-02-20 15:25:45
本文提出一種利用復(fù)雜可編程邏輯器件(Complex Programmable Logic Device,CPLD)設(shè)計(jì)技術(shù)[3]實(shí)現(xiàn)專用鍵盤(pán)接口芯片的方案。
2021-04-15 06:55:36
),有時(shí)我們不需要使用完整的UART的功能和這些輔助功能。或者設(shè)計(jì)上用到了FPGA/CPLD器件,那么我們就可以將所需要的UART功能集成到FPGA內(nèi)部。使用VHDL將UART的核心功能集成,從而使整個(gè)設(shè)計(jì)更加緊湊、穩(wěn)定且可靠。本文應(yīng)用EDA技術(shù),基于FPGA/CPLD器件設(shè)計(jì)與實(shí)現(xiàn)UART。
2012-05-23 19:37:24
,分頻后的時(shí)鐘波形在時(shí)鐘的上升沿對(duì)信號(hào)進(jìn)行采樣,那么就會(huì)得到如圖1(a)中所表示的等效時(shí)間采樣。等效時(shí)間采樣技術(shù)的原理作用及采用FPGA器件實(shí)現(xiàn)系統(tǒng)的設(shè)計(jì)圖1 等效時(shí)間采樣示意圖2 、基于FPGA的等效
2020-10-21 16:43:20
自行設(shè)計(jì)的基于FPGA芯片的解決方案DDS技術(shù)的實(shí)現(xiàn)依賴于高速、高性能的數(shù)字器件??删幊踢壿?b class="flag-6" style="color: red">器件以其速度高、規(guī)模在、可編程,以及有強(qiáng)大EDA軟件支持等特性,十分適合實(shí)現(xiàn)DDS技術(shù)。Altera是著名
2011-07-13 14:13:56
)可以極大地促進(jìn)高性能架構(gòu)的實(shí)現(xiàn)。大部分高頻系統(tǒng)都使用傳統(tǒng)的基于整數(shù)分頻器的設(shè)計(jì)(圖1)或基于分?jǐn)?shù)N分頻器的設(shè)計(jì)。不管是使用哪種設(shè)計(jì),聯(lián)合使用單個(gè)通用頻率合成器IC和一個(gè)外部壓控振蕩器(VCO)通常都可以
2019-07-08 06:10:06
IJF編碼是什么原理?如何實(shí)現(xiàn)IJF編碼?采用FPGA和集成器件來(lái)實(shí)現(xiàn)IJF編碼
2021-04-13 06:56:04
的AD985X系列)。從而為電路設(shè)計(jì)者提供了多種選擇。但在某些場(chǎng)合,專用DDS芯片在控制方式、置頻速率等方面與系統(tǒng)的要求仍然有很大差距,在這種情況下,采用高性能的FPGA器件設(shè)計(jì)符合自己需要的DDS
2019-06-18 06:05:34
FPGA內(nèi)部實(shí)現(xiàn)一個(gè)完整系統(tǒng)功能。本文采用Altera公司提供的SoPC Builder工具將Nios II CPU軟核嵌入到Cyclone II系列FPGA內(nèi)部以控制高性能DDS器件AD9858,并采用
2020-11-24 06:39:52
光電二極管與放大器集成器件
2009-11-11 16:52:41
29 直接數(shù)字頻率合成是一種新的頻率合成技術(shù),介紹了利用Altera的FPGA器件實(shí)現(xiàn)直接數(shù)字頻率合成器的工作原理和電路設(shè)計(jì)方法,并利用FLEX器件實(shí)現(xiàn)了DDS電路。
2010-08-09 15:02:25
61 【摘 要】 介紹了利用Altera的FPGA器件(ACEXEP1K50)實(shí)現(xiàn)直接數(shù)字頻率合成器的工作原理、設(shè)計(jì)思路、電路結(jié)構(gòu)和改進(jìn)優(yōu)化方法?! £P(guān)鍵
2009-05-16 19:15:43
1247 
摘要:介紹了利用Altera的FPGA器件(ACEX EP1K50)實(shí)現(xiàn)直接數(shù)字頻率合成器的工作原理、設(shè)計(jì)思想、電路結(jié)構(gòu)和改進(jìn)優(yōu)化方法。
關(guān)鍵詞:直接數(shù)字
2009-06-20 13:53:19
796 
摘要: 介紹了DDFS的原理和Altera公司的FPGA器件ACEX 1K的主要特點(diǎn),給出了用ACEX 1K系列器件EP1K10TC144-1實(shí)現(xiàn)數(shù)字頻率合成器的工作原理、設(shè)計(jì)思路、電路結(jié)構(gòu)和仿真結(jié)
2009-06-20 14:02:25
1171 
集成鎖相環(huán)頻率合成器,什么是集成鎖相環(huán)頻率合成器
頻率合成的歷史
頻率合成器被人們喻為眾多電子系統(tǒng)
2010-03-23 11:45:44
956 本方案采用FPGA和集成器件來(lái)實(shí)現(xiàn)IJF編碼和IJF-OQPSK調(diào)制具有高度集成化、配置靈活、性能穩(wěn)定、易于實(shí)現(xiàn)的特點(diǎn),由于IJF編碼有很多性能更好的變形,只需在此基礎(chǔ)修改ROM中的波形系數(shù)
2011-08-11 10:14:41
1986 
基于FPGA的高速DMUX設(shè)計(jì),下來(lái)看看
2016-05-10 11:49:02
16 介紹一種采用FPGA(現(xiàn)場(chǎng)可編程門(mén)陣列電路)實(shí)現(xiàn)SDH(同步數(shù)字體系)設(shè)備時(shí)鐘芯片設(shè)計(jì)技術(shù),硬件主要由1 個(gè)FPGA 和1 個(gè)高精度溫補(bǔ)時(shí)鐘組成.通過(guò)該技術(shù),可以在FPGA 中實(shí)現(xiàn)需要專用芯片才能實(shí)現(xiàn)的時(shí)鐘芯片各種功能,而且輸入時(shí)鐘數(shù)量對(duì)比專用芯片更加靈活,實(shí)現(xiàn)該功能的成本降低三分之一.
2017-11-21 09:59:00
2653 
。 使用Xilinx內(nèi)核生成器IP函數(shù)實(shí)現(xiàn)FPGA VI中不同的Xilinx內(nèi)核生成器IP。LabVIEW使用IP集成節(jié)點(diǎn)實(shí)現(xiàn)上述函數(shù)。函數(shù)名稱和說(shuō)明來(lái)自于Xilinx數(shù)據(jù)表。單擊Xilinx內(nèi)核生成器配置對(duì)話框的數(shù)據(jù)表按鈕,了解IP內(nèi)核的詳細(xì)信息。 選板隨終端變化且僅顯示FPGA設(shè)備系列支持的IP。
2017-11-18 05:54:05
1780 可編程片上系統(tǒng)( SoPC)是在可編程邏輯器件的基礎(chǔ)上發(fā)展起來(lái)的一種靈活、高效的嵌入式系統(tǒng)設(shè)計(jì)解決方案,系統(tǒng)設(shè)計(jì)者可以從傳統(tǒng)的板級(jí)系統(tǒng)設(shè)計(jì)轉(zhuǎn)換到芯片級(jí)系統(tǒng)設(shè)計(jì),將系統(tǒng)設(shè)計(jì)中所需要的各個(gè)功能單元以IP ( Intellectual Property)的形式集成到FPGA中,實(shí)現(xiàn)集成度更高的嵌入式系統(tǒng)。
2017-11-23 11:33:16
2014 本文詳細(xì)介紹了玻璃基離子交換技術(shù)光集成器件研究。主要內(nèi)容包括光纖通信的優(yōu)點(diǎn)和光纖接入方式等知識(shí)的解析 無(wú)源光網(wǎng)絡(luò)基本結(jié)構(gòu)
2017-11-30 14:09:20
6 位于美國(guó)俄亥俄州賴特-帕特森空軍基地的空軍研究實(shí)驗(yàn)室發(fā)布了寬帶相控陣專用集成電路(ASIC)項(xiàng)目的需求信息(RFI-RQKS-2013-0001),尋求可實(shí)現(xiàn)寬帶射頻數(shù)字相控陣波束形成器功能
2017-12-07 04:28:34
566 頻率合成器主要有直接式、鎖相式、直接數(shù)字式和混合式4種。目前,鎖相式和數(shù)字式容易實(shí)現(xiàn)系列化、小型化、模塊化和工程化,性能也越來(lái)越好,已逐步成為最為典型和廣泛的應(yīng)用頻率合成器[1]。本文主要采用集成鎖相環(huán)PLLphase-Lockde Loop芯片CD4046,運(yùn)用FPGA來(lái)實(shí)現(xiàn)PLL頻率合成器。
2019-01-07 09:52:00
4099 
它們?cè)诟咚俸蛯?shí)時(shí)系統(tǒng)中的應(yīng)用。隨著深亞微米半導(dǎo)體制造工藝的不斷創(chuàng)新,百萬(wàn)門(mén)可編程器件的不斷推出,為DSP提供了第3種有效的解決方案,即利用FPGA實(shí)現(xiàn)DSP運(yùn)算硬件化。它能夠在集成度、速度和系統(tǒng)功能方面滿足DSP應(yīng)用的需要。
2019-04-23 08:10:00
3604 FPGA 器件屬于專用集成電路中的一種半定制電路,是可編程的邏輯列陣,能夠有效的解決原有的器件門(mén)電路數(shù)較少的問(wèn)題。FPGA 的基本結(jié)構(gòu)包括可編程輸入輸出單元,可配置邏輯塊,數(shù)字時(shí)鐘管理模塊,嵌入式塊RAM,布線資源,內(nèi)嵌專用硬核,底層內(nèi)嵌功能單元。
2019-11-12 07:08:00
1765 采用FPGA設(shè)計(jì)芯片技術(shù)對(duì)多進(jìn)制數(shù)字通信技術(shù)的QPSK調(diào)制器實(shí)現(xiàn)進(jìn)行了設(shè)計(jì)研究,將調(diào)制器中原有多種專用芯片的功能集成在一片大規(guī)??删幊踢壿?b class="flag-6" style="color: red">器件FPGA芯片上,實(shí)現(xiàn)了高度集成化,小型化。實(shí)際研究仿真表明,該方案具有突出的靈活性和高效性,為設(shè)計(jì)者提供了多種可自由選擇的設(shè)計(jì)方法和工具.
2020-07-22 17:51:13
15 在通信系統(tǒng)的設(shè)計(jì)實(shí)現(xiàn)過(guò)程中,都需要測(cè)試系統(tǒng)的誤碼性能。而常見(jiàn)的誤碼率測(cè)試儀多數(shù)專用于測(cè)試各種標(biāo)準(zhǔn)高速信道,不便于測(cè)試實(shí)際應(yīng)用中大量的專用信道,并且價(jià)格昂貴,搭建測(cè)試平臺(tái)復(fù)雜。隨著大規(guī)模集成
2020-07-24 13:58:00
1383 
電路將越來(lái)越受重視。與此同時(shí),集成運(yùn)放參數(shù)的測(cè)定也將對(duì)研發(fā)人員和技術(shù)儀器提出更高的要求,傳統(tǒng)的運(yùn)放測(cè)試儀校準(zhǔn)方案已不能滿足市場(chǎng)特別是國(guó)防軍工的要求.運(yùn)放測(cè)試儀的校準(zhǔn)面臨嚴(yán)峻挑戰(zhàn)。因此,提高運(yùn)放測(cè)試儀的測(cè)試精度,保證運(yùn)放器件的準(zhǔn)確性是目前應(yīng)解決的關(guān)鍵問(wèn)題。
2020-08-10 12:26:58
1333 
UART即通用異步收發(fā)器,傳統(tǒng)上采用多功能的專用集成電路實(shí)現(xiàn)。但是在一般的使用中往往不需要完整的UART的功能,比如對(duì)于多串口的設(shè)備或需要加密通訊的場(chǎng)合使用專用集成電路實(shí)現(xiàn)的UART就不是最合適
2021-04-27 14:07:25
9 系統(tǒng)架構(gòu)確定,下一步就是FPGA與各組成器件之間互聯(lián)的問(wèn)題了。通常來(lái)說(shuō),CPU和FPGA的互聯(lián)接口,主要取決兩個(gè)要素。
2022-10-08 11:37:08
3656 FPGA(可編程邏輯門(mén)陣列)是一種集成電路芯片,具有可編程的數(shù)字邏輯功能。多功能數(shù)字鐘系統(tǒng)利用FPGA技術(shù)實(shí)現(xiàn)了時(shí)鐘的顯示、計(jì)時(shí)、報(bào)時(shí)等功能。本文將詳細(xì)介紹FPGA多功能數(shù)字鐘系統(tǒng)的原理。 一
2024-01-02 16:50:57
2245 專用集成電路技術(shù)是現(xiàn)代電子設(shè)備和系統(tǒng)的重要組成部分。隨著科技的發(fā)展和需求的不斷增長(zhǎng),對(duì)高性能、低功耗和小尺寸的集成電路的需求也越來(lái)越大。專用集成電路技術(shù)通過(guò)優(yōu)化設(shè)計(jì)和制造流程,可以滿足這些需求
2024-04-14 10:27:31
1385 交換、調(diào)制解調(diào)器、光纖通信等設(shè)備中。例如,網(wǎng)絡(luò)交換使用專用集成電路來(lái)實(shí)現(xiàn)路由和交換功能,以提高傳輸效率和穩(wěn)定性。調(diào)制解調(diào)器使用專用集成電路來(lái)完成數(shù)據(jù)的編碼和解碼,并實(shí)現(xiàn)信號(hào)的調(diào)制和解調(diào)。光纖通信中的接口芯片和調(diào)制
2024-04-14 10:29:08
2217 詳細(xì)介紹專用集成電路包括的設(shè)備和系統(tǒng)。 一、專用集成電路的設(shè)備: 片上系統(tǒng)(SoC):片上系統(tǒng)是一種將多個(gè)功能模塊(如處理器、內(nèi)存、輸入輸出接口等)集成在一個(gè)芯片上的集成電路。SoC通常用于嵌入式系統(tǒng)和移動(dòng)設(shè)備,具有較高的
2024-04-14 11:03:06
2003 專用集成電路技術(shù)(ASIC Technology)是指根據(jù)特定需求、任務(wù)或應(yīng)用場(chǎng)景而設(shè)計(jì)和制造的集成電路(IC)系統(tǒng)。與通用集成電路(General-purpose Integrated
2024-04-21 16:57:11
2031 專用集成電路(Application Specific Integrated Circuit,簡(jiǎn)稱ASIC)是一種特定用途集成電路,根據(jù)特定系統(tǒng)的功能需求進(jìn)行設(shè)計(jì)和定制。與通用集成電路相比
2024-05-04 15:40:00
2577 Purpose Integrated Circuit, GPIC),專用集成電路具有更高的性能、更低的功耗和更好的可靠性。在現(xiàn)代電子技術(shù)領(lǐng)域,專用集成電路應(yīng)用廣泛,包括各種設(shè)備和功能。 設(shè)備和設(shè)備 1.1 通信
2024-05-04 15:43:00
2829 )不同,專用集成電路被設(shè)計(jì)用于執(zhí)行特定的功能和任務(wù)。以下是專用集成電路的系統(tǒng)組成和功能組成的詳細(xì)介紹: 系統(tǒng)組成: 邏輯單元:這是專用集成電路的核心組成部分,主要由邏輯門(mén)、觸發(fā)器和其他組合邏輯電路構(gòu)成。邏輯單元用于實(shí)現(xiàn)特定的任務(wù)邏輯和功能。 存儲(chǔ)器:專用集成電路中的存儲(chǔ)器單元用于
2024-05-04 15:45:00
2784 電路可以分為數(shù)字專用集成電路(Digital ASIC)和模擬專用集成電路(Analog ASIC)兩種類(lèi)型。 數(shù)字專用集成電路是將數(shù)字電路設(shè)計(jì)和制造集成于一塊芯片中的一種集成電路。它的設(shè)計(jì)主要基于數(shù)字電路的原理,并且能夠實(shí)現(xiàn)各種復(fù)雜的數(shù)字邏輯功能。數(shù)字專用集成電路可以根據(jù)各種不同的應(yīng)用領(lǐng)域進(jìn)行特定
2024-05-04 15:47:00
2726 近年來(lái),得益于薄膜鈮酸鋰晶圓離子切片技術(shù)和低損耗微納刻蝕工藝的飛速發(fā)展,薄膜鈮酸鋰光集成器件的性能越來(lái)越高,功能性器件越來(lái)越豐富,
2024-04-24 09:11:32
3987 
評(píng)論