Access,直接序列-碼分多址)移動通信系統(tǒng),因其具有較好的抗干擾性能而成為軍事通信、民用通信以及宇宙通信的一種重要的通信體制。擴(kuò)頻通信的一項(xiàng)關(guān)鍵技術(shù)是擴(kuò)頻信號的設(shè)計,以及對它的捕捉和跟蹤。在DS-CDMA移動通信中,也正是利用擴(kuò)頻碼來實(shí)現(xiàn)用戶多址,從而使多用戶能同時共享同一頻帶進(jìn)行通信
2022-12-20 17:05:05
3471 連日的晴天,雖然感覺上班有些辛苦,但是還是心情好好。今天我們來介紹序列發(fā)生器。序列,肯定是指有序的排列,那排在一起是什么呢? 序列信號是把一組0、1數(shù)碼按一定規(guī)則順序排列的串行信號,可以做同步信號
2014-05-07 18:31:48
/任意波形發(fā)生器在囊括了函數(shù)/任意波形發(fā)生器的所有基本功能的基礎(chǔ)上,還以標(biāo)配的方式提供了IQ信號調(diào)制模塊。IQ信號調(diào)制模塊支持內(nèi)調(diào)制和外調(diào)制兩種調(diào)制方式,數(shù)據(jù)碼型支持“PN9”、“PN11”、“PN
2022-01-12 16:33:00
Keysight 33519B 現(xiàn)金回收 波形發(fā)生器歐陽R:***QQ:1226365851回收工廠或個人、庫存閑置、二手儀器及附件。長期 銷售、維修、回收 高頻 二手儀器。溫馨提示:如果您
2022-01-04 10:48:43
本人做了基于
FPGA的偽隨機(jī)碼
發(fā)生器的設(shè)計,選做出了m
序列發(fā)生器,M
序列發(fā)生器,Gold
序列發(fā)生器。但老師說現(xiàn)在都是零零散散的小程序而已,需要組合成整體,當(dāng)需要什么
序列的時候進(jìn)行選擇調(diào)用就可以了。因?yàn)槭浅鯇W(xué),所以不懂如何可以組合進(jìn)行調(diào)用的。希望各位朋友能夠給予指教?。。∪f分感謝?。?/div>
2009-05-01 16:59:18
我想完成三種偽隨機(jī)碼發(fā)生器的設(shè)計,以7級m序列發(fā)生器為例介紹,而M序列發(fā)生器只是比m序列多一個全零狀態(tài),Gold序列是由一對m序列模2加得到的。想請教高手,后兩種如何在m序列發(fā)生器的基礎(chǔ)上實(shí)現(xiàn)呢。 如果仿真波形想顯示起碼兩個周期的序列,該如何設(shè)置時鐘呢?謝謝指教!感激不盡~~!
2009-04-01 10:26:41
7級的m序列信號發(fā)生器的電路圖怎么設(shè)計,用幾個74LS194移位寄存器。
2017-03-29 22:13:57
多項(xiàng)式(只能被1和自身整除,類似于質(zhì)數(shù))時才能產(chǎn)生M序列。這里給出2階到10階的本原多項(xiàng)式1.4 FPGA實(shí)現(xiàn) 我們以7階、8階本原多項(xiàng)式為例設(shè)計兩個M序列發(fā)生器 1.4.17階架構(gòu)設(shè)計注:+ 代表異
2020-04-15 13:55:22
本帖最后由 FEM炮。 于 2016-10-27 19:38 編輯
在今年的TI杯電子設(shè)計競賽中有一道位同步時鐘提取電路的題,其中第一個條件就是要求制作基帶信號發(fā)生器,然后其中就要制作m序列
2016-10-27 15:14:16
正弦波、方波、三角波、鋸齒波發(fā)生器,幅度、頻率動態(tài)調(diào)整,用FPGA實(shí)現(xiàn)
2013-05-14 21:24:25
利用FPGA實(shí)現(xiàn)信號發(fā)生器
2016-08-24 16:24:24
發(fā)生器需要一個隨機(jī)信號源和一系列的離散、量化算法及其硬件實(shí)現(xiàn)技術(shù)。確定性的混沌可以復(fù)制,具有長期不可預(yù)測性,且很難區(qū)分一個信號是來自于非確定性系統(tǒng)還是混沌系統(tǒng)。因此,混沌滿足密碼系統(tǒng)設(shè)計的基本原則
2019-07-05 07:33:06
求一個基于FPGA的DDS信號發(fā)生器設(shè)計,最好有DA模塊和相位累加器模塊的代碼。
2019-03-18 22:09:03
多路序列信號發(fā)生器設(shè)計一、學(xué)習(xí)目標(biāo):設(shè)計由555定時器、移位寄存器、存儲器等器件構(gòu)成的多路序列信號輸出電路,用于控制步進(jìn)電機(jī)或彩燈循環(huán)。用Proteus軟件進(jìn)行仿真并安裝實(shí)際電路。二、設(shè)計任務(wù):(1
2009-09-16 15:09:58
DDS電路的工作原理是什么如何利用FPGA和DDS技術(shù)實(shí)現(xiàn)正弦信號發(fā)生器的設(shè)計
2021-04-28 06:35:23
DDS的工作原理和基本結(jié)構(gòu)基于FPGA的DDS信號發(fā)生器的設(shè)計如何建立頂層模塊?
2021-04-09 06:46:42
利用運(yùn)算放大器構(gòu)成的脈沖序列發(fā)生器和積分器構(gòu)成三角波發(fā)生器??墒俏以趺磳⑵ヅ淦骷膮?shù),調(diào)出三角波的波形呢?,F(xiàn)在怎么調(diào)都 沒法弄在線性工作區(qū)。。。。
2023-03-31 13:53:44
FCSR產(chǎn)生原理和序列特性是什么?如何去設(shè)計一種FCSR序列發(fā)生器?
2021-05-06 07:52:22
電壓逐次比較法的脈沖序列發(fā)生器工作原理是什么?利用單電容定時的脈沖序列發(fā)生器是怎樣工作的?
2021-04-20 07:01:35
如何用VHDL設(shè)計同步序列發(fā)生器與檢測器
2023-10-18 08:07:04
m序列信號發(fā)生器由那幾部分組成?怎么實(shí)現(xiàn)m序列信號發(fā)生器的設(shè)計?
2021-05-10 06:09:23
怎么實(shí)現(xiàn)信號發(fā)生器系統(tǒng)的FPGA設(shè)計?
2021-09-30 06:35:31
介紹了DDS的發(fā)展歷史及其兩種實(shí)現(xiàn)方法的特點(diǎn),論述了DDS的基本原理,并提出一種基于FPGA的DDS信號發(fā)生器的設(shè)計方法,使DDS信號發(fā)生器具有調(diào)頻、調(diào)相的功能,最后對其性能進(jìn)行了分析。實(shí)驗(yàn)表明該系統(tǒng)具有設(shè)計合理、可靠性高、結(jié)構(gòu)簡單等特點(diǎn),具有很好的實(shí)用價值。
2021-05-11 06:58:58
本文在討論DDS的基礎(chǔ)上,介紹利用FPGA設(shè)計的基于DDS的信號發(fā)生器。
2021-05-06 09:54:10
一種必然。為此,基于純數(shù)字電路實(shí)現(xiàn)的隨機(jī)數(shù)發(fā)生器已成為研究的熱點(diǎn),而FPGA可編程邏輯芯片為此類隨機(jī)數(shù)發(fā)生器的研究提供了良好的開發(fā)環(huán)境。
2019-08-27 06:05:54
求幫忙用labview設(shè)計一個9級M序列發(fā)生器,謝謝各位大神
2014-04-22 13:09:37
如題,比如我想向單片機(jī)輸入一個自定義的高低電平序列,我該如何實(shí)現(xiàn)?用數(shù)字信號發(fā)生器?還是用其他什么?請具體說下操作。
2015-11-19 15:14:03
用multisim設(shè)計一個序列信號發(fā)生器,產(chǎn)生的序列為10110110100 ,求大神指教,能的話,電路圖發(fā)到928875969@qq.com
2014-04-23 14:55:15
提出一種可實(shí)現(xiàn)周期/初相位編程控制的m序列發(fā)生器邏輯 電路的設(shè)計方案。給出了VHDL與CPLD的實(shí)現(xiàn)方案。程序經(jīng)編譯、仿真、測試后,可以實(shí)現(xiàn)設(shè) 計要求。該器件在MCS51的控制下,實(shí)
2009-07-21 16:23:46
0 本文介紹了一種基于FPGA 的圖像目標(biāo)發(fā)生器的設(shè)計方法,介紹了它的設(shè)計原理、硬件電路結(jié)構(gòu)、各功能的實(shí)現(xiàn)方法。該圖像發(fā)生器能產(chǎn)生灰度階圖像、靜態(tài)目標(biāo)圖像和運(yùn)動目標(biāo)
2009-09-02 11:16:55
27 本實(shí)驗(yàn)是基于EasyFPGA030的波形發(fā)生器設(shè)計,用EasyFPGA030開發(fā)套件實(shí)現(xiàn)頻率可以受按鍵控制調(diào)節(jié)的,矩形波和三角波發(fā)生器。 本設(shè)計通過DAC0832和LM358來實(shí)現(xiàn)數(shù)模轉(zhuǎn)換,8位的變化的數(shù)字
2009-11-02 17:06:45
389 本文介紹基于FPGA 和DDFS 技術(shù),應(yīng)用Altera 公司的FPGA 開發(fā)工具DSP Builder 設(shè)計數(shù)字移相信號發(fā)生器,該數(shù)字移相信號發(fā)生器的頻率、相位、幅度均可預(yù)置,分辨率高,精確可調(diào)。且可分
2009-12-18 11:59:54
44 根據(jù)直接數(shù)字合成器的基本原理,給出了基于FPGA 的直接數(shù)字合成器的設(shè)計與實(shí)現(xiàn),利用FPGA有效地擴(kuò)展了輸出波形的頻率范圍,實(shí)現(xiàn)了數(shù)字移相信號發(fā)生器。該信號發(fā)器主要采用了
2009-12-26 16:34:58
36 從通信實(shí)驗(yàn)儀器設(shè)計的角度,介紹了一種高性價比的m序列發(fā)生器的分離電路實(shí)現(xiàn)方法,結(jié)構(gòu)簡單、電路可靠。
2010-03-02 15:53:41
36 本實(shí)驗(yàn)是基于EasyFPGA030的波形發(fā)生器設(shè)計,用EasyFPGA030開發(fā)套件實(shí)現(xiàn)頻率可以受按鍵控制調(diào)節(jié)的,矩形波和三角波發(fā)生器。
2010-03-11 15:35:15
61 根據(jù)直接數(shù)字合成器的基本原理,給出了基于FPGA的直接數(shù)字合成器的設(shè)計與實(shí)現(xiàn),利用FPGA有效地擴(kuò)展了輸出波形的頻率范圍,實(shí)現(xiàn)了數(shù)字移相信號發(fā)生器。該信號發(fā)生器主要采用了直接
2010-07-21 17:30:47
69 隨著混沌理論應(yīng)用于產(chǎn)生偽隨機(jī)序列的發(fā)展,用現(xiàn)場可編程邏輯門陣列實(shí)現(xiàn)了基于TD—ERCS混沌的偽隨機(jī)序列發(fā)生器.為了便于硬件實(shí)現(xiàn)并減少硬件占用資源.對原算法(即基于TD—E
2010-10-20 16:25:18
52 基于FPGA高速、可編程的優(yōu)點(diǎn),設(shè)計了一款可以靈活改變脈沖輸出周期和輸出個數(shù)的周期脈沖發(fā)生器。利用VHDL語言編寫了全部模塊,并在Altera公司提供的QuartusⅡ4.1開發(fā)軟件上實(shí)現(xiàn)了
2010-12-08 15:58:00
52
LED動態(tài)顯示序列發(fā)生器電路圖
2009-05-23 13:20:48
799 
燈光序列發(fā)生器
2009-09-22 14:14:26
791 
節(jié)目燈光序列發(fā)生器
2009-09-22 14:19:35
2455 
節(jié)日燈光序列發(fā)生器(續(xù))
2009-09-22 14:22:59
676 
流動燈序列發(fā)生器
該流動燈序列
2009-09-22 15:12:14
2154 
偽隨機(jī)位序列發(fā)生器
2009-09-25 15:05:02
1260 
12導(dǎo)軌序列發(fā)生器與系統(tǒng)安全控制器
德州儀器 (TI) 宣布推出業(yè)界首款具有風(fēng)扇控制和多相脈寬時鐘發(fā)生器功能的12 導(dǎo)軌定序發(fā)生器與系統(tǒng)安全管理器。該款UCD90124 在單
2010-03-06 09:56:17
817 FPGA的偽隨機(jī)序列發(fā)生器設(shè)計0 引言偽隨機(jī)序列現(xiàn)已廣泛應(yīng)用于密碼學(xué)、擴(kuò)頻通訊、導(dǎo)航、集成電路的可測性設(shè)計、現(xiàn)代戰(zhàn)爭中的電子對抗技術(shù)等許多重要領(lǐng)域。
2010-04-02 11:07:17
3758 
計數(shù)型序列信號發(fā)生器
試設(shè)計一個01100011序列發(fā)生器.
2010-01-12 14:02:36
2809 序列信號發(fā)生器
序列信號是指在同步脈沖作用下循環(huán)地產(chǎn)生一串周期性的二進(jìn)制信號.能產(chǎn)
2010-09-18 08:37:14
8361 
設(shè)計并實(shí)現(xiàn)了一種基于 FPGA 的真 隨機(jī)數(shù)發(fā)生器 ,利用一對振蕩環(huán)路之間的相位漂移和抖動以及亞穩(wěn)態(tài)作為隨機(jī)源,使用線性反饋移位寄存器的輸出與原始序列運(yùn)算作為后續(xù)處理。在X
2011-05-30 17:04:40
72 FPGA實(shí)現(xiàn)智能函數(shù)發(fā)生器設(shè)計介紹了一種基于 FPGA 的智能函數(shù)發(fā)生器的設(shè)計.采用EDA技術(shù)對此設(shè)計進(jìn)行功能仿真和時序仿真,在EDA/SOPC系統(tǒng)開發(fā)平臺上實(shí)現(xiàn)程序下載,同時在示波器上觀察波形
2011-07-25 11:00:53
56 本文在介紹差分跳頻G函數(shù)算法原理基礎(chǔ)之上,對短波差分跳頻信號發(fā)生器進(jìn)行了基于FPGA的整體系統(tǒng)優(yōu)化設(shè)計,并分別在軟件和硬件環(huán)境下進(jìn)行了仿真與實(shí)現(xiàn)。
2011-08-13 15:04:11
2152 
函數(shù)信號發(fā)生器的實(shí)現(xiàn)方法通常是采用分立元件或單片專用集成芯片,但其頻率不高,穩(wěn)定性較差,且不易調(diào)試,開發(fā)和使用上都受到較大限制。隨著可編程邏輯器件(FPGA)的不斷發(fā)展,
2011-09-19 17:08:53
33604 
偽隨機(jī)序列 (Pseudo-Random Sequence,PRS)廣泛應(yīng)用于密碼學(xué)、擴(kuò)頻通信、雷達(dá)、導(dǎo)航等領(lǐng)域,其設(shè)計和分析一直是國際上的研究熱點(diǎn)。本文是關(guān)于偽隨機(jī)序列發(fā)生器的FPGA的設(shè)計。
2011-11-01 18:45:21
27 為了降低傳統(tǒng)函數(shù)信號發(fā)生器成本,改善函數(shù)信號發(fā)生器低頻穩(wěn)定性,本文結(jié)合FPGA和51單片機(jī)設(shè)計并實(shí)現(xiàn)了產(chǎn)生以0.596Hz頻率精度各種函數(shù)信號。函數(shù)信號頻率、波形、幅度由51單片機(jī)控
2012-03-22 12:08:01
125 設(shè)計采用Altera公司CycloneII系列EP2C5Q208作為核心器件,采用直接數(shù)字頻率合成技術(shù)實(shí)現(xiàn)了一個頻率、相位可控的基本信號發(fā)生器。該信號發(fā)生器可以產(chǎn)生正弦波、方波、三角波和鋸齒波四種波形。仿真及硬件驗(yàn)證的結(jié)果表明,該信號發(fā)生器精度高,抗干擾性好,此設(shè)計方案具有一定的實(shí)用性。
2013-01-22 14:45:33
472 基于FPGA的正弦信號發(fā)生器的 技術(shù)論文
2015-10-30 10:39:05
21 由運(yùn)放實(shí)現(xiàn)的脈沖序列發(fā)生器,包括定量運(yùn)算和multisim仿真,產(chǎn)生占空比為50%的方波
2015-12-08 17:45:35
18 基于FPGA的多功能圖像目標(biāo)發(fā)生器的設(shè)計與實(shí)現(xiàn)
2016-08-30 15:10:14
6 本文主要介紹利用FPGA的自身的特性實(shí)現(xiàn)隨機(jī)數(shù)發(fā)生器,在Virtex-II Pro開發(fā)板上用ChipScope觀察隨機(jī)數(shù)序列,以及在PCIe4Base(基于Virtex-4 FPGA)上實(shí)現(xiàn)。
2017-02-11 16:26:11
14125 
FPGA和51單片機(jī)信號發(fā)生器設(shè)計
2017-10-31 09:15:37
22 基于運(yùn)放的信號發(fā)生器精度低且穩(wěn)定性和可調(diào)節(jié)性差,而基于DDS的信號發(fā)生器則成本高、電路復(fù)雜。為此提出了基于FPGA+PWM的多路信號發(fā)生器設(shè)計方法。該方法硬件上無需DAC與多路模擬開關(guān),由FPGA產(chǎn)生調(diào)制輸出波形信號所需的PWM脈沖波,經(jīng)二階低通濾波和放大電路后即可得到所需波形信號。
2017-11-18 09:42:01
7556 
將虛擬儀器技術(shù)同FPGA技術(shù)結(jié)合,設(shè)計了一個頻率可控的DDS任意波形信號發(fā)生器。在闡述直接數(shù)字頻率合成技術(shù)的工作原理、電路構(gòu)成的基礎(chǔ)上,分別介紹了上位機(jī)虛擬儀器監(jiān)控面板的功能和結(jié)構(gòu),以及實(shí)現(xiàn)DDS
2017-12-04 11:40:09
33 本文檔內(nèi)容介紹了基于fpga實(shí)現(xiàn)信號發(fā)生器,供參考
2018-04-20 15:23:35
71 研制了基于現(xiàn)場可編程門陣列 (FPGA)實(shí)現(xiàn)的、用于± 50 0 kvar靜止補(bǔ)償器 (STATCOM)的 PWM脈沖發(fā)生器。該脈沖發(fā)生器通過接口單元接收 DSP寫入的 PWM脈沖寬度數(shù)據(jù) ,然后
2020-01-07 11:15:43
24 本文檔的主要內(nèi)容詳細(xì)介紹的是序列號發(fā)生器的電路板原理圖免費(fèi)下載。
2020-09-14 17:12:00
0 本文介紹了一種基于FPGA的圖像目標(biāo)發(fā)生器的設(shè)計方法,介紹了它的設(shè)計原理、硬件電路結(jié)構(gòu)、各功能的實(shí)現(xiàn)方法。該圖像發(fā)生器能產(chǎn)生灰度階圖像、靜態(tài)目標(biāo)圖像和運(yùn)動目標(biāo)圖像,用來對圖像采集系統(tǒng)進(jìn)行評估。
2021-01-26 15:57:03
7 本文根據(jù)單峰映射產(chǎn)生混沌序列極易被攻擊的特點(diǎn),采用髙維的混沌系統(tǒng)來設(shè)計混沌跳頻序列發(fā)生器。針對n維非線性數(shù)字濾波器產(chǎn)生序列的周期和分布特性,我們在系統(tǒng)結(jié)構(gòu)上作了相應(yīng)的設(shè)計,并最終應(yīng)用FPGA(現(xiàn)場
2021-02-02 15:14:55
11 序列信號是指在同步脈沖作用下循環(huán)地產(chǎn)生一串周期性的二進(jìn)制信號,能產(chǎn)生這種信號的邏輯器件就稱為序列信號發(fā)生器或序列發(fā)生器。
2021-02-18 14:17:03
11518 
本文檔的主要內(nèi)容詳細(xì)介紹的是使用FPGA實(shí)現(xiàn)ROM的正弦波發(fā)生器詳細(xì)資料說明免費(fèi)下載。
2021-03-02 13:52:22
19 的設(shè)計變得相對簡單而且高效。本文采用Altera Cyclone ||系列FPGA 實(shí)現(xiàn)可選擇音頻發(fā)生器,以實(shí)現(xiàn)聲樂中的幾種不同頻率的聲音。
2021-03-19 09:40:42
3888 
論述了DDS的基本原理,給出了利用FPGA實(shí)現(xiàn)基于DDS的2ASK/2FSK信號發(fā)生器的設(shè)計方法,重點(diǎn)介紹了其原理和電路,最后給出了基于.FPGA設(shè)計的實(shí)驗(yàn)結(jié)果.
2021-03-24 09:12:00
21 利用時空混沌雙向耦合映象格子模型構(gòu)建了一種偽隨機(jī)比特發(fā)生器,并在FPGA芯片上實(shí)現(xiàn)。通 過分析系統(tǒng)的最大Lyapunov指數(shù)得到系統(tǒng)參數(shù)的選擇標(biāo)準(zhǔn)。在不考慮通信時延的情況下,該偽隨機(jī)比特發(fā)生器的比特
2021-04-01 10:27:28
32 基于FPGA的偽隨機(jī)數(shù)發(fā)生器設(shè)計方案
2021-06-28 14:36:49
4 FPGA實(shí)現(xiàn)基于ROM的正弦波發(fā)生器(嵌入式開發(fā)系統(tǒng))-該文檔為FPGA實(shí)現(xiàn)基于ROM的正弦波發(fā)生器總結(jié)文檔,是一份很不錯的參考資料,具有較高參考價值,感興趣的可以下載看看………………
2021-07-30 11:45:41
32 基于FPGA和DAC設(shè)計的dds發(fā)生器(普德新星電源技術(shù)有限公司的LoGo)-該文檔為基于FPGA和DAC設(shè)計的dds發(fā)生器總結(jié)文檔,是一份很不錯的參考資料,具有較高參考價值,感興趣的可以下載看看………………
2021-09-16 12:09:10
42 函數(shù)信號發(fā)生器的實(shí)現(xiàn)有2種方法: 1:采用外部DDS時鐘+sdram+da的方法實(shí)現(xiàn),這樣需要PC機(jī)下載波形點(diǎn)數(shù)到FPGA中,然后控制DDS產(chǎn)生需要的時鐘,它的優(yōu)點(diǎn)是實(shí)現(xiàn)簡單,缺點(diǎn)是不能快速的產(chǎn)生
2022-03-23 14:06:43
2575 生成各種標(biāo)準(zhǔn)信號,如正弦波、方波、三角波、鋸齒波等,同時也可以通過預(yù)設(shè)參數(shù)或者導(dǎo)入波形函數(shù)、序列數(shù)據(jù)等方式,輸出想要的波形。○波形發(fā)生器分類○WAVEFORMGE
2023-08-05 08:07:41
4436 
組成,通常使用D觸發(fā)器或JK觸發(fā)器作為基本的構(gòu)造器件。本文將對序列脈沖發(fā)生器的工作原理、它所需的觸發(fā)器數(shù)量、以及如何根據(jù)具體的需求去選擇適當(dāng)?shù)挠|發(fā)器進(jìn)行實(shí)現(xiàn),進(jìn)行詳盡的介紹和探討。 一、序列脈沖發(fā)生器的工作原理 序列脈沖發(fā)生器通常由多個觸發(fā)器組成
2023-08-24 15:50:04
4137 用D觸發(fā)器設(shè)計一個序列發(fā)生器 怎么用D觸發(fā)器做序列信號發(fā)生器? 序列發(fā)生器是數(shù)字電子技術(shù)中常用的電路模塊之一,它可以用來生成一系列的數(shù)字信號序列。在數(shù)字電路中,D觸發(fā)器是一種被廣泛使用的數(shù)字邏輯組件
2023-08-24 15:50:17
6096 電子發(fā)燒友網(wǎng)站提供《GPS C/A碼發(fā)生器的仿真研究與FPGA設(shè)計.pdf》資料免費(fèi)下載
2023-11-06 14:17:54
0 電子發(fā)燒友網(wǎng)站提供《基于FPGA 的DDS正弦信號發(fā)生器的設(shè)計和實(shí)現(xiàn).pdf》資料免費(fèi)下載
2024-03-24 09:34:50
10 電子發(fā)燒友網(wǎng)站提供《三電壓軌簡單電源序列發(fā)生器LM3880數(shù)據(jù)表.pdf》資料免費(fèi)下載
2024-03-26 13:45:31
0 數(shù)字序列信號發(fā)生器(Digital Sequence Signal Generator,簡稱DSSG)是一種用于生成數(shù)字序列信號的設(shè)備。它廣泛應(yīng)用于通信、雷達(dá)、電子對抗等領(lǐng)域。本文將詳細(xì)介紹數(shù)字序列
2024-06-03 14:04:40
1559 分享如何在Xilinx Breadboardable Spartan-7 FPGA, CMOD S7中實(shí)現(xiàn)4位偽隨機(jī)數(shù)發(fā)生器(PRNGs)。
2024-08-06 11:20:47
1668 
電子發(fā)燒友網(wǎng)站提供《TPS38700Q1EVM電壓序列發(fā)生器.pdf》資料免費(fèi)下載
2024-11-05 09:21:57
0 Texas Instruments TPS38700S-Q1集成式多通道電壓序列發(fā)生器配有窗口看門狗、I^2^C可編程,采用24引腳4mm x 4mm VQFN封裝。該多通道電壓序列發(fā)生器非常適合
2025-08-18 15:50:05
771 
評論