基于FPGA的數(shù)據(jù)采集控制模塊設(shè)計
0 引 言
數(shù)據(jù)采集和控制系統(tǒng)是對生產(chǎn)過程或科學(xué)實(shí)驗(yàn)中各種物理量進(jìn)行實(shí)時采集、測試和反饋控制的
2010-02-08 10:00:28
1809 
希望通過28335的片內(nèi)ADC傳入信號,由開發(fā)板上的外設(shè)W5300進(jìn)行通信,發(fā)送到PC機(jī),有著兩個例程,請問如何連接在一起呢?第一次學(xué)習(xí)DSP,有點(diǎn)不知所措
2019-07-27 09:19:10
轉(zhuǎn)換器采用轉(zhuǎn)換速率為20 MHz的MAX1425。系統(tǒng)工作過程為:主機(jī)通過CY7C68013給數(shù)據(jù)采集系統(tǒng)一個采樣控制命令,存入FPGA的控制寄存器中。FPGA根據(jù)該命令向A/D轉(zhuǎn)換器發(fā)出相應(yīng)控制信號
2020-01-07 07:00:00
求大神指教FPGA控制W5300UDP接收正常,發(fā)送數(shù)據(jù)發(fā)送不出去是什么問題?
2016-05-03 20:49:36
有沒有人用過W5300硬件協(xié)議芯片啊,它的本機(jī)IP和SOCKET目的IP怎么配置啊
2013-11-25 15:38:20
基于單片機(jī)的W5300以太網(wǎng)通信,流程大概i是什么樣子的,不會啊
2013-05-20 16:36:29
自己寫的程序在開發(fā)板子上是可以正常運(yùn)行的,現(xiàn)在換了板子網(wǎng)口不通了,兩個板子的W5300的區(qū)別是開發(fā)板子的ADDR0~9和W5300的XA0~9對應(yīng)的,而現(xiàn)在的板子ADDR0是懸空的,哪位大神知道。
2018-04-28 14:30:09
自己寫的程序在開發(fā)板子上是可以正常運(yùn)行的,現(xiàn)在換了板子網(wǎng)口不通了,兩個板子的W5300的區(qū)別是開發(fā)板子的ADDR0~9和W5300的XA0~9對應(yīng)的,而現(xiàn)在的板子ADDR0是懸空的,哪位大神知道。
2018-04-28 14:27:49
群里有做過LabVIEW和W5300芯片通訊的么,我需要準(zhǔn)備什么,還請詳細(xì)指點(diǎn)下。非常感謝
2015-08-20 10:08:01
申請理由:項目描述:項目名稱:基于FPGA的多路實(shí)時運(yùn)動數(shù)據(jù)采集器項目描述:結(jié)合ARM內(nèi)核單片機(jī)的易操作性與FPGA的高速、并行運(yùn)算的特點(diǎn),設(shè)計一款快速、多路、實(shí)時運(yùn)動數(shù)據(jù)采集器。一共包含14路信號
2016-08-15 17:13:19
的信號處理任務(wù)越來越繁重,對數(shù)據(jù)采集處理系統(tǒng)的要求也越來越高。特別是在移動通信領(lǐng)域,基站和手機(jī)的物理信道處理都是實(shí)時信號處理。實(shí)時信號處理系統(tǒng)要求具有處理大數(shù)據(jù)量和高速數(shù)據(jù)的能力,以保證系統(tǒng)的實(shí)時性。這就
2019-07-05 06:41:27
數(shù)量有限,無法滿足微型化、大容量、高實(shí)時性、多參數(shù)和高穩(wěn)定性的要求。隨著計算機(jī)技術(shù)和網(wǎng)絡(luò)技術(shù)的發(fā)展,各種新的數(shù)據(jù)采集的實(shí)現(xiàn)方案不斷 出現(xiàn),其中,以TCP/IP 通信機(jī)制的遠(yuǎn)程數(shù)據(jù)采集系統(tǒng)具有較好
2019-07-29 06:28:28
寄存器等等。(2) W5300 與 FPGA 接口介紹W5300 與 MCU 主機(jī)接口模式有直接訪問地址模式和間接訪問地址模式,用戶可以很容易與主機(jī)接口。W5300 接口總線可以設(shè)置為 8 位數(shù)據(jù)總線
2018-04-11 10:16:32
寄存器等等。(2) W5300 與 FPGA 接口介紹W5300 與 MCU 主機(jī)接口模式有直接訪問地址模式和間接訪問地址模式,用戶可以很容易與主機(jī)接口。W5300 接口總線可以設(shè)置為 8 位數(shù)據(jù)總線或
2018-04-18 09:17:52
1.公網(wǎng)通信采集電能信息系統(tǒng)的技術(shù)選擇 本系統(tǒng)技術(shù)實(shí)現(xiàn)方案中以建筑單元為基礎(chǔ)單位,每個集中的建筑單元安裝數(shù)據(jù)采集器,采集器與電能表組成本地RS485通信網(wǎng)絡(luò),電能表數(shù)據(jù)匯總到數(shù)據(jù)采集器內(nèi),在
2020-03-10 07:14:21
目前以太網(wǎng)通信在以FPGA為核心的項目中應(yīng)用的非常廣泛。根據(jù)之前調(diào)試過的FPGA+W5300硬件協(xié)議棧芯片與PC機(jī)進(jìn)行通信,用的TCP/IP的方式,之前在網(wǎng)上討論此類問題的帖子也很多,但是很少有具體
2017-06-14 21:27:42
基于FPGA 的DSP 數(shù)據(jù)采集分析系統(tǒng)設(shè)計
2012-08-20 15:35:41
FPGA模塊為整個系統(tǒng)的核心控制部分,使用硬件描述語言Verilog HDL對FPGA進(jìn)行程序設(shè)計,以實(shí)現(xiàn)系統(tǒng)的整體功能要求。2.1.2 數(shù)據(jù)采集模塊AD7609AD7609是一款18位、8通道、真差分
2018-08-09 14:28:00
24期摘 要:傳統(tǒng)的數(shù)據(jù)采集系統(tǒng)大都是由ARM+DSP實(shí)現(xiàn)的,雖然DSP的優(yōu)勢在于數(shù)據(jù)處理,但是隨著FPGA技術(shù)的發(fā)展,很多FPGA已經(jīng)可以取代DSP的作用了。尤其是在高速實(shí)時的數(shù)據(jù)采集領(lǐng)域,采集
2018-05-09 12:09:43
基于FPGA的數(shù)據(jù)采集系統(tǒng)IEE ... 介紹了數(shù)據(jù)采集系統(tǒng)中以FPGA為處理核心、采用TI公司接口芯片的IEEE1394接口設(shè)計,給出了系統(tǒng)硬件設(shè)計和FPGA邏輯設(shè)計,討論了IEEE1394總線
2012-08-11 15:43:47
設(shè)計高溫環(huán)境下(最高120°)基于FPGA的數(shù)據(jù)采集存儲系統(tǒng),就是通過傳感器采集數(shù)據(jù),通過FPGA來控制,把數(shù)據(jù)存儲到存儲芯片上,回頭可以通過接口讀取數(shù)據(jù)顯示在計算機(jī)上,求大師給我指導(dǎo),我急需整個系統(tǒng)的protel原理圖,請各位幫忙,我將感激不盡。最好有附件畫出整個原理圖,謝謝!
2012-10-29 21:37:12
W5300的目標(biāo)是在高性能的嵌入式領(lǐng)域,如多媒體數(shù)據(jù)流服務(wù)。與WIZnet現(xiàn)有的芯片方案相比較,W5300在內(nèi)存空間和數(shù)據(jù)處理能力等方面都有很大的提高。 W5300特別適用于IPTV,IP機(jī)頂盒和數(shù)
2021-07-23 10:11:32
基于FPGA的高速實(shí)時數(shù)據(jù)采集系統(tǒng)設(shè)計
2012-08-20 20:00:14
與藍(lán)牙模塊通信的串口上,無需為軟件調(diào)試改動任何硬件,大大降低了硬件的復(fù)雜 性,提高了軟件開發(fā)速度。4 系統(tǒng)軟件設(shè)計基于 ARM 的藍(lán)牙實(shí)時數(shù)據(jù)采集系統(tǒng)的軟件設(shè)計包含三部分。第一部分是Windows
2021-10-26 06:30:00
,FPGA邏輯電路控制A/D采集和FIFO緩存模塊,實(shí)現(xiàn)長時間不間斷的數(shù)據(jù)采集與數(shù)據(jù)轉(zhuǎn)換;同時系統(tǒng)具有豐富的外圍控制接口和通信接口,可以實(shí)現(xiàn)數(shù)據(jù)的存儲、顯示,完成RS485/RS232或高速以太網(wǎng)
2010-08-31 09:14:55
由前端數(shù)據(jù)采集和上位機(jī)波形顯示記錄兩大部分組成。前端數(shù)據(jù)采集部分以單片機(jī)AT89C52為核心,8 KB內(nèi)部ROM空間,硬件部分采集到的數(shù)據(jù)通過串口通信傳送給上位機(jī),收錄系統(tǒng)實(shí)時顯示、記錄、回放接收
2014-12-24 11:10:33
功能。最后以函數(shù)發(fā)生器為對象對系統(tǒng)進(jìn)行測試,從測試的結(jié)果中可得出此系統(tǒng)性能良好,能達(dá)到設(shè)計的預(yù)期效果。關(guān)鍵詞:UsB,數(shù)據(jù)采集,固件,驅(qū)動程序NH文件閱讀工具[此貼子已經(jīng)被作者于2009-6-10 9:03:49編輯過]
2009-06-10 00:57:49
高速連續(xù)數(shù)據(jù)采集系統(tǒng)的背景及功能是什么?如何利用FPGA實(shí)現(xiàn)高速連續(xù)數(shù)據(jù)采集系統(tǒng)設(shè)計?FPGA在高速連續(xù)數(shù)據(jù)采集系統(tǒng)中的應(yīng)用有哪些?
2021-04-08 06:19:37
PMU的原理是什么?如何提高數(shù)據(jù)采集系統(tǒng)的實(shí)時性與可靠性?
2021-05-12 06:45:42
本文在分析并行打印接口工作特點(diǎn)的基礎(chǔ)上,設(shè)計出以51單片機(jī)為核心的并行口數(shù)據(jù)采集系統(tǒng)。
2021-05-31 06:09:25
本帖最后由 林場lc 于 2015-11-4 12:49 編輯
請問怎么用fpga驅(qū)動w5300?諸如初始化,時序控制等,能不能提供下示例代碼?謝謝!!
2015-11-03 16:10:35
用FPGA 控制W5300(采用的是TCP/IP協(xié)議)進(jìn)行數(shù)據(jù)傳輸,上位機(jī)軟件用LABVIEW做!怎么才能進(jìn)行數(shù)據(jù)傳輸。W5300怎么與LABVIEW進(jìn)行數(shù)據(jù)傳輸??!各位大仙能不能給指明方向!謝謝
2014-12-30 19:29:00
我正在學(xué)習(xí)基于FPGA的數(shù)據(jù)采集系統(tǒng)的設(shè)計,請各位大神提供些有關(guān)這方面的資料,最好是Verilog HDL代碼!謝謝!
2015-07-16 09:23:32
`求基于XILINX的FPGA數(shù)據(jù)采集系統(tǒng),感激不盡!`
2015-06-29 22:13:07
Linux技術(shù),實(shí)現(xiàn)一種小型化、移動性強(qiáng)、網(wǎng)絡(luò)耦合度高的便攜式人工地震數(shù)據(jù)采集系統(tǒng)。該系統(tǒng)以滿足人工地震觀測的需要、減小儀器尺寸和重量、降低功耗、降低野外工作強(qiáng)度和提高數(shù)據(jù)采集工作效率為目標(biāo)。
2020-03-05 06:20:45
綜合考慮到圖像采集系統(tǒng)所要求的實(shí)時性,可靠性,以及FPGA在數(shù)字電路的設(shè)計中的優(yōu)勢,為此本文討論如何利用FPGA設(shè)計基于LVDS的圖像數(shù)據(jù)采集傳輸系統(tǒng)?
2021-04-08 06:48:28
請問怎么用fpga驅(qū)動w5300?諸如初始化,時序控制等,能不能提供下示例代碼?謝謝!!
2018-06-04 17:31:21
為滿足核聚變裝置EAST 極向場電源控制系統(tǒng)的實(shí)時性要求,設(shè)計了基于QNX 的實(shí)時數(shù)據(jù)采集系統(tǒng)。與一般的軟件觸發(fā)數(shù)據(jù)采集方式相比,本文采用的利用QNX 系統(tǒng)時鐘實(shí)現(xiàn)的數(shù)據(jù)實(shí)時采
2009-06-22 10:04:11
17 從自主研發(fā)的角度,介紹了一種以PXI 總線為接口,采用現(xiàn)場可編程門陣列(FPGA)為邏輯控制單元的數(shù)據(jù)采集系統(tǒng)。在介紹系統(tǒng)總體設(shè)計方案的基礎(chǔ)上,詳細(xì)討論了采集部分的功能實(shí)
2009-07-08 14:54:24
18 基于MAX3420的實(shí)時數(shù)據(jù)采集系統(tǒng)設(shè)計
針對TMSC3206000數(shù)字信號處理器的特點(diǎn),設(shè)計了基于DSP和MAX3420的實(shí)時數(shù)據(jù)采集系統(tǒng).
2010-06-11 17:26:23
39 數(shù)據(jù)采集儀F9164-DZ200產(chǎn)品是集傳統(tǒng)數(shù)據(jù)采集器與3G/4G/5G、以太網(wǎng)、LoRa、藍(lán)牙、GNSS等多種通信功能與一體
2024-03-27 14:33:28
設(shè)計一種基于FPGA的多通道同步數(shù)據(jù)采集存儲系統(tǒng),分為多通道同步數(shù)據(jù)采集模塊和數(shù)據(jù)存儲模塊。系統(tǒng)設(shè)計采用多通道數(shù)據(jù)的同步實(shí)時采集以及壞塊檢測技術(shù)。多通道同步數(shù)據(jù)采集
2010-12-27 15:31:33
70 驅(qū)動系統(tǒng)綜合測試儀等硬件設(shè)備完成數(shù)據(jù)的高速采集,實(shí)時上傳用戶自定義的波形數(shù)據(jù)和特征值數(shù)據(jù)。數(shù)據(jù)采集系統(tǒng)可以同時監(jiān)控局域網(wǎng)內(nèi)的1臺或多臺設(shè)備的測量數(shù)據(jù),并進(jìn)行數(shù)據(jù)的
2024-10-08 13:33:21
采用FPGA的高速數(shù)據(jù)采集系統(tǒng)
隨著科學(xué)技術(shù)的發(fā)展,數(shù)據(jù)采集技術(shù)進(jìn)入到越來越多的領(lǐng)域。目前,已廣泛應(yīng)用于通信,圖像處理,軍事應(yīng)用,消費(fèi)電子,智能控制等方面
2009-04-20 11:03:13
2320 
基于USB2.0與FPGA技術(shù)的高速數(shù)據(jù)采集系統(tǒng)的設(shè)計
基于USB2.0與FPGA技術(shù)的高速數(shù)據(jù)采集系統(tǒng)的設(shè)計
近年來筆記本電腦迅速普及和更新,其中大部分已經(jīng)
2009-04-22 19:56:15
1960 
基于CPLD/FPGA高速數(shù)據(jù)采集系統(tǒng)的設(shè)計
0 引 言 傳統(tǒng)的數(shù)據(jù)采集系統(tǒng)一般采用單片機(jī),系統(tǒng)大多通過PCI總線完成數(shù)據(jù)的傳輸。其缺點(diǎn)是數(shù)學(xué)運(yùn)算能力差;
2010-01-27 09:35:01
791 
基于ARM的藍(lán)牙實(shí)時數(shù)據(jù)采集系統(tǒng)的設(shè)計
摘要:本文提出了一種基于ARM的藍(lán)牙無線數(shù)據(jù)采集系統(tǒng)。結(jié)合嵌入式技術(shù)與藍(lán)牙技術(shù)的優(yōu)勢,解決了傳統(tǒng)工業(yè)現(xiàn)場數(shù)據(jù)采集系統(tǒng)中
2010-02-02 11:27:03
1375 
FPGA芯片在高速數(shù)據(jù)采集緩存系統(tǒng)中的應(yīng)用
概 述在高速數(shù)據(jù)采集方面,FPGA有單片機(jī)和DSP無法比擬的優(yōu)勢。FPGA的時鐘頻率高,內(nèi)部時延小,全部控制邏輯都可由硬
2010-03-30 10:51:15
1179 
研究了能夠同時對多路 光電編碼器 脈沖信號進(jìn)行細(xì)分、計數(shù)以及傳輸?shù)?b class="flag-6" style="color: red">數(shù)據(jù)采集處理系統(tǒng)。提出了以高度集成的FPGA芯片為核心的設(shè)計方式,實(shí)現(xiàn)6路光電編碼器信號的同步實(shí)時處理。坐
2011-08-18 16:33:15
92 本課題基于關(guān)節(jié)臂式坐標(biāo)測量機(jī)的研制需要,研究了 光柵傳感器 輸出信號的特點(diǎn)和FPGA開發(fā)技術(shù),以FPGA為載體,設(shè)計了一個基于FPGA的多路光柵數(shù)據(jù)采集系統(tǒng)。 本文主要介紹了光柵傳感
2011-08-18 16:34:55
78 介紹了一種高速實(shí)時數(shù)據(jù)采集系統(tǒng)的設(shè)計。該系統(tǒng)以FPGA作為邏輯控制的核心,以USB2.0作為與上位機(jī)數(shù)據(jù)傳輸?shù)慕涌?,能同時支持單端16路和差分8路模擬信號輸入,最大采樣率為200 kHz,
2011-09-29 17:16:36
63 針對數(shù)據(jù)采集系統(tǒng)有信號形式多樣、實(shí)時傳輸和靈活配置的要求,介紹了一種基于FPGA的數(shù)據(jù)采集和傳輸系統(tǒng),以及系統(tǒng)數(shù)字電路的程序設(shè)計。該系統(tǒng)以現(xiàn)場可編程邏輯陣列(FPGA)作為
2011-09-29 17:31:04
54 在VC++6.0中利用MSComm控件實(shí)現(xiàn)串口通信時實(shí)時性較差,系統(tǒng)資源利用不足,無法滿足高速串口數(shù)據(jù)采集軟件的編程要求.針對高速串口數(shù)據(jù)采集軟件的設(shè)計要求,提出了基于多線程技術(shù)和自定義
2011-11-09 15:15:59
2058 
設(shè)計了一個基于FPGA的數(shù)據(jù)采集系統(tǒng),并用Verilog HDL語言作為描述語言實(shí)現(xiàn)了對TLC0820的采樣控制和FPGA的數(shù)據(jù)處理等過程的控制,以Xilinx ISE 9.1i軟件為平臺,進(jìn)行了設(shè)計輸入、分析與綜合、
2012-05-08 15:17:06
80 針對現(xiàn)場采集設(shè)備需要擴(kuò)展網(wǎng)絡(luò)功能以實(shí)現(xiàn)遠(yuǎn)程控制和數(shù)據(jù)傳輸,應(yīng)用硬件協(xié)議棧芯片W5300設(shè)計并實(shí)現(xiàn)了以太網(wǎng)數(shù)據(jù)傳輸系統(tǒng),該系統(tǒng)由FPGA控制硬件協(xié)議棧芯片W5300,給出了系統(tǒng)總體硬
2012-05-28 17:41:52
183 針對現(xiàn)場采集設(shè)備需要擴(kuò)展網(wǎng)絡(luò)功能以實(shí)現(xiàn)遠(yuǎn)程控制和數(shù)據(jù)傳輸,應(yīng)用硬件協(xié)議棧芯片W5300設(shè)計并實(shí)現(xiàn)了以太網(wǎng)數(shù)據(jù)傳輸系統(tǒng),該系統(tǒng)由FPGA控制硬件協(xié)議棧芯片W5300,給出了系統(tǒng)總體硬
2012-05-29 17:01:55
280 W5300也是w5x00系列的以太網(wǎng)連接芯片,里面的驅(qū)動代碼適用于廣泛的單片機(jī)程序移植
2015-10-30 16:42:10
63 FPGA由于集成了超大規(guī)模集成電路和可編程器件的諸多優(yōu)點(diǎn),其在現(xiàn)代工業(yè)生產(chǎn)和科學(xué)研究中的數(shù)據(jù)采集和處理的應(yīng)用越來越廣泛。本文針對SSI接口類傳感器數(shù)據(jù)采集與數(shù)理需求,設(shè)計了以FPGA為核心處理器的多
2015-12-18 15:48:43
138 W5300 + Altera FPGA的開發(fā)程序,TCP服務(wù)器模式。
2016-05-04 14:09:56
90 Wiznet W5300 應(yīng)用的FPGA硬件原理圖,FPGA芯片為Altera Cyclone II EP2C5T144C8N。
2016-05-04 14:20:11
102 高速數(shù)據(jù)采集系統(tǒng)中的FPGA的設(shè)計,下來看看
2016-05-10 11:24:33
15 基于FPGA的PXI數(shù)據(jù)采集系統(tǒng)設(shè)計,下來看看
2016-05-10 13:45:28
36 于FPGA的高速多路數(shù)據(jù)采集系統(tǒng)的設(shè)計。
2016-05-10 13:45:28
41 基于FPGA的多通道數(shù)據(jù)采集系統(tǒng)設(shè)計,下來看看。
2016-05-10 13:45:28
64 基于FPGA的高速數(shù)據(jù)采集硬件系統(tǒng)設(shè)計.
2016-05-10 17:06:40
48 基于FPGA的高速數(shù)據(jù)采集系統(tǒng)接口設(shè)計.
2016-05-10 17:06:40
27 基于FPGA的高速數(shù)據(jù)采集系統(tǒng)的設(shè)計,下來看看
2016-05-10 17:06:40
21 基于FPGA的數(shù)據(jù)采集系統(tǒng)IEEE1394接口設(shè)計
2016-05-10 17:46:07
12 基于FPGA的高速數(shù)據(jù)采集系統(tǒng)設(shè)計,用ad芯片和sdram構(gòu)成高速數(shù)據(jù)采集系統(tǒng)。
2016-05-17 09:49:51
35 基于STM32的W5300通用程序,簡單修改便可使用。
2016-05-20 11:47:38
9 基于FPGA的新型高速CCD圖像數(shù)據(jù)采集系統(tǒng)
2016-09-22 13:05:38
22 基于W5300的外系統(tǒng)等效器設(shè)計_鮑曉祺
2017-01-16 14:04:30
6 FPGA和UART的MCU總線數(shù)據(jù)采集系統(tǒng)設(shè)計
2017-10-31 15:20:51
8 W5300的目標(biāo)是在高性能的嵌入式領(lǐng)域,如多媒體數(shù)據(jù)流服務(wù)。與WIZnet現(xiàn)有的芯片方案相比較,W5300在內(nèi)存空間和數(shù)據(jù)處理能力等方面都有很大的提高。
2017-11-13 15:38:09
5916 W5300在內(nèi)存空間和數(shù)據(jù)處理能力等方面都有很大的提高。W5300特別適用于IPTV,IP機(jī)頂盒和數(shù)字電視等大流量多媒體數(shù)據(jù)的傳輸。通過一個集成有TCP/IP協(xié)議和10/100M的以太網(wǎng)MAC和PHY的單芯片可以非常簡單和快捷地實(shí)現(xiàn)Internet連接。
2017-11-20 17:28:55
3108 外部存儲模塊主要由FLASH 存儲器A T45DB081B 組成。串行通信模塊的功能主要是提供標(biāo)準(zhǔn)的RS 232接口和RS 485 接口,為實(shí)現(xiàn)不同外置式數(shù)據(jù)采集器之間的通信,以及外置式數(shù)據(jù)采集器與計算機(jī)之間的通信提供方便。該模塊主要由MAX 232 芯片和MAX485 芯片組成。
2018-07-31 10:02:00
2627 
本文主要介紹了一種基于STM32+FPGA的數(shù)據(jù)采集系統(tǒng)的設(shè)計與實(shí)現(xiàn),利用STM32硬件中的FSMC、ETHERNETMAC、定時器等外設(shè)功能,以及FPGA靈活的邏輯可操控性,解決了系統(tǒng)接口
2017-12-23 15:43:29
42821 
DMA方式數(shù)據(jù)采集是指數(shù)據(jù)采集過程由底層數(shù)據(jù)采集單元完成,而數(shù)據(jù)采集結(jié)果不經(jīng)過微處理器而被直接寫入系統(tǒng)內(nèi)存。底層數(shù)據(jù)采集單元依照上位機(jī)設(shè)定而高效運(yùn)行,對微處理器的依賴程度低,能有效節(jié)省上位機(jī)軟件開銷,且數(shù)據(jù)采集實(shí)時性高。
2019-08-22 15:10:25
3157 
提出了FPGA之間以及FPGA與外圍A/D和D/A芯片的數(shù)據(jù)傳輸方案。最后揭示了光纖通信驅(qū)動的數(shù)據(jù)采集與控制過程及總線沖突解決策略。所設(shè)計的系統(tǒng)具有成本低、靈活性強(qiáng)的特點(diǎn),實(shí)驗(yàn)表明該系統(tǒng)能夠滿足可靠性和實(shí)時性要求。
2018-10-23 19:32:54
5 的TMS320C6713器件.該系統(tǒng)將A/D采樣的數(shù)據(jù)送往FPGA,經(jīng)過FPGA預(yù)處理后送到DSP,最終通過USB接口送到主控臺,其系統(tǒng)的數(shù)據(jù)采集的實(shí)時速度最高可達(dá)到100 MB/s,適用于大部分的高速數(shù)據(jù)采集場合.
2018-11-07 17:18:24
20 設(shè)計了以FPGA器件XCSVIXS0為核心處理芯片的高速數(shù)據(jù)采集存儲系統(tǒng)。在XCSVLXS0內(nèi)部實(shí)現(xiàn)的高速狀態(tài)機(jī)和相位延遲時鐘作用下,采用4片高速A/D器件流水工作來提高數(shù)據(jù)采集速度。同時在
2018-12-10 16:47:01
22 結(jié)合數(shù)據(jù)采集在往復(fù)式壓縮機(jī)在線監(jiān)測系統(tǒng)中的應(yīng)用, 設(shè)計了以FPGA(現(xiàn)場可編程門陣列)為核心的邏輯控制模塊的多通道數(shù)據(jù)采集系統(tǒng)。整個采集系統(tǒng)可實(shí)現(xiàn)16 路最大工作頻率為100kHz 的模擬信號的采集
2018-12-18 19:09:43
22 高速雷達(dá)數(shù)據(jù)采集系統(tǒng)的設(shè)計方法。該系統(tǒng)由FPGA芯片完成各芯片之間的邏輯控制,具有設(shè)計靈活、結(jié)構(gòu)簡單、實(shí)時性高、可靠性高等優(yōu)點(diǎn)。
2018-12-24 15:20:00
21 了Pcl9054接口芯片與主機(jī)的PCI總線進(jìn)行通信;根據(jù)采集卡的功能要求,FPGA選擇AI。TERA公司的EPlc6Q240C8;為保證采集系統(tǒng)實(shí)時性的要求,應(yīng)用winDriver及其KernelPlugIn技術(shù)在操作系統(tǒng)內(nèi)核態(tài)下完成了驅(qū)動程序的開發(fā)。該采集卡具有DMA傳輸、可連續(xù)采集等特點(diǎn),目前已成
2021-02-03 16:26:11
21 W5300是一款0.18μm CMOS工藝的單芯片器件,內(nèi)部集成10/100M以太網(wǎng)控制器,MAC和TCP/IP協(xié) 議棧。W5300使用方便、穩(wěn)定可靠,廣泛應(yīng)用于高性能、低成本的Internet嵌入式領(lǐng)域。
2022-10-13 17:29:23
8 為了滿足某大型旋轉(zhuǎn)機(jī)械設(shè)備在監(jiān)測過程中實(shí)時性高精度多通道的采集需求,提出了一種基于FPGA的多通道振動信號采集檢測系統(tǒng)的設(shè)計方案。系統(tǒng)采用主/從式FPGA架構(gòu),在強(qiáng)噪聲環(huán)境下實(shí)現(xiàn)了采樣頻率為100
2023-08-08 09:25:56
2097 
電子發(fā)燒友網(wǎng)站提供《基于W5300的以太網(wǎng)數(shù)據(jù)傳輸系統(tǒng)的設(shè)計與實(shí)現(xiàn).pdf》資料免費(fèi)下載
2023-10-24 09:45:15
3 一、系統(tǒng)總體方案設(shè)計 為了滿足油田增壓站對數(shù)據(jù)采集的需求,我們設(shè)計了一套基于FPGA的多通道數(shù)據(jù)采集與傳輸系統(tǒng)。系統(tǒng)以FPGA作為主控制器,利用外部ADC芯片完成模擬信號的采集,通過以太網(wǎng)實(shí)現(xiàn)與上位
2024-12-09 10:45:02
1306 
評論