資料介紹
影響FPGA設(shè)計(jì)中時(shí)鐘因素的探討:時(shí)鐘是整個(gè)電路最重要、最特殊的信號(hào),系統(tǒng)內(nèi)大部分器件的動(dòng)作都是在時(shí)鐘的跳變沿上進(jìn)行, 這就要求時(shí)鐘信號(hào)時(shí)延差要非常小, 否則就可能造成時(shí)序邏輯狀態(tài)出錯(cuò);因而明確FPGA設(shè)計(jì)中決定系統(tǒng)時(shí)鐘的因素,盡量較小時(shí)鐘的延時(shí)對(duì)保證設(shè)計(jì)的穩(wěn)定性有非常重要的意義。
1、1 建立時(shí)間與保持時(shí)間
建立時(shí)間(Tsu:set up time)是指在時(shí)鐘沿到來(lái)之前數(shù)據(jù)從不穩(wěn)定到穩(wěn)定所需的時(shí)間,如果建立的時(shí)間不滿足要求那么數(shù)據(jù)將不能在這個(gè)時(shí)鐘上升沿被穩(wěn)定的打入觸發(fā)器;保持時(shí)間(Th:hold time)是指數(shù)據(jù)穩(wěn)定后保持的時(shí)間,如果保持時(shí)間不滿足要求那么數(shù)據(jù)同樣也不能被穩(wěn)定的打入觸發(fā)器。建立與保持時(shí)間的簡(jiǎn)單示意圖如下圖1所示。
1、1 建立時(shí)間與保持時(shí)間
建立時(shí)間(Tsu:set up time)是指在時(shí)鐘沿到來(lái)之前數(shù)據(jù)從不穩(wěn)定到穩(wěn)定所需的時(shí)間,如果建立的時(shí)間不滿足要求那么數(shù)據(jù)將不能在這個(gè)時(shí)鐘上升沿被穩(wěn)定的打入觸發(fā)器;保持時(shí)間(Th:hold time)是指數(shù)據(jù)穩(wěn)定后保持的時(shí)間,如果保持時(shí)間不滿足要求那么數(shù)據(jù)同樣也不能被穩(wěn)定的打入觸發(fā)器。建立與保持時(shí)間的簡(jiǎn)單示意圖如下圖1所示。
FPGA
加入交流群
掃碼添加小助手
加入工程師交流群
下載該資料的人也在下載
下載該資料的人還在閱讀
更多 >
- 基于FPGA的數(shù)字時(shí)鐘設(shè)計(jì)畢業(yè)設(shè)計(jì)論文 75次下載
- 一種基于FPGA的時(shí)鐘同功耗步信息采集方法 6次下載
- 大型設(shè)計(jì)中FPGA的多時(shí)鐘設(shè)計(jì)策略詳細(xì)說(shuō)明 14次下載
- FPGA硬件基礎(chǔ)之FPGA時(shí)鐘資源的工程文件免費(fèi)下載 16次下載
- FPGA的時(shí)鐘資源鎖相環(huán)的學(xué)習(xí)課件 13次下載
- FPGA的時(shí)鐘資源詳細(xì)資料說(shuō)明 21次下載
- 如何使用FPGA設(shè)計(jì)SDH的設(shè)備時(shí)鐘詳細(xì)原理和測(cè)試資料概述 16次下載
- 如何正確使用FPGA的時(shí)鐘資源 22次下載
- 基于FPGA的數(shù)字時(shí)鐘設(shè)計(jì) 71次下載
- 低功耗時(shí)鐘門控算術(shù)邏輯單元在不同FPGA中的時(shí)鐘能量分析 0次下載
- DLL在_FPGA時(shí)鐘設(shè)計(jì)中的應(yīng)用 1次下載
- FPGA異步時(shí)鐘設(shè)計(jì)中的同步策略 63次下載
- FPGA時(shí)鐘分配網(wǎng)絡(luò)設(shè)計(jì)技術(shù)
- DLL在FPGA時(shí)鐘設(shè)計(jì)中的應(yīng)用
- 一種FPGA時(shí)鐘網(wǎng)絡(luò)中鎖相環(huán)的實(shí)現(xiàn)方案
- FPGA中時(shí)鐘的用法 3.8k次閱讀
- 如何從PCB到FPGA獲取用戶時(shí)鐘 1.1k次閱讀
- 一文詳解Xilin的FPGA時(shí)鐘結(jié)構(gòu) 4.7k次閱讀
- 基于FPGA的二進(jìn)制時(shí)鐘設(shè)計(jì)方案 3.1k次閱讀
- 基于FPGA芯片實(shí)現(xiàn)數(shù)據(jù)時(shí)鐘同步設(shè)計(jì)方案 7.8k次閱讀
- 淺談FPGA內(nèi)部的時(shí)鐘網(wǎng)絡(luò)設(shè)計(jì) 3.7k次閱讀
- 如何利用FPGA設(shè)計(jì)一個(gè)跨時(shí)鐘域的同步策略? 6k次閱讀
- FPGA器件的時(shí)鐘設(shè)計(jì) 8.3k次閱讀
- 異步電路中時(shí)鐘如何同步的多種方法 1.4w次閱讀
- 設(shè)計(jì)PLD/FPGA時(shí)常用的時(shí)鐘類型 5k次閱讀
- 基于FPGA的高精度同步時(shí)鐘系統(tǒng)設(shè)計(jì) 8.8k次閱讀
- FPGA中的多時(shí)鐘域設(shè)計(jì) 1.5k次閱讀
- 影響FPGA設(shè)計(jì)周期生產(chǎn)力的最大因素是什么? 857次閱讀
- FPGA全局時(shí)鐘和第二全局時(shí)鐘資源的使用方法 5.4k次閱讀
- FPGA設(shè)計(jì)小Tips:如何正確使用FPGA的時(shí)鐘資源 2.1w次閱讀
下載排行
本周
- 1MDD品牌三極管MMBT3906數(shù)據(jù)手冊(cè)
- 2.33 MB | 次下載 | 免費(fèi)
- 2MDD品牌三極管S9012數(shù)據(jù)手冊(cè)
- 2.62 MB | 次下載 | 免費(fèi)
- 3聯(lián)想flex2-14D/15D說(shuō)明書(shū)
- 4.92 MB | 次下載 | 免費(fèi)
- 4收音環(huán)繞擴(kuò)音機(jī) AVR-1507手冊(cè)
- 2.50 MB | 次下載 | 免費(fèi)
- 524Pin Type-C連接器設(shè)計(jì)報(bào)告
- 1.06 MB | 次下載 | 免費(fèi)
- 6新一代網(wǎng)絡(luò)可視化(NPB 2.0)
- 3.40 MB | 次下載 | 免費(fèi)
- 7MS1000TA 超聲波測(cè)量模擬前端芯片技術(shù)手冊(cè)
- 0.60 MB | 次下載 | 免費(fèi)
- 8MS1022高精度時(shí)間測(cè)量(TDC)電路數(shù)據(jù)手冊(cè)
- 1.81 MB | 次下載 | 免費(fèi)
本月
- 1愛(ài)華AIWA HS-J202維修手冊(cè)
- 3.34 MB | 37次下載 | 免費(fèi)
- 2PC5502負(fù)載均流控制電路數(shù)據(jù)手冊(cè)
- 1.63 MB | 23次下載 | 免費(fèi)
- 3NB-IoT芯片廠商的資料說(shuō)明
- 0.31 MB | 22次下載 | 1 積分
- 4H110主板CPU PWM芯片ISL95858HRZ-T核心供電電路圖資料
- 0.63 MB | 6次下載 | 1 積分
- 5UWB653Pro USB口測(cè)距通信定位模塊規(guī)格書(shū)
- 838.47 KB | 5次下載 | 免費(fèi)
- 6技嘉H110主板IT8628E_BX IO電路圖資料
- 2.61 MB | 4次下載 | 1 積分
- 7蘇泊爾DCL6907(即CHK-S007)單芯片電磁爐原理圖資料
- 0.04 MB | 4次下載 | 1 積分
- 8100W準(zhǔn)諧振反激式恒流電源電路圖資料
- 0.09 MB | 2次下載 | 1 積分
總榜
- 1matlab軟件下載入口
- 未知 | 935137次下載 | 10 積分
- 2開(kāi)源硬件-PMP21529.1-4 開(kāi)關(guān)降壓/升壓雙向直流/直流轉(zhuǎn)換器 PCB layout 設(shè)計(jì)
- 1.48MB | 420064次下載 | 10 積分
- 3Altium DXP2002下載入口
- 未知 | 233089次下載 | 10 積分
- 4電路仿真軟件multisim 10.0免費(fèi)下載
- 340992 | 191439次下載 | 10 積分
- 5十天學(xué)會(huì)AVR單片機(jī)與C語(yǔ)言視頻教程 下載
- 158M | 183353次下載 | 10 積分
- 6labview8.5下載
- 未知 | 81602次下載 | 10 積分
- 7Keil工具M(jìn)DK-Arm免費(fèi)下載
- 0.02 MB | 73822次下載 | 10 積分
- 8LabVIEW 8.6下載
- 未知 | 65991次下載 | 10 積分
電子發(fā)燒友App





創(chuàng)作
發(fā)文章
發(fā)帖
提問(wèn)
發(fā)資料
發(fā)視頻
上傳資料賺積分
評(píng)論