完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
標(biāo)簽 > fpga
FPGA(Field-Programmable Gate Array),即現(xiàn)場(chǎng)可編程門陣列,它是在PAL、GAL、CPLD等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點(diǎn)。
文章:12970個(gè) 瀏覽:637605次 帖子:8006個(gè)
采用FPGA協(xié)處理器實(shí)現(xiàn)算法加速教程
當(dāng)今的設(shè)計(jì)工程師受到面積、功率和成本的約束,不能采用GHz級(jí)的計(jì)算機(jī)實(shí)現(xiàn)嵌入式設(shè)計(jì)。在嵌入式系統(tǒng)中,通常是由相對(duì)數(shù)量較少的算法決定最大的運(yùn)算需求。使用設(shè)...
2021-09-28 標(biāo)簽:fpgacpu數(shù)據(jù) 4.9k 0
FPGA的TCP/IP通信協(xié)議與Matlab通信系統(tǒng)的研究
O 引言 近年來(lái),隨著信息技術(shù)的發(fā)展,網(wǎng)絡(luò)化日加普遍,以太網(wǎng)被廣泛應(yīng)用到各個(gè)領(lǐng)域。例如在數(shù)據(jù)采集領(lǐng)域,一些小型監(jiān)測(cè)設(shè)備需要增加網(wǎng)絡(luò)實(shí)現(xiàn)遠(yuǎn)程
FPGA學(xué)習(xí)-基于FIFO的行緩存結(jié)構(gòu)
在FPGA中對(duì)圖像的一行數(shù)據(jù)進(jìn)行緩存時(shí),可以采用FIFO這一結(jié)構(gòu),如上圖所示,新一行圖像數(shù)據(jù)流入到FIFO1中,F(xiàn)IFO1中會(huì)對(duì)圖像數(shù)據(jù)進(jìn)行緩存,當(dāng)FI...
為了對(duì)設(shè)計(jì)外部的時(shí)序情況進(jìn)行精確建模,設(shè)計(jì)者必須設(shè)定輸入和輸出端口的時(shí)序信息。Vivado只能識(shí)別出FPGA器件范圍內(nèi)的時(shí)序,因此必須使用set_inp...
2023-01-01 標(biāo)簽:fpga 4.9k 0
可編程邏輯器件的原理與結(jié)構(gòu)說(shuō)明
存儲(chǔ)器用來(lái)存儲(chǔ)二進(jìn)制信息。根據(jù)功能不同,半導(dǎo)體存儲(chǔ)器可分為兩大類:隨機(jī)存取存儲(chǔ)器(RAM)和只讀存儲(chǔ)器(ROM)。隨機(jī)存儲(chǔ)器由地址譯碼器、存儲(chǔ)矩陣以及讀...
關(guān)于DDR3和FPGA部分的20個(gè)設(shè)計(jì)規(guī)范總結(jié)
DQ0-7 八根線必須連到同一T塊(也稱為字節(jié)組)上,一旦分在一起,這個(gè)字節(jié)組就不能放地址線和控制線了,只能放數(shù)據(jù)線。 每組數(shù)據(jù)線對(duì)應(yīng)的DQS必須連到N...
安路科技榮膺2025最具創(chuàng)新力科創(chuàng)板上市公司
近日,上海松江舉辦的“2025中國(guó)科創(chuàng)領(lǐng)袖大會(huì)暨科創(chuàng)板開(kāi)市六周年峰會(huì)”上,“科創(chuàng)板開(kāi)市六周年評(píng)選”榜單揭曉,安路科技憑借在FPGA領(lǐng)域的持續(xù)突破與創(chuàng)新成...
2025-08-04 標(biāo)簽:FPGA安路科技科創(chuàng)板 4.9k 0
根據(jù)方正證券發(fā)布的全球半導(dǎo)體漲幅排名的榜單當(dāng)中,Lattice、Cree、英偉達(dá)位列2020年漲幅前三甲,他們?cè)谶@一年的漲幅均超過(guò)了100%。在他們實(shí)現(xiàn)...
晶心科技A25內(nèi)核及AE350外設(shè)子系統(tǒng)成功集成到高云半導(dǎo)體的GW5AST-138FPGA 中
2023 年 8 月 29 日,RISC-V 聯(lián)盟成員,業(yè)內(nèi)知名的高性能低功耗 32/64-bit RISC-V 內(nèi)核供應(yīng)商晶心科技宣布其 A25 內(nèi)核...
2023-08-30 標(biāo)簽:fpga軟件開(kāi)發(fā)晶心科技 4.9k 0
FPGA的開(kāi)發(fā)流程是遵循著ASIC的開(kāi)發(fā)流程發(fā)展的,發(fā)展到目前為止,F(xiàn)PGA的開(kāi)發(fā)流程總體按照下圖進(jìn)行,有些步驟可能由于其在當(dāng)前項(xiàng)目中的條件的寬度的允許...
變不可能為可能:如何實(shí)現(xiàn)DSP和SDRAM數(shù)據(jù)讀取
在DSP 應(yīng)用系統(tǒng)中,需要大量外擴(kuò)存儲(chǔ)器的情況經(jīng)常遇到。例如,在數(shù)碼相機(jī)和攝像機(jī)中,為了將現(xiàn)場(chǎng)拍攝的諸多圖片或圖像暫存下來(lái),需要將 DSP 處理后的數(shù)據(jù)...
基于FPGA的數(shù)字中頻接收和恢復(fù)系統(tǒng)設(shè)計(jì)
本文討論基于AD9957的多波形雷達(dá)信號(hào)恢復(fù)實(shí)現(xiàn)方案,融合了光纖通信、現(xiàn)場(chǎng)可編程門陣列和DDS等技術(shù),具有誤碼率低、抗干擾性強(qiáng)、實(shí)時(shí)性強(qiáng)、數(shù)字化、可編程...
fpga開(kāi)發(fā)板用途,fpga開(kāi)發(fā)板價(jià)格
開(kāi)發(fā)板是用來(lái)進(jìn)行嵌入式系統(tǒng)開(kāi)發(fā)的電路板,包括中央處理器、存儲(chǔ)器、輸入設(shè)備、輸出設(shè)備、數(shù)據(jù)通路/總線和外部資源接口等一系列硬件組件。在一般的嵌入式系統(tǒng)開(kāi)發(fā)...
2017-10-23 標(biāo)簽:fpga開(kāi)發(fā)板 4.9k 0
FPGA牛人給FPGA初學(xué)者入門留下的幾點(diǎn)心得體會(huì)
電子發(fā)燒友網(wǎng)訊: 最近有很多FPGA初學(xué)者在論壇里咨詢,F(xiàn)PGA初學(xué)者應(yīng)該從哪里開(kāi)始學(xué)起呢?為此,我找了多名做FPGA相關(guān)工作的的前輩請(qǐng)教,從而對(duì)FPG...
FPGA教程之頻率簡(jiǎn)介 每個(gè)CPU都有一個(gè)工作頻率,F(xiàn)PGA也不例外(當(dāng)然,只有你的設(shè)計(jì)應(yīng)該是時(shí)序邏輯),那該頻率是
創(chuàng)建一臺(tái)基于FPGA的Cray-1計(jì)算機(jī)
希望擁有一臺(tái)經(jīng)典、龐大且計(jì)算能力強(qiáng)大的超級(jí)計(jì)算機(jī)嗎?自己構(gòu)建一臺(tái)吧。 1976年,迪斯科還大行其道,冷戰(zhàn)正處于高潮,而我要到9年之后才出生。那年,正是C...
SPI flash 芯片應(yīng)用十分廣泛,在很多電子產(chǎn)品上面或多或少都有它的蹤影,如手機(jī)、數(shù)碼、液晶顯示器、機(jī)頂盒、電腦主板等。主要應(yīng)用在EEPROM,F(xiàn)L...
利用人工智能定時(shí)方案簡(jiǎn)化高性能計(jì)算加速
云計(jì)算和人工智能(AI)將會(huì)是解決一些世界上最大的挑戰(zhàn)的關(guān)鍵,如加速科學(xué)發(fā)現(xiàn)、加快醫(yī)學(xué)研究、能源、醫(yī)療保健和其他行業(yè)創(chuàng)新步伐。數(shù)據(jù)科學(xué)家現(xiàn)在有能力利用人...
現(xiàn)在,我們可以在家里跟我們的虛擬語(yǔ)音助手對(duì)話,以獲取天氣、播放音樂(lè)或者接聽(tīng)電話。拿起我們的智能手機(jī),只需面向前置攝像頭就能完成解鎖,跟它對(duì)話就能獲得導(dǎo)航...
2019-06-30 標(biāo)簽:fpga自動(dòng)駕駛 4.9k 0
換一批
編輯推薦廠商產(chǎn)品技術(shù)軟件/工具OS/語(yǔ)言教程專題
| 電機(jī)控制 | DSP | 氮化鎵 | 功率放大器 | ChatGPT | 自動(dòng)駕駛 | TI | 瑞薩電子 |
| BLDC | PLC | 碳化硅 | 二極管 | OpenAI | 元宇宙 | 安森美 | ADI |
| 無(wú)刷電機(jī) | FOC | IGBT | 逆變器 | 文心一言 | 5G | 英飛凌 | 羅姆 |
| 直流電機(jī) | PID | MOSFET | 傳感器 | 人工智能 | 物聯(lián)網(wǎng) | NXP | 賽靈思 |
| 步進(jìn)電機(jī) | SPWM | 充電樁 | IPM | 機(jī)器視覺(jué) | 無(wú)人機(jī) | 三菱電機(jī) | ST |
| 伺服電機(jī) | SVPWM | 光伏發(fā)電 | UPS | AR | 智能電網(wǎng) | 國(guó)民技術(shù) | Microchip |
| Arduino | BeagleBone | 樹(shù)莓派 | STM32 | MSP430 | EFM32 | ARM mbed | EDA |
| 示波器 | LPC | imx8 | PSoC | Altium Designer | Allegro | Mentor | Pads |
| OrCAD | Cadence | AutoCAD | 華秋DFM | Keil | MATLAB | MPLAB | Quartus |
| C++ | Java | Python | JavaScript | node.js | RISC-V | verilog | Tensorflow |
| Android | iOS | linux | RTOS | FreeRTOS | LiteOS | RT-THread | uCOS |
| DuerOS | Brillo | Windows11 | HarmonyOS |