支持 JESD204A 數(shù)據(jù)轉(zhuǎn)換器串行接口標(biāo)準(zhǔn)的低功耗、高速14位 ADC AD9644 和 AD9641 JESD204A 工業(yè)串行接口標(biāo)準(zhǔn)減少了數(shù)據(jù)轉(zhuǎn)換器與 FPGA(現(xiàn)場(chǎng)可編程門(mén)陣列)等其它器件之間的數(shù)據(jù)輸入/輸出的數(shù)量。更少的互連使布局更簡(jiǎn)單,電路板尺寸更小,系統(tǒng)整體性能則不受影響。這些特性對(duì)于各種高速應(yīng)用十分重要,包括便攜式儀器儀表、超聲設(shè)備、雷達(dá)、無(wú)線基礎(chǔ)設(shè)施(GSM、EDGE、W-CDMA、LTE、CDMA2000、WiMAX、 TD-SCDMA)和軟件定義無(wú)線電。
關(guān)于采用 JEDS204A 接口的雙通道14位 80MSPS ADC AD9644
AD9644 在80 MSPS 時(shí)功耗為 423 mW,它采用多級(jí)、差分流水線架構(gòu),并集成了輸出糾錯(cuò)邏輯。在70 MHz和80 MSPS 時(shí),AD9644的SNR(信噪比)為73.7 dBFS,SFDR(無(wú)雜散動(dòng)態(tài)范圍)為92 dBc。JESD204A 編碼數(shù)據(jù)速率最高可達(dá)每鏈路1.6 Gbps,AD9644 提供兩種輸出模式,支持每個(gè)ADC通道采用專用數(shù)據(jù)鏈路或者兩個(gè) ADC 通道共用一個(gè)數(shù)據(jù)鏈路。寬帶寬、差分采樣保持模擬輸入放大器支持用戶可選的各種輸入范圍,集成基準(zhǔn)電壓源則能簡(jiǎn)化設(shè)計(jì)考慮。占空比穩(wěn)定器可用來(lái)補(bǔ)償 ADC 時(shí)鐘占空比的波動(dòng),使轉(zhuǎn)換器保持出色的性能。AD9644 采用48引腳 LFCSP (7 mm x 7 mm)封裝,額定溫度范圍為 -40°C 至 +85°C 工業(yè)溫度范圍。
AD9644 雙通道14位ADC主要特性
?采樣速率:80 MSPS
?14位分辨率
?兩路可配置串行輸出
?信噪比(SNR):73.7 dBFS(70 MHz、80 MSPS)
?無(wú)雜散動(dòng)態(tài)范圍(SFDR):92 dBc(70 MHz、80 MSPS)
?低功耗:每通道212 mW (80 MSPS)
?1.8V單電源供電
AD9644 和AD9641可以配合放大器、VGA和時(shí)鐘驅(qū)動(dòng)器使用,構(gòu)成完整的信號(hào)鏈,例如:ADL5562 - 3.3 GHz超低失真RF/IF差分放大器、ADA4937-2 - 超低失真差分ADC驅(qū)動(dòng)器、AD8372 - 可編程雙通道VGA、AD9510 - 時(shí)鐘分配IC和AD9520 - 集成VCO的CMOS輸出時(shí)鐘發(fā)生器。
電子發(fā)燒友App














































































評(píng)論