91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

電子發(fā)燒友App

硬聲App

掃碼添加小助手

加入工程師交流群

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

電子發(fā)燒友網(wǎng)>新品快訊>麥瑞半導(dǎo)體發(fā)布新型可高度配置的雙鎖相環(huán)(PLL)時(shí)脈發(fā)生器

麥瑞半導(dǎo)體發(fā)布新型可高度配置的雙鎖相環(huán)(PLL)時(shí)脈發(fā)生器

收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴

評(píng)論

查看更多

相關(guān)推薦
熱點(diǎn)推薦

國(guó)產(chǎn)時(shí)鐘芯片/低抖動(dòng)時(shí)鐘發(fā)生器

AC1571 是用于 5G 基站應(yīng)用的基于 PLL的時(shí)鐘發(fā)生器,該芯片采用全數(shù)字鎖相環(huán)技術(shù),以實(shí)現(xiàn)最佳的高頻低相噪性能,并具有低功耗和高PSRR能力。典型應(yīng)用場(chǎng)景:· 無線基站· 
2025-11-11 16:43:24

微波信號(hào)發(fā)生器介紹

信號(hào)發(fā)生器
西安同步電子科技有限公司發(fā)布于 2025-11-06 16:01:44

脈沖信號(hào)發(fā)生器

發(fā)生器
西安同步電子科技有限公司發(fā)布于 2025-11-04 17:24:04

探索時(shí)鐘發(fā)生器的競(jìng)爭(zhēng)優(yōu)勢(shì)

的關(guān)鍵因素。技術(shù)創(chuàng)新的先鋒時(shí)鐘發(fā)生器技術(shù)的不斷創(chuàng)新是其保持競(jìng)爭(zhēng)力的首要因素。通過采用前沿的半導(dǎo)體材料和先進(jìn)的電路設(shè)計(jì),現(xiàn)代時(shí)鐘發(fā)生器能夠?qū)崿F(xiàn)更高的頻率穩(wěn)定性和更低
2025-10-23 17:20:30491

高頻信號(hào)發(fā)生器怎么用

信號(hào)發(fā)生器
西安同步電子科技有限公司發(fā)布于 2025-10-21 17:48:58

AD9528級(jí)PLL的時(shí)鐘分布特性

AD9528是一款級(jí)PLL,集成JESD204B SYSREF發(fā)生器,可用于多器件同步。
2025-10-15 10:24:531196

?CDCVF2510 3.3V鎖相環(huán)時(shí)鐘驅(qū)動(dòng)技術(shù)文檔總結(jié)

該CDCVF2510是一款高性能、低偏斜、低抖動(dòng)、鎖相環(huán)PLL) 時(shí)鐘驅(qū)動(dòng)。它使用鎖相環(huán)PLL) 將反饋 (FBOUT) 輸出與時(shí)鐘 (CLK) 輸入信號(hào)在頻率和相位上精確對(duì)齊。它專為
2025-10-08 10:00:00662

?CDC2536 鎖相環(huán)時(shí)鐘驅(qū)動(dòng)技術(shù)文檔總結(jié)?

CDC2536是一款高性能、低偏斜、低抖動(dòng)的時(shí)鐘驅(qū)動(dòng)。它使用鎖相環(huán)PLL) 將時(shí)鐘輸出信號(hào)在頻率和相位上精確對(duì)齊到時(shí)鐘輸入 (CLKIN) 信號(hào)。它專門設(shè)計(jì)用于同步 DRAM 和流行的微處理
2025-09-24 14:10:43642

?CDC536 3.3V鎖相環(huán)時(shí)鐘驅(qū)動(dòng)技術(shù)文檔總結(jié)

CDC536 是一款高性能、低偏斜、低抖動(dòng)的時(shí)鐘驅(qū)動(dòng)。它使用鎖相環(huán)PLL) 來精確地 在頻率和相位上,將時(shí)鐘輸出信號(hào)與時(shí)鐘輸入 (CLKIN) 信號(hào)對(duì)齊。具體來說 設(shè)計(jì)用于同步 DRAM
2025-09-24 10:15:481091

?CDC516 3.3V相位鎖定環(huán)時(shí)鐘驅(qū)動(dòng)技術(shù)文檔總結(jié)

CDC516 是一款高性能、低偏斜、低抖動(dòng)、鎖相環(huán)時(shí)鐘驅(qū)動(dòng)。它使用鎖相環(huán)PLL) 將反饋輸出 (FBOUT) 與時(shí)鐘 (CLK) 輸入信號(hào)在頻率和相位上精確對(duì)齊。它專為與同步 DRAM 一起使用而設(shè)計(jì)。CDC516 的工作電壓為 3.3V V~CC~設(shè)計(jì)用于驅(qū)動(dòng)每個(gè)輸出多達(dá)五個(gè)時(shí)鐘負(fù)載。
2025-09-23 10:15:40761

?CDC509 3.3V相位鎖定環(huán)時(shí)鐘驅(qū)動(dòng)技術(shù)文檔總結(jié)

CDC509 是一款高性能、低偏斜、低抖動(dòng)、鎖相環(huán)PLL) 時(shí)鐘驅(qū)動(dòng)。它使用 PLL 在頻率和相位上將反饋 (FBOUT) 輸出精確對(duì)齊到時(shí)鐘 (CLK) 輸入信號(hào)。它專為與同步 DRAM 一起使用而設(shè)計(jì)。CDC509 的工作電壓為 3.3V V~CC~設(shè)計(jì)用于驅(qū)動(dòng)每個(gè)輸出多達(dá)五個(gè)時(shí)鐘負(fù)載。
2025-09-23 10:09:13795

?CDCVF2509 3.3V鎖相環(huán)時(shí)鐘驅(qū)動(dòng)技術(shù)文檔總結(jié)

該CDCVF2509是一款高性能、低偏斜、低抖動(dòng)、鎖相環(huán)PLL) 時(shí)鐘驅(qū)動(dòng)。該器件使用 PLL 將反饋 (FBOUT) 輸出與時(shí)鐘 (CLK) 輸入信號(hào)在頻率和相位上精確對(duì)齊。該器件專為與同步
2025-09-22 16:22:01761

?CDCVF2505 3.3V PLL時(shí)鐘驅(qū)動(dòng)技術(shù)文檔總結(jié)

該CDCVF2505是一款高性能、低偏斜、低抖動(dòng)、鎖相環(huán)PLL) 時(shí)鐘 司機(jī)。該器件使用 PLL 將輸出時(shí)鐘(1Y[0-3] 和 CLKOUT)精確對(duì)齊到 頻率和相位的輸入時(shí)鐘信號(hào) (CLKIN
2025-09-22 16:17:01768

?CDCVF25081 3.3-V 鎖相環(huán)時(shí)鐘驅(qū)動(dòng)技術(shù)文檔總結(jié)

CDCVF25081是一款高性能、低偏斜、低抖動(dòng)、鎖相環(huán)時(shí)鐘驅(qū)動(dòng)。它使用 PLL 將輸出時(shí)鐘在頻率和相位上精確對(duì)齊輸入時(shí)鐘信號(hào)。輸出分為 2 個(gè)組,總共 8 個(gè)緩沖 CLKIN 輸出。當(dāng)不存在 CLKIN 信號(hào)時(shí),該器件會(huì)自動(dòng)將輸出置于低電平狀態(tài)(掉電模式)。
2025-09-22 15:39:14675

PLL1708PLL多時(shí)鐘發(fā)生器技術(shù)文檔總結(jié)

PLL1707成本低、鎖相 環(huán)路 (PLL) 多時(shí)鐘發(fā)生器。PLL1707和 PLL1708可以從 27 MHz 生成四個(gè)系統(tǒng)時(shí)鐘 參考輸入頻率。的時(shí)鐘輸出 PLL1707可以通過采樣頻率控制來控制
2025-09-22 14:01:08629

?PLL1707/PLL1708 PLL多時(shí)鐘發(fā)生器技術(shù)文檔總結(jié)

PLL1707成本低、鎖相 環(huán)路 (PLL) 多時(shí)鐘發(fā)生器PLL1707和 PLL1708可以從 27 MHz 生成四個(gè)系統(tǒng)時(shí)鐘 參考輸入頻率。的時(shí)鐘輸出 PLL1707可以通過采樣頻率控制來控制
2025-09-22 13:57:44597

?CDCVF2510A 3.3V鎖相環(huán)時(shí)鐘驅(qū)動(dòng)技術(shù)文檔總結(jié)

該CDCVF2510A是一款高性能、低偏斜、低抖動(dòng)、鎖相環(huán)PLL) 時(shí)鐘驅(qū)動(dòng)。該CDCVF2510A使用鎖相環(huán)PLL) 將反饋 (FBOUT) 輸出在頻率和相位上精確對(duì)齊到時(shí)鐘 (CLK
2025-09-22 09:21:33359

?LMX2487 高頻鎖相環(huán)頻率合成器技術(shù)文檔總結(jié)

LMX2487器件是一款低功耗、高性能的 Delta-Sigma 小數(shù) N 分頻 PLL,具有 輔助整數(shù)-N PLL。它是使用 TI 的先進(jìn)工藝制造的。
2025-09-19 15:35:44694

?TLC2932A 高性能鎖相環(huán)芯片技術(shù)文檔摘要

該TLC2932A專為鎖相環(huán)PLL)系統(tǒng)而設(shè)計(jì),由壓控振蕩(VCO)和邊沿觸發(fā)型相位頻率檢測(cè)(PFD)組成。VCO的振蕩頻率范圍由外部偏置電阻(R ~偏見~ ).VCO在輸出級(jí)有一個(gè)1/2
2025-09-19 15:09:18724

?TLC2933A 高性能鎖相環(huán) (PLL) 芯片技術(shù)文檔摘要

該TLC2933A專為鎖相環(huán)PLL)系統(tǒng)設(shè)計(jì),由壓控振蕩(VCO)和邊沿觸發(fā)型相位頻率檢測(cè)(PFD)組成。VCO的振蕩頻率范圍由外部偏置電阻(R ~偏見~ ).VCO在輸出級(jí)有一個(gè)1/2分頻
2025-09-19 14:50:41738

?TRF3761系列整數(shù)分頻鎖相環(huán)(PLL)集成壓控振蕩(VCO)技術(shù)文檔總結(jié)

TRF3761 是高性能、高度集成的頻率合成器系列,針對(duì)高性能應(yīng)用進(jìn)行了優(yōu)化。該TRF3761包括一個(gè)低噪聲、壓控振蕩 (VCO) 和一個(gè)整數(shù) N PLL。 TRF3761集成了分頻 1、2
2025-09-19 11:18:06709

?TRF3761系列整數(shù)分頻鎖相環(huán)(PLL)集成壓控振蕩(VCO)技術(shù)文檔摘要

TRF3761 是高性能、高度集成的頻率合成器系列, 針對(duì)高性能應(yīng)用進(jìn)行了優(yōu)化。該TRF3761包括一個(gè)低噪聲、電壓控制的 振蕩 (VCO) 和整數(shù) N PLL。 TRF3761集成了分頻
2025-09-19 10:51:22698

?TRF3761系列整數(shù)分頻鎖相環(huán)(PLL)集成壓控振蕩(VCO)技術(shù)手冊(cè)總結(jié)

TRF3761 是高性能、高度集成的頻率合成器系列, 針對(duì)高性能應(yīng)用進(jìn)行了優(yōu)化。該TRF3761包括一個(gè)低噪聲、電壓控制的 振蕩 (VCO) 和整數(shù) N PLL。 TRF3761集成了分頻
2025-09-19 10:42:25789

?TRF3761系列整數(shù)N鎖相環(huán)(PLL)與集成VCO芯片技術(shù)文檔總結(jié)

TRF3761 是高性能、高度集成的頻率合成器系列, 針對(duì)高性能應(yīng)用進(jìn)行了優(yōu)化。該TRF3761包括一個(gè)低噪聲、電壓控制的 振蕩 (VCO) 和整數(shù) N PLL。 TRF3761集成了分頻
2025-09-18 10:55:551455

?CDCE421A 時(shí)鐘發(fā)生器芯片技術(shù)文檔總結(jié)

CDCE421A是一款高性能、低相位噪聲時(shí)鐘發(fā)生器。它有兩個(gè)完全集成、低噪聲、基于 LC 的壓控振蕩 (VCO),可在 1.750 GHz 至 2.350 GHz 頻率范圍。它還具有集成晶體振蕩,與外部AT切割晶體配合使用,以產(chǎn)生穩(wěn)定的頻率 基于鎖相環(huán)PLL) 頻率合成器的參考。
2025-09-17 14:25:03665

?CDC421A250 PDF文檔總結(jié)

,與外部 AT 截止晶體配合工作,以產(chǎn)生穩(wěn)定的基于鎖相環(huán)PLL) 頻率合成器的頻率基準(zhǔn)。輸出頻率 (f ~外~ )與輸入晶體的頻率(f ~XTAL的~ ).
2025-09-17 14:11:55660

CDCEL913-Q1 汽車目錄可編程 1-PLL VCXO 時(shí)鐘合成器技術(shù)手冊(cè)

CDCE913-Q1 和 CDCEL913-Q1 器件是基于鎖相環(huán)PLL) 的模塊化可編程時(shí)鐘合成器。這些器件提供靈活且可編程的選項(xiàng),例如輸出時(shí)鐘、輸入信號(hào)和控制引腳,以便用戶可以根據(jù)自己的規(guī)格
2025-09-17 10:37:37678

PLL1707-Q1 3.3VPLL多時(shí)鐘發(fā)生器技術(shù)文檔總結(jié)

PLL1707是一款低成本鎖相環(huán)PLL)多時(shí)鐘發(fā)生器。該PLL1707可以從27 MHz基準(zhǔn)輸入頻率生成四個(gè)系統(tǒng)時(shí)鐘。的時(shí)鐘輸出 PLL1707可以通過采樣頻率控制引腳進(jìn)行控制。該設(shè)備為客戶提供
2025-09-16 14:27:19565

半導(dǎo)體亮相SEMI-e 2025深圳國(guó)際半導(dǎo)體

在全球“碳”目標(biāo)與智能出行浪潮的雙重驅(qū)動(dòng)下,功率半導(dǎo)體正成為新能源汽車產(chǎn)業(yè)升級(jí)的核心引擎。作為專注于功率半導(dǎo)體的領(lǐng)軍企業(yè),半導(dǎo)體攜重磅產(chǎn)品,特別是最新一代車規(guī)級(jí)SiC技術(shù)解決方案,亮相
2025-09-12 15:10:52798

?CDCE6214 超低功耗時(shí)鐘發(fā)生器技術(shù)文檔總結(jié)

該CDCE6214是一款四通道、超低功耗、中等抖動(dòng)時(shí)鐘發(fā)生器,生成五個(gè)獨(dú)立的時(shí)鐘輸出,可在各種模式的驅(qū)動(dòng)之間進(jìn)行選擇。輸入源可以是單端或差分輸入時(shí)鐘源,也可以是晶體。該CDCE6214具有
2025-09-12 10:03:54635

Diodes公司推出AP7372低噪聲低壓差穩(wěn)壓

Diodes 公司 (Nasdaq:DIOD) 宣布推出AP7372低噪聲低壓差 (LDO) 穩(wěn)壓,用于為數(shù)據(jù)轉(zhuǎn)換 (ADC、DAC)、電壓控制振蕩 (VCO) 和鎖相環(huán) (PLL) 等精密元器件供電。
2025-08-18 09:32:25892

TPS60241 170 uVrms 零紋波開關(guān)電容升壓轉(zhuǎn)換,具有固定 5.0V 輸出,用于 VCO 電源數(shù)據(jù)手冊(cè)

TPS6024x 器件是開關(guān)電容器電壓轉(zhuǎn)換系列,理想情況下 適用于壓控振蕩 (VCO) 和鎖相環(huán)PLL) 應(yīng)用,這些應(yīng)用 要求低噪音和嚴(yán)格的公差。其電容設(shè)計(jì)使用四個(gè)陶瓷電容器來提供 超低輸出紋波,效率高,同時(shí)無需低效線性 監(jiān)管 機(jī)構(gòu)。
2025-08-01 14:43:27977

TPS60243 170 uVrms 零紋波開關(guān)電容升壓轉(zhuǎn)換,具有固定 3V 輸出,用于 VCO 電源數(shù)據(jù)手冊(cè)

TPS6024x 器件是開關(guān)電容器電壓轉(zhuǎn)換系列,理想情況下 適用于壓控振蕩 (VCO) 和鎖相環(huán)PLL) 應(yīng)用,這些應(yīng)用 要求低噪音和嚴(yán)格的公差。其電容設(shè)計(jì)使用四個(gè)陶瓷電容器來提供 超低輸出紋波,效率高,同時(shí)無需低效線性 監(jiān)管 機(jī)構(gòu)。
2025-08-01 14:05:52897

TPS60240 170 uVrms零紋波開關(guān)電容升壓轉(zhuǎn)換,具有固定3.3V輸出,用于VCO電源數(shù)據(jù)手冊(cè)

TPS6024x 器件是開關(guān)電容器電壓轉(zhuǎn)換系列,理想情況下 適用于壓控振蕩 (VCO) 和鎖相環(huán)PLL) 應(yīng)用,這些應(yīng)用 要求低噪音和嚴(yán)格的公差。其電容設(shè)計(jì)使用四個(gè)陶瓷電容器來提供 超低輸出紋波,效率高,同時(shí)無需低效線性 監(jiān)管 機(jī)構(gòu)。
2025-08-01 14:00:34780

TPS60242 170 uVrms 零紋波開關(guān)電容升壓轉(zhuǎn)換,具有固定 2.7V 輸出,用于 VCO 電源數(shù)據(jù)手冊(cè)

TPS6024x 器件是開關(guān)電容器電壓轉(zhuǎn)換系列,理想情況下 適用于壓控振蕩 (VCO) 和鎖相環(huán)PLL) 應(yīng)用,這些應(yīng)用 要求低噪音和嚴(yán)格的公差。其電容設(shè)計(jì)使用四個(gè)陶瓷電容器來提供 超低輸出紋波,效率高,同時(shí)無需低效線性 監(jiān)管 機(jī)構(gòu)。
2025-08-01 13:48:12814

基于鎖相環(huán)的無軸承同步磁阻電機(jī)無速度傳感檢測(cè)技術(shù)

使用場(chǎng)合。為實(shí)現(xiàn)無軸承同步磁阻電機(jī)高速超高速、低成本、實(shí)用化運(yùn)行,提出了一種基于鎖相環(huán)法的無速度傳感自檢測(cè)技術(shù)。通過應(yīng)用鎖相環(huán)原理,設(shè)計(jì)出無軸承同步磁阻電機(jī)無速度傳感,并基于 Matlab
2025-07-29 16:22:56

看看我們維修工程師新修了哪些信號(hào)發(fā)生器#信號(hào)發(fā)生器#修理儀器

信號(hào)發(fā)生器
安泰儀器維修發(fā)布于 2025-07-10 17:32:48

【RK3568+PG2L50H開發(fā)板實(shí)驗(yàn)例程】FPGA部分 | Pango 的時(shí)鐘資源——鎖相環(huán)

: Window11 PDS2022.2-SP6.4 芯片型號(hào): PG2L50H-484 2.實(shí)驗(yàn)原理 2.1. PLL 介紹 鎖相環(huán)作為一種反饋控制電路,其特點(diǎn)是利用外部輸入的參考信號(hào)來控制環(huán)路內(nèi)部
2025-07-10 10:28:07

智多晶PLL使用注意事項(xiàng)

在FPGA設(shè)計(jì)中,PLL鎖相環(huán))模塊作為核心時(shí)鐘管理單元,通過靈活的倍頻、分頻和相位調(diào)整功能,為系統(tǒng)提供多路高精度時(shí)鐘信號(hào)。它不僅解決了時(shí)序同步問題,還能有效消除時(shí)鐘偏移,提升系統(tǒng)穩(wěn)定性。本文將深入探討智多晶PLL在實(shí)際應(yīng)用中的關(guān)鍵注意事項(xiàng),幫助工程師規(guī)避常見設(shè)計(jì)風(fēng)險(xiǎn)。
2025-06-13 16:37:441354

高壓放大器在鎖相環(huán)穩(wěn)定重復(fù)頻率研究中的應(yīng)用

實(shí)驗(yàn)名稱: 鎖相環(huán)穩(wěn)定重復(fù)頻率的系統(tǒng)分析 實(shí)驗(yàn)內(nèi)容: 針對(duì)重復(fù)頻率的漂移,引入兩套鎖相環(huán)系統(tǒng)反饋控制兩個(gè)激光的重復(fù)頻率,將其鎖定在同一個(gè)穩(wěn)定的時(shí)鐘源上。本章主要闡述了經(jīng)典鎖相環(huán)的原理,穩(wěn)定重復(fù)
2025-06-06 18:36:04559

雷擊浪涌發(fā)生器的波形驗(yàn)證

在做雷擊浪涌抗擾度測(cè)試前,通常我們都要檢驗(yàn)下雷擊浪涌模擬的電壓與電流波形,一般我們會(huì)對(duì)浪涌發(fā)生器主機(jī)和浪涌發(fā)生器耦合去耦網(wǎng)絡(luò)分別進(jìn)行校準(zhǔn)。雷擊浪涌發(fā)生器的六項(xiàng)必校準(zhǔn)項(xiàng)目有:開路電壓峰值、開路電壓
2025-06-06 09:30:33926

Analog Devices Inc. ADF4382x小數(shù)N分頻鎖相環(huán) (PLL)數(shù)據(jù)手冊(cè)

Analog Devices ADF4382x小數(shù)N分頻鎖相環(huán) (PLL) 是一款高性能、超低抖動(dòng)、小數(shù)N分頻鎖相環(huán) (PLL)。它集成了壓控振蕩 (VCO),是5G或數(shù)據(jù)轉(zhuǎn)換時(shí)鐘應(yīng)用生成
2025-06-04 11:15:21861

鎖相晶體振蕩PLDRO

鎖相晶體振蕩(PLDRO)是一種結(jié)合了介質(zhì)振蕩(DRO)和鎖相環(huán)PLL)技術(shù)的先進(jìn)振蕩。它在需要高度穩(wěn)定和精確的微波頻率的應(yīng)用中廣泛使用,如衛(wèi)星通信、雷達(dá)系統(tǒng)和測(cè)試及測(cè)量設(shè)備。PLDRO
2025-05-30 14:51:29

MAX3109通道串行UART,帶有128字FIFO技術(shù)手冊(cè)

MAX3109先進(jìn)的雙通道通用異步收發(fā)(UART)具有128字收發(fā)先進(jìn)/先出(FIFO)堆棧和高速SPI?或I2C控制接口。2倍速和4倍速模式允許工作在最高24Mbps數(shù)據(jù)速率。鎖相環(huán)(PLL)和分?jǐn)?shù)波特率發(fā)生器允許靈活設(shè)置波特率、選擇參考時(shí)鐘。
2025-05-22 09:26:10669

科信獲評(píng)CIAS2025金翎獎(jiǎng)【半導(dǎo)體制造與封測(cè)領(lǐng)域優(yōu)質(zhì)供應(yīng)商】

科信獲評(píng)CIAS2025金翎獎(jiǎng)【半導(dǎo)體制造與封測(cè)領(lǐng)域優(yōu)質(zhì)供應(yīng)商】 蘇州舉辦的2025CIAS動(dòng)力·能源與半導(dǎo)體創(chuàng)新發(fā)展大會(huì)上,深圳科信科技有限公司憑借在測(cè)試測(cè)量領(lǐng)域的技術(shù)積累,入選半導(dǎo)體
2025-05-09 16:10:01

ADF4001 200MHz時(shí)鐘發(fā)生器PLL技術(shù)手冊(cè)

分頻)允許PFD輸入端的REFIN頻率為可選值。如果頻率合成器與外部環(huán)路濾波和電壓控制振蕩(VCO)或電壓控制晶體振蕩(VCXO)一起使用,則可以實(shí)現(xiàn)完整的鎖相環(huán)(PLL)。N的最小值為1,這為時(shí)鐘產(chǎn)生提供了靈活性。
2025-04-27 10:33:581115

MAX9491工廠可編程、單PLL時(shí)鐘發(fā)生器技術(shù)手冊(cè)

MAX9491是多時(shí)鐘發(fā)生器,非常適合通信應(yīng)用。該器件提供工廠編程PLL輸出,可調(diào)節(jié)到4MHz至200MHz之間的任意頻率。MAX9491使用一次性可編程(OTP) ROM設(shè)置PLL輸出
2025-04-27 09:57:15772

MAX2880 250MHz-12.4GHz、高性能、分?jǐn)?shù)/整數(shù)型N分頻PLL技術(shù)手冊(cè)

MAX2880為高性能鎖相環(huán)(PLL),提供整數(shù)或分?jǐn)?shù)N分頻工作模式。器件配合外部參考時(shí)鐘振蕩、環(huán)路濾波和VCO,可以構(gòu)成超低噪聲、低雜散頻率合成器,可接受高達(dá)12.4GHz的RF輸入。
2025-04-25 14:21:08780

ADF4155整數(shù)N/小數(shù)N分頻PLL頻率合成器技術(shù)手冊(cè)

ADF4155結(jié)合外部環(huán)路濾波、外部壓控振蕩(VCO)和外部基準(zhǔn)頻率使用時(shí),實(shí)現(xiàn)小數(shù)N分頻或整數(shù)N分頻鎖相環(huán)(PLL)頻率合成器。 ADF4155能夠與外部VCO器件配合使用,工作頻率高達(dá)8 GHz。 高分辨率可編程模塊允許精確頻率合成,誤差為0 Hz。
2025-04-25 14:15:12859

ADF4355-2集成VCO的寬帶頻率合成器技術(shù)手冊(cè)

ADF4355-2結(jié)合外部環(huán)路濾波和外部參考頻率使用時(shí),實(shí)現(xiàn)小數(shù)N分頻或整數(shù)N分頻鎖相環(huán)(PLL)頻率合成器。 一系列分頻實(shí)現(xiàn)54 MHz至4400 MHz的工作頻率。
2025-04-25 11:42:53914

ADF4355-3集成VCO的微波寬帶頻率合成器技術(shù)手冊(cè)

ADF4355-3結(jié)合外部環(huán)路濾波和外部參考頻率使用時(shí),實(shí)現(xiàn)小數(shù)N分頻或整數(shù)N分頻鎖相環(huán)(PLL)頻率合成器。 其他頻率輸出的一系列分頻實(shí)現(xiàn)51.5625 MHz至6600 MHz的工作頻率。
2025-04-25 11:06:46848

ADF41513 26.5GHz整數(shù)N/小數(shù)N PLL頻率合成器技術(shù)手冊(cè)

MHz(小數(shù) N 模式),實(shí)現(xiàn)更高的相位噪聲和雜散性能。使用 49 位分值時(shí),可變模數(shù) Δ-Σ 調(diào)制可以實(shí)現(xiàn)極精細(xì)的分辨率。ADF41513 可用作整數(shù) N 鎖相環(huán) (PLL) 或小數(shù) N PLL,可使用固定模數(shù)以實(shí)現(xiàn)亞赫茲頻率分辨率或使用可變模數(shù)以實(shí)現(xiàn)亞赫茲精確頻率分辨率。
2025-04-25 10:04:30926

ADF4401A轉(zhuǎn)換環(huán)路、PLL、VCO模塊技術(shù)手冊(cè)

ADF4401A 是完全集成的系統(tǒng)級(jí)封裝 (SiP) 轉(zhuǎn)換環(huán)路(也稱為偏移環(huán)路)模塊,包括壓控振蕩 (VCO) 和校準(zhǔn)鎖相環(huán) (PLL) 電路。專為高度抖動(dòng)敏感的應(yīng)用而設(shè)計(jì),與設(shè)計(jì)在印刷電路
2025-04-25 09:42:25883

鎖相環(huán)(PLL)電路設(shè)計(jì)與應(yīng)用(全9章)

內(nèi)容介紹本文檔主要介紹鎖相環(huán)(PLL)電路的設(shè)計(jì)與應(yīng)用,內(nèi)容包括PLL工作原理與電路構(gòu)成、PLL電路的傳輸特性、PLL電路中環(huán)路濾波的設(shè)計(jì)方法、PLL電路的測(cè)試與評(píng)價(jià)方法、PLL特性改善技術(shù)
2025-04-18 15:34:51

DS1080L擴(kuò)頻晶振倍頻技術(shù)手冊(cè)

DS1080L是低抖動(dòng)、基于晶振的時(shí)鐘發(fā)生器,內(nèi)部集成鎖相環(huán)(PLL),用于產(chǎn)生16MHz至134MHz的擴(kuò)頻時(shí)鐘輸出。該器件的時(shí)鐘倍頻速率和抖動(dòng)幅度可通過引腳設(shè)置。DS1080L提供擴(kuò)頻禁用模式和關(guān)斷模式,節(jié)省功耗。
2025-04-15 09:59:07830

AD9517-4 12路輸出時(shí)鐘發(fā)生器,集成1.6GHz VCO技術(shù)手冊(cè)

AD9517-4提供多路輸出時(shí)鐘分配功能,具有亞皮秒級(jí)抖動(dòng)性能,并且片內(nèi)集成鎖相環(huán)(PLL)和電壓控制振蕩(VCO)。片內(nèi)VCO的調(diào)諧頻率范圍為1.45 GHz至1.80 GHz。也可以使用高達(dá)2.4 GHz的外部VCO/VCXO。
2025-04-14 10:10:38953

AD9517-3 12路輸出時(shí)鐘發(fā)生器,集成2.0GHz VCO技術(shù)手冊(cè)

AD9517-3提供多路輸出時(shí)鐘分配功能,具有亞皮秒級(jí)抖動(dòng)性能,并且片內(nèi)集成鎖相環(huán)(PLL)和電壓控制振蕩(VCO)。片內(nèi)VCO的調(diào)諧頻率范圍為1.75 GHz至2.25 GHz。也可以使用高達(dá)2.4 GHz的外部VCO/VCXO。
2025-04-14 10:04:19922

AD9517-2 12路輸出時(shí)鐘發(fā)生器,集成2.2GHz VCO技術(shù)手冊(cè)

AD9517-2提供多路輸出時(shí)鐘分配功能,具有亞皮秒級(jí)抖動(dòng)性能,并且片內(nèi)集成鎖相環(huán)(PLL)和電壓控制振蕩(VCO)。片內(nèi)VCO的調(diào)諧頻率范圍為2.05 GHz至2.33 GHz。也可以使用高達(dá)2.4 GHz的外部VCO/VCXO。
2025-04-14 09:53:49848

AD9517-1 12路輸出時(shí)鐘發(fā)生器,集成2.5GHz VCO技術(shù)手冊(cè)

AD9517-1提供多路輸出時(shí)鐘分配功能,具有亞皮秒級(jí)抖動(dòng)性能,并且片內(nèi)集成鎖相環(huán)(PLL)和電壓控制振蕩(VCO)。片內(nèi)VCO的調(diào)諧頻率范圍為2.30 GHz至2.65 GHz。也可以使用高達(dá)2.4 GHz的外部VCO/VCXO。
2025-04-14 09:41:50852

AD9516-4 14路輸出時(shí)鐘發(fā)生器,集成1.6GHz VCO技術(shù)手冊(cè)

AD9516-4*提供多路輸出時(shí)鐘分配功能,具有亞皮秒級(jí)抖動(dòng)性能,并且片內(nèi)集成鎖相環(huán)(PLL)和電壓控制振蕩(VCO)。片內(nèi)VCO的調(diào)諧頻率范圍為1.45 GHz至1.80 GHz。也可以使用最高2.4 GHz的外部VCO/VCXO。
2025-04-11 16:36:381017

AD9516-3 14路輸出時(shí)鐘發(fā)生器,集成2.0GHz VCO技術(shù)手冊(cè)

AD9516-3提供多路輸出時(shí)鐘分配功能,具有亞皮秒級(jí)抖動(dòng)性能,并且片內(nèi)集成鎖相環(huán)(PLL)和電壓控制振蕩(VCO)。片內(nèi)VCO的調(diào)諧頻率范圍為1.75 GHz至2.25 GHz。也可以使用最高2.4 GHz的外部VCO/VCXO。
2025-04-11 16:29:241046

AD9516-2 14路輸出時(shí)鐘發(fā)生器,集成2.2GHz VCO技術(shù)手冊(cè)

AD9516-2提供多路輸出時(shí)鐘分配功能,具有亞皮秒級(jí)抖動(dòng)性能,并且片內(nèi)集成鎖相環(huán)(PLL)和電壓控制振蕩(VCO)。片內(nèi)VCO的調(diào)諧頻率范圍為2.05 GHz至2.33 GHz。也可以使用最高2.4 GHz的外部VCO/VCXO。
2025-04-11 16:18:101056

AD9516-1 14路輸出時(shí)鐘發(fā)生器,集成2.5GHz VCO技術(shù)手冊(cè)

AD9516-1提供多路輸出時(shí)鐘分配功能,具有亞皮秒級(jí)抖動(dòng)性能,還配有片內(nèi)集成鎖相環(huán)(PLL)和電壓控制振蕩(VCO)。片內(nèi)VCO的調(diào)諧頻率范圍為2.30 GHz至2.65 GHz?;蛘撸部梢允褂米罡?.4 GHz的外部VCO/VCXO。
2025-04-11 16:11:241095

AD9516-0 14路輸出時(shí)鐘發(fā)生器,集成2.8 GHz VCO技術(shù)手冊(cè)

AD9516-0提供多路輸出時(shí)鐘分配功能,具有亞皮秒級(jí)抖動(dòng)性能,還配有片內(nèi)集成鎖相環(huán)(PLL)和電壓控制振蕩(VCO)。片內(nèi)VCO的調(diào)諧頻率范圍為2.55 GHz至2.95 GHz?;蛘?,也可以使用最高2.4 GHz的外部VCO/VCXO。
2025-04-11 15:54:13961

AD9520-4 12路LVPECL/24路CMOS輸出時(shí)鐘發(fā)生器技術(shù)手冊(cè)

AD9520-4提供多路輸出時(shí)鐘分配功能,具有亞皮秒級(jí)抖動(dòng)性能,并且片內(nèi)集成鎖相環(huán)(PLL)和電壓控制振蕩(VCO)。片內(nèi)VCO的調(diào)諧頻率范圍為1.4 GHz至1.8 GHz。也可以使用最高2.4 GHz的外部3.3 V/5 V VCO/VCXO。
2025-04-11 15:38:15688

AD9520-3 12路LVPECL/24路CMOS輸出時(shí)鐘發(fā)生器技術(shù)手冊(cè)

AD9520-3提供多路輸出時(shí)鐘分配功能,具有亞皮秒級(jí)抖動(dòng)性能,并且片內(nèi)集成鎖相環(huán)PLL)和電壓控制振蕩(VCO)。片內(nèi)VCO的調(diào)諧頻率范圍為1.72 GHz至2.25 GHz。也可以使用最高2.4 GHz的外部3.3 V/5 V VCO/VCXO。
2025-04-11 15:29:51807

AD9520-0 12 LVPECL/24 CMOS輸出時(shí)鐘發(fā)生器技術(shù)手冊(cè)

AD9520-0提供多路輸出時(shí)鐘分配功能,具有亞皮秒級(jí)抖動(dòng)性能,并且片內(nèi)集成鎖相環(huán)(PLL)和電壓控制振蕩(VCO)。片內(nèi)VCO的調(diào)諧頻率范圍為2.53 GHz至2.95 GHz。也可以使用最高2.4 GHz的外部3.3 V/5 V VCO/VCXO。
2025-04-11 14:54:01874

AD9520-2 12路LVPECL/24路CMOS輸出時(shí)鐘發(fā)生器技術(shù)手冊(cè)

AD9520-2提供多路輸出時(shí)鐘分配功能,具有亞皮秒級(jí)抖動(dòng)性能,并且片內(nèi)集成鎖相環(huán)(PLL)和電壓控制振蕩(VCO)。片內(nèi)VCO的調(diào)諧頻率范圍為2.02 GHz至2.335 GHz。也可以使用最高2.4 GHz的外部3.3 V/5 V VCO/VCXO。
2025-04-11 14:38:24768

AD9552振蕩頻率上變頻技術(shù)手冊(cè)

AD9552是一款小數(shù)N分頻、基于鎖相環(huán)(PLL)的時(shí)鐘發(fā)生器,專為取代高頻晶體振蕩和諧振而設(shè)計(jì)。該器件采用Σ-Δ調(diào)制(SDM)來處理小數(shù)頻率合成。用戶將單端時(shí)鐘信號(hào)直接與REF引腳相連,或者在XTAL引腳上連接一個(gè)晶體諧振,即可提供輸入?yún)⒖夹盘?hào)。
2025-04-11 14:21:53840

AD9522-4 12路LVDS/24路CMOS輸出時(shí)鐘發(fā)生器,集成1.6 GHz VCO技術(shù)手冊(cè)

AD9522-4提供多路輸出時(shí)鐘分配功能,具有亞皮秒級(jí)抖動(dòng)性能,并且片內(nèi)集成鎖相環(huán)PLL)和電壓控制振蕩(VCO)。片內(nèi)VCO的調(diào)諧頻率范圍為1.4 GHz至1.8 GHz。也可以使用最高2.4 GHz的外部3.3 V/5 V VCO/VCXO。
2025-04-11 14:14:08822

AD9522-3 12路LVDS/24路CMOS輸出時(shí)鐘發(fā)生器,集成2 GHz VCO技術(shù)手冊(cè)

AD9522-3提供多路輸出時(shí)鐘分配功能,具有亞皮秒級(jí)抖動(dòng)性能,并且片內(nèi)集成鎖相環(huán)PLL)和電壓控制振蕩(VCO)。片內(nèi)VCO的調(diào)諧頻率范圍為1.72 GHz至2.25 GHz。也可以使用最高2.4 GHz的外部3.3 V/5 V VCO/VCXO。
2025-04-11 11:50:33733

AD9522-2 12路LVDS/24路CMOS輸出時(shí)鐘發(fā)生器技術(shù)手冊(cè)

AD9522-2提供多路輸出時(shí)鐘分配功能,具有亞皮秒級(jí)抖動(dòng)性能,并且片內(nèi)集成鎖相環(huán)PLL)和電壓控制振蕩(VCO)。片內(nèi)VCO的調(diào)諧頻率范圍為2.02 GHz至2.335 GHz。也可以使用最高2.4 GHz的外部3.3 V/5 V VCO/VCXO。
2025-04-11 11:44:09877

AD9522-1 12路LVDS/24路CMOS輸出時(shí)鐘發(fā)生器,集成2.4 GHz VCO技術(shù)手冊(cè)

AD9522-1提供多路輸出時(shí)鐘分配功能,具有亞皮秒級(jí)抖動(dòng)性能,并且片內(nèi)集成鎖相環(huán)PLL)和電壓控制振蕩(VCO)。片內(nèi)VCO的調(diào)諧頻率范圍為2.27 GHz至2.65 GHz。也可以使用最高2.4 GHz的外部3.3 V/5 V VCO/VCXO。
2025-04-11 11:34:42770

AD9522-5 12 LVDS/24 CMOS輸出時(shí)鐘發(fā)生器技術(shù)手冊(cè)

AD9522-5提供多路輸出時(shí)鐘分配功能,具有亞皮秒級(jí)抖動(dòng)性能,并且片內(nèi)集成鎖相環(huán)PLL),可以配合外部VCO使用。 AD9522串行接口支持SPI和I^2^C?端口。封裝內(nèi)EEPROM可以通過串行接口進(jìn)行編程,存儲(chǔ)用于上電和芯片復(fù)位的用戶定義寄存設(shè)置。
2025-04-11 11:22:56710

AD9520-5 12 LVPECL/24 CMOS輸出時(shí)鐘發(fā)生器技術(shù)手冊(cè)

AD9520-5提供多路輸出時(shí)鐘分配功能,具有亞皮秒級(jí)抖動(dòng)性能,并且片內(nèi)集成鎖相環(huán)PLL),可以配合外部VCO使用。
2025-04-11 11:17:07720

AD9516-5 14路輸出時(shí)鐘發(fā)生器技術(shù)手冊(cè)

AD9516-5提供多路輸出時(shí)鐘分配功能,具有亞皮秒級(jí)抖動(dòng)性能,并且片內(nèi)集成鎖相環(huán)(PLL),可以配合外部VCO/VCXO使用。
2025-04-11 11:00:50719

AD9573 PCI-Express時(shí)鐘發(fā)生器IC,PLL內(nèi)核,分頻,兩路輸出技術(shù)手冊(cè)

AD9573是一款高度集成的路輸出時(shí)鐘發(fā)生器 , 包括一個(gè)針對(duì)PCI-e應(yīng)用而優(yōu)化的片內(nèi)PLL內(nèi)核 。 整數(shù)N分頻PLL設(shè)計(jì)基于ADI公司成熟的高性能、低抖動(dòng)頻率合成器系列 , 實(shí)現(xiàn)線路卡的較高性能 。 這款器件也適合相位噪聲和抖動(dòng)要求嚴(yán)格的其它應(yīng)用。
2025-04-11 09:51:35812

AD9547路/四路輸入網(wǎng)絡(luò)時(shí)鐘發(fā)生器/同步技術(shù)手冊(cè)

AD9547針對(duì)許多系統(tǒng)提供同步功能,包括同步光纖網(wǎng)絡(luò)(SONET/SDH)。該器件產(chǎn)生的輸出時(shí)鐘可以與兩路差分或四路單端外部輸入?yún)⒖紩r(shí)鐘之一同步。數(shù)字鎖相環(huán)(PLL)可以降低與外部參考時(shí)鐘
2025-04-11 09:37:58757

AD9572光纖通道/以太網(wǎng)時(shí)鐘發(fā)生器IC,PLL內(nèi)核,分頻,7路時(shí)鐘輸出技術(shù)手冊(cè)

AD9572是一款多輸出時(shí)鐘發(fā)生器,具有兩個(gè)片內(nèi)PLL內(nèi)核,針對(duì)包括以太網(wǎng)接口的光纖通道線路卡應(yīng)用進(jìn)行了優(yōu)化。整數(shù)N分頻PLL設(shè)計(jì)基于ADI公司成熟的高性能、低抖動(dòng)頻率合成器系列,實(shí)現(xiàn)網(wǎng)絡(luò)的較高性能。這款器件也適合相位噪聲和抖動(dòng)要求嚴(yán)格的其它應(yīng)用。
2025-04-10 17:38:25810

AD9575路輸出網(wǎng)絡(luò)時(shí)鐘發(fā)生器技術(shù)手冊(cè)

AD9575是一款高度集成的路輸出時(shí)鐘發(fā)生器,包括一個(gè)針對(duì)網(wǎng)絡(luò)定時(shí)而優(yōu)化的片內(nèi)PLL內(nèi)核。整數(shù)N分頻PLL設(shè)計(jì)基于ADI公司成熟的高性能、低抖動(dòng)頻率合成器系列,實(shí)現(xiàn)線路卡的較高性能。對(duì)相位噪聲和抖動(dòng)要求苛刻的其它應(yīng)用也能受益于該器件。
2025-04-10 17:00:26957

AD9524 6路輸出、環(huán)路時(shí)鐘發(fā)生器技術(shù)手冊(cè)

AD9524提供低功耗、多路輸出時(shí)鐘分配功能,具有低抖動(dòng)性能,還配有片內(nèi)集成鎖相環(huán)(PLL)和電壓控制振蕩(VCO)。片內(nèi)VCO的調(diào)諧頻率范圍為3.6 GHz至4.0 GHz。
2025-04-10 15:57:05714

AD9523 14路輸出、低抖動(dòng)時(shí)鐘發(fā)生器技術(shù)手冊(cè)

AD9523提供低功耗、多路輸出時(shí)鐘分配功能,具有低抖動(dòng)性能,還配有片內(nèi)集成鎖相環(huán)(PLL)和電壓控制振蕩(VCO)。片內(nèi)VCO的調(diào)諧頻率范圍為3.6 GHz至4.0 GHz。 AD9523
2025-04-10 15:50:02880

AD9577帶PLL、擴(kuò)頻和余量微調(diào)功能的時(shí)鐘發(fā)生器技術(shù)手冊(cè)

AD9577既提供一個(gè)多路輸出時(shí)鐘發(fā)生器功能,又帶有兩個(gè)片上鎖相環(huán)內(nèi)核PLL1和PLL2,專門針對(duì)網(wǎng)絡(luò)時(shí)鐘應(yīng)用而優(yōu)化。PLL設(shè)計(jì)基于ADI公司成熟的高性能、低抖動(dòng)頻率合成器產(chǎn)品系列,確保實(shí)現(xiàn)較高
2025-04-10 15:29:10866

MAX31180擴(kuò)頻晶振倍頻技術(shù)手冊(cè)

MAX31180是低抖動(dòng)、基于晶體的時(shí)鐘發(fā)生器,內(nèi)部集成鎖相環(huán)(PLL),產(chǎn)生16MHz至134MHz的擴(kuò)頻時(shí)鐘輸出。器件通過引腳設(shè)置時(shí)鐘的倍率和抖動(dòng)幅度。MAX31180提供擴(kuò)頻禁止模式和關(guān)斷模式,以節(jié)省功耗。
2025-04-10 14:09:22666

AD9574以太網(wǎng) 千兆以太網(wǎng)時(shí)鐘發(fā)生器技術(shù)手冊(cè)

AD9574具有多路輸出時(shí)鐘發(fā)生器功能,內(nèi)置專用鎖相環(huán)(PLL)內(nèi)核,針對(duì)以太網(wǎng)和千兆以太網(wǎng)線路卡應(yīng)用進(jìn)行了優(yōu)化。 整數(shù)N PLL設(shè)計(jì)基于ADI公司成熟的高性能、低抖動(dòng)頻率合成器產(chǎn)品系列,確保實(shí)現(xiàn)高的網(wǎng)絡(luò)性能。 AD9574還適合要求低相位噪聲和抖動(dòng)性能的其他應(yīng)用。
2025-04-10 10:43:15895

AD9528提供14路LVDS/HSTL輸出的JESD204B/JESD204C時(shí)鐘發(fā)生器技術(shù)手冊(cè)

AD9528是一款級(jí)PLL,集成JESD204B/JESD204C SYSREF發(fā)生器,可用于多器件同步。第一級(jí)鎖相環(huán)(PLL) (PLL1)通過減少系統(tǒng)時(shí)鐘的抖動(dòng),從而實(shí)現(xiàn)輸入基準(zhǔn)電壓調(diào)理
2025-04-10 10:19:131140

AD9576通道PLL、異步時(shí)鐘發(fā)生器技術(shù)手冊(cè)

AD9576具有多路輸出時(shí)鐘發(fā)生器功能,內(nèi)置兩個(gè)具有靈活頻率轉(zhuǎn)換功能的專用鎖相環(huán)(PLL)內(nèi)核,經(jīng)過優(yōu)化可用作整個(gè)系統(tǒng)的穩(wěn)定異步時(shí)鐘源,通過監(jiān)控冗余晶體(XTAL)輸入并實(shí)現(xiàn)這些輸入之間的自動(dòng)切換
2025-04-09 18:14:031048

半導(dǎo)體臺(tái)階高度測(cè)量?jī)x器

中圖儀器NS系列半導(dǎo)體臺(tái)階高度測(cè)量?jī)x器是一款專為高精度微觀形貌測(cè)量設(shè)計(jì)的超精密接觸式儀器,廣泛應(yīng)用于半導(dǎo)體、光伏、MEMS、光學(xué)加工等領(lǐng)域。通過2μm金剛石探針與LVDC傳感的協(xié)同工作,結(jié)合亞埃級(jí)
2025-03-31 15:08:10

ADRF6603 1,100 MHz至3,200MHz接收混頻,集成小數(shù)N分頻PLL和VCO技術(shù)手冊(cè)

ADRF6603是一款高動(dòng)態(tài)范圍有源混頻,集成小數(shù)N分頻鎖相環(huán)(PLL)和壓控振蕩(VCO),用于內(nèi)部混頻LO的產(chǎn)生。 ADRF6603與ADRF6602共同構(gòu)成了一個(gè)集成PLL/混頻系列,涵蓋2100 MHz至2600 MHz頻率范圍。
2025-03-28 16:48:49826

ADRF6650配備DVGA和PLL/VCO的450MHz至2700MHz路下變頻技術(shù)手冊(cè)

ADRF6650是一款高度集成的下變頻,集成了混頻、雙數(shù)字交換衰減、雙數(shù)字可變?cè)鲆娣糯笃鳌?b class="flag-6" style="color: red">鎖相環(huán)(PLL)和壓控振蕩(VCO)。此外,ADRF6650還集成了兩個(gè)射頻(RF)巴倫、串行增益控制(SGC)控制和快速啟用輸入以實(shí)現(xiàn)分時(shí)雙工(TDD)運(yùn)行。
2025-03-26 10:56:55921

沃微先進(jìn)封裝:突破摩爾定律枷鎖,助力半導(dǎo)體新飛躍

半導(dǎo)體行業(yè)的發(fā)展歷程中,技術(shù)創(chuàng)新始終是推動(dòng)行業(yè)前進(jìn)的核心動(dòng)力。深圳沃微半導(dǎo)體憑借其先進(jìn)封裝技術(shù),用強(qiáng)大的實(shí)力和創(chuàng)新理念,立志將半導(dǎo)體行業(yè)邁向新的高度。 回溯半導(dǎo)體行業(yè)的發(fā)展軌跡,摩爾定律無疑是一個(gè)重要的里程碑
2025-03-17 11:33:30779

BW-AH-5520”是針對(duì)半導(dǎo)體分立器件在線高精度高低溫溫度實(shí)驗(yàn)系統(tǒng)專用設(shè)備

RS-232接口及Ethernet接口,實(shí)現(xiàn)遠(yuǎn)程自動(dòng)控制。 針對(duì)以下封裝的半導(dǎo)體器件進(jìn)行高精度自動(dòng)溫度實(shí)驗(yàn)測(cè)量 (1)石英晶體諧振、振蕩 (2)電阻、電容、電感 (3)二極管、三極管、場(chǎng)效應(yīng)管
2025-03-06 10:48:56

ADMV4530具有集成小數(shù)N分頻PLL和VCO的雙模式Ka頻段上變頻技術(shù)手冊(cè)

ADMV4530 是一款高度集成的上變頻,具有非常適合下一代 Ka 頻段衛(wèi)星通信的同相/正交 (I/Q) 混頻。 集成的低相位噪聲、小數(shù) N 分頻鎖相環(huán) (PLL),帶有壓控振蕩
2025-02-28 13:49:541099

小型真空發(fā)生器的優(yōu)勢(shì)

小型真空發(fā)生器相較于其他類型的真空發(fā)生器,具有多方面的優(yōu)勢(shì)。以下是對(duì)其優(yōu)勢(shì)的介紹: 體積小、重量輕 : 小型真空發(fā)生器設(shè)計(jì)緊湊,占用空間小,便于安裝和攜帶。 重量輕,可以減輕設(shè)備整體的重量,降低運(yùn)輸
2025-02-07 10:15:51826

鎖相環(huán)是什么意思

鎖相環(huán)(Phase-Locked Loop,簡(jiǎn)稱PLL)是一種廣泛應(yīng)用于電子系統(tǒng)中的反饋控制系統(tǒng),主要用于頻率合成和相位同步。本文將從鎖相環(huán)的工作原理、基本組成、應(yīng)用案例以及設(shè)計(jì)考慮等方面進(jìn)行詳細(xì)闡述,以幫助讀者全面理解這一重要技術(shù)。
2025-02-03 17:48:002317

面向Switchtec和數(shù)據(jù)中心應(yīng)用的預(yù)配置時(shí)鐘發(fā)生器器件編號(hào)

電子發(fā)燒友網(wǎng)站提供《面向Switchtec和數(shù)據(jù)中心應(yīng)用的預(yù)配置時(shí)鐘發(fā)生器器件編號(hào).pdf》資料免費(fèi)下載
2025-01-15 15:27:070

AN-1420:利用數(shù)字鎖相環(huán)(DPLL)實(shí)現(xiàn)相位增建和無中斷切換

電子發(fā)燒友網(wǎng)站提供《AN-1420:利用數(shù)字鎖相環(huán)(DPLL)實(shí)現(xiàn)相位增建和無中斷切換.pdf》資料免費(fèi)下載
2025-01-13 14:07:280

可編程晶振的鎖相環(huán)原理

鎖相環(huán)(Phase-LockedLoop,PLL)是一個(gè)能夠比較輸出與輸)入相位差的反饋系統(tǒng),利用外部輸入的參考信號(hào)控制環(huán)路內(nèi)部振蕩信號(hào)的頻率和相位,使振蕩信號(hào)同步至參考信號(hào)。而鎖相環(huán)
2025-01-08 17:39:411053

基于鎖相環(huán)法的載波提取方案

電子發(fā)燒友網(wǎng)站提供《基于鎖相環(huán)法的載波提取方案.pdf》資料免費(fèi)下載
2025-01-07 14:41:162

已全部加載完成