該系統(tǒng)的核心器件是TMS320F2812和MAX125。TMS320F2812是TI公司的一款高速DSP處理芯片。本系統(tǒng)采用1片DSP芯片控制2片A/D轉(zhuǎn)換芯片。圖1所示為DSP控制2片轉(zhuǎn)換芯片的系統(tǒng)框圖。
2020-08-17 15:05:11
1500 
經(jīng)是這個(gè)趨勢(shì),DSP變成ARM的一個(gè)協(xié)處理器。FPGA會(huì)擠壓掉DSP的一部分高速信號(hào)處理的市場(chǎng)。 網(wǎng)友二:在高端領(lǐng)域基本都用FPGA了。通訊、雷達(dá)、視覺(jué)、航空都是如此。DSP由于性能和靈活性比FPGA差太多,只能往低端領(lǐng)域滲透。說(shuō)個(gè)不中聽(tīng)的話DSP就是貴一點(diǎn)、快一點(diǎn)的 單片機(jī)
2022-11-29 10:25:02
7363 
DSP+FPGA+AD控制系統(tǒng),FPGA負(fù)責(zé)AD7606的采集,將電機(jī)參數(shù)采集后,傳輸至DSP ,DSP將數(shù)據(jù)進(jìn)行變換后輸出PWM進(jìn)而控制電機(jī)的轉(zhuǎn)速。DSP采用TI公司的TMS320F28335
2016-07-18 16:59:22
本帖最后由 yicunyu 于 2016-7-18 16:45 編輯
DSP28335+FPGA的數(shù)據(jù)采集系統(tǒng),DSP采用TI公司的TMS320F28335,FPGA使用 ALTERA
2016-07-16 14:32:23
`DSP28335+FPGA高速實(shí)時(shí)采集系統(tǒng)核心板,經(jīng)過(guò)了一個(gè)月的磨練,DSP和FPGA通訊終于調(diào)試好使了。本人交流qq,956250037`
2015-11-23 11:04:06
1 引言在信息技術(shù)高速發(fā)展的今天,電子系統(tǒng)數(shù)字化已經(jīng)成為有目共睹的趨勢(shì),從傳統(tǒng)應(yīng)用中小規(guī)模芯片構(gòu)造電路系統(tǒng)到廣泛地應(yīng)用單片機(jī),到今天DSP及FPGA在系統(tǒng)設(shè)計(jì)中的應(yīng)用,電子設(shè)計(jì)技術(shù)已邁入了一個(gè)全新
2021-10-29 08:55:40
DSP的FPGA的高速數(shù)據(jù)采集系統(tǒng)的研究與設(shè)計(jì),大家可以看看
2015-04-03 21:23:48
在雷達(dá)信號(hào)處理、數(shù)字圖像處理等領(lǐng)域中,信號(hào)處理的實(shí)時(shí)性至關(guān)重要。由于FPGA芯片在大數(shù)據(jù)量的底層算法處理上的優(yōu)勢(shì)及DSP芯片在復(fù)雜算法處理上的優(yōu)勢(shì),DSP+FPGA的實(shí)時(shí)信號(hào)處理系統(tǒng)的應(yīng)用越來(lái)越廣泛
2018-12-04 10:39:29
在雷達(dá)信號(hào)處理、數(shù)字圖像處理等領(lǐng)域中,信號(hào)處理的實(shí)時(shí)性至關(guān)重要。由于FPGA芯片在大數(shù)據(jù)量的底層算法處理上的優(yōu)勢(shì)及DSP芯片在復(fù)雜算法處理上的優(yōu)勢(shì),DSP+FPGA的實(shí)時(shí)信號(hào)處理系統(tǒng)的應(yīng)用越來(lái)越廣泛
2019-06-19 05:00:08
FPGA是一種可編程的硅芯片,DSP是數(shù)字信號(hào)處理,當(dāng)系統(tǒng)設(shè)計(jì)人員在項(xiàng)目的架構(gòu)設(shè)計(jì)階段就面臨到底采用FPGA還是DSP的重要問(wèn)題。本文將首先分別介紹FPGA和DSP的特點(diǎn),然后再?gòu)膬?nèi)部資源、編程語(yǔ)言
2019-05-07 01:28:40
摘要:在雷達(dá)信號(hào)處理、數(shù)字圖像處理等領(lǐng)域中,信號(hào)處理的實(shí)時(shí)性至關(guān)重要。由于FPGA芯片在大數(shù)據(jù)量的底層算法處理上的優(yōu)勢(shì)及DSP芯片在復(fù)雜算法處理上的優(yōu)勢(shì),DSP+FPGA的實(shí)時(shí)信號(hào)處理系統(tǒng)
2019-06-21 05:00:04
以及最新的DSP系統(tǒng)工具的概況;接著主要介紹了計(jì)算機(jī)算法的概念、理論、有限字長(zhǎng)效用、FIR和IIR濾波器的實(shí)現(xiàn)、多速率和自適應(yīng)信號(hào)處理的FPGA實(shí)現(xiàn);最后,介紹了System Genrerator
2009-07-21 09:22:42
多FPGA系統(tǒng)中自定義高速串行數(shù)據(jù)接口設(shè)計(jì).pdf
2011-03-21 17:28:15
多FPGA系統(tǒng)中自定義高速串行數(shù)據(jù)接口設(shè)計(jì)為方便多FPGA系統(tǒng)中主從FPGA之間的命令與數(shù)據(jù)傳輸,節(jié)省連接的引腳數(shù)量,設(shè)計(jì)了一種基于FPGA的自定義高速串行數(shù)據(jù)傳輸模塊。對(duì)主從串行模塊進(jìn)行了詳盡
2012-08-11 11:49:57
Heard在新一期RTC雜志剛剛發(fā)表了一篇內(nèi)容翔實(shí)的標(biāo)題為《FPGA –將視覺(jué)技術(shù)提升至新高》的機(jī)器視覺(jué)處理方案文章,Heard寫(xiě)道:“視覺(jué)應(yīng)用程序必須依靠其他解決方案,而不是簡(jiǎn)單地依靠更快的處理器來(lái)提高速
2021-05-31 09:17:44
設(shè)計(jì)而無(wú)需重新構(gòu)建硬件平臺(tái)。本文所討論的 SOPC系統(tǒng)是大尺寸三維視覺(jué)測(cè)量系統(tǒng)的一部分,以 PCI板卡的形式內(nèi)嵌在 PC機(jī)中。在整個(gè)大尺寸三維視覺(jué)測(cè)量系統(tǒng)中,采用數(shù)字相機(jī)從不同位置拍攝多幅圖像,經(jīng)過(guò)特征
2019-07-30 06:05:03
以及最新的DSP系統(tǒng)工具的概況;接著主要介紹了計(jì)算機(jī)算法的概念、理論、有限字長(zhǎng)效用、FIR和IIR濾波器的實(shí)現(xiàn)、多速率和自適應(yīng)信號(hào)處理的FPGA實(shí)現(xiàn);最后,介紹了System Genrerator
2009-07-21 09:20:11
TMS320C6748的使用,了解其新特性。2、學(xué)習(xí)利用dsp實(shí)現(xiàn)一些高級(jí)濾波算法。3、將dsp與fpga結(jié)合實(shí)現(xiàn)高速數(shù)據(jù)采集。4、分享5篇左右的開(kāi)發(fā)板使用心得。
2015-10-09 15:10:00
對(duì)數(shù)據(jù)采集與處理系統(tǒng)提出了新的更高的要求,即高速度、高精度和高實(shí)時(shí)性。對(duì)數(shù)據(jù)采集與處理系統(tǒng)的設(shè)計(jì),有以下3種方案可供選擇:(1)A/D+DSP方案在傳統(tǒng)的高速信號(hào)處理中,大多采用這種方案。將A/D、D
2019-07-05 06:41:27
設(shè)計(jì)了一種多通道頻率測(cè)量系統(tǒng)。系統(tǒng)由模擬開(kāi)關(guān)、信號(hào)調(diào)理電路、FPGA、總線驅(qū)動(dòng)電路構(gòu)成,實(shí)現(xiàn)對(duì)頻率信號(hào)的分壓、放大、濾波、比較、測(cè)量,具備回路自測(cè)試功能,可與主設(shè)備進(jìn)行數(shù)據(jù)交互,具有精度高、可擴(kuò)展
2019-06-27 07:23:11
。FPGA采用Altera 公司的40nm Stratix IV 系列FPGA。通過(guò)SRIO協(xié)議,DSP可與FPGA的進(jìn)行高速通信。由于集成了DSP和FPGA各自優(yōu)點(diǎn),HPS6678可在高速無(wú)線通信、多媒體系統(tǒng)、雷達(dá)及衛(wèi)星系統(tǒng)、醫(yī)療系統(tǒng)、高清圖像處理等多個(gè)領(lǐng)域中發(fā)揮重要的作用。
2019-09-24 08:29:12
大規(guī)模集成電路的迅速發(fā)展,機(jī)器視覺(jué)技術(shù)得到了廣泛的應(yīng)用研究,取得了巨大的經(jīng)濟(jì)與社會(huì)效益。機(jī)器視覺(jué)系統(tǒng)主要由3部分組成:圖像的獲取、圖像的處理和分析、輸出或顯示。本文介紹了基于FPGA的一種機(jī)器視覺(jué)系統(tǒng),該系統(tǒng)采用
2019-05-05 08:30:00
關(guān)于高速視覺(jué)伺服系統(tǒng)你想知道都在這
2021-11-15 07:30:55
為解決高速數(shù)字圖像處理系統(tǒng)和實(shí)時(shí)性相沖突的要求,設(shè)計(jì)了以多DSP(數(shù)字信號(hào)處理器TMS320C6416)和現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)相結(jié)合的實(shí)時(shí)圖像處理系統(tǒng)。重點(diǎn)介紹了該系統(tǒng)的硬件資源選擇、基本組
2021-04-28 06:14:48
有限的不足,而且提高了監(jiān)控資源的利用率,降低了監(jiān)控成本?! ? 系統(tǒng)硬件結(jié)構(gòu) 采用DSP+FPGA的硬件結(jié)構(gòu)方案,利用DSP和FPGA控制MAX4312選通所需要的視頻通道,從而達(dá)到在多路視頻通道間進(jìn)行切換的目的。系統(tǒng)結(jié)構(gòu)框圖如
2012-12-12 17:00:21
基于DSP和FPGA的高速串行通信系統(tǒng)設(shè)計(jì)
2015-03-16 15:47:04
為了實(shí)現(xiàn)—是彈武器瞄準(zhǔn)自動(dòng)化,本文設(shè)計(jì)了基于DSP和FPGA的高速高精確度雙通道CCD圖像采集系統(tǒng),采用QUartuBn在AJtera的FPGA器件CYCLONEII上設(shè)計(jì)了CCD驅(qū)動(dòng)時(shí)序電路,采用
2014-11-07 14:54:07
基于DSP的嵌入式主動(dòng)視覺(jué)系統(tǒng)
2021-02-01 06:13:39
基于FPGA+DSP的高速數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)
2012-06-27 17:23:53
DSP芯片組成并行處理系統(tǒng)。另外,為充分發(fā)揮 DSP芯片在復(fù)雜算法處理上的優(yōu)勢(shì)及FPGA在大數(shù)據(jù)量的底層算法上的優(yōu)勢(shì),設(shè)計(jì)了一種基于FPGA控制的多DSP并行處理系統(tǒng)。1 系統(tǒng)設(shè)計(jì)基于FPGA控制的多
2019-05-21 05:00:19
高速傳輸,但DSP價(jià)格過(guò)于昂貴。而利用FPGA和USB接口芯片結(jié)合的方案,具有功耗低、時(shí)鐘頻率高、速度快、效率高、組合形式靈活等特點(diǎn),是單片機(jī)和DSP所無(wú)法比擬的。
2019-09-05 07:22:57
大規(guī)模集成電路的迅速發(fā)展,機(jī)器視覺(jué)技術(shù)得到了廣泛的應(yīng)用研究,取得了巨大的經(jīng)濟(jì)與社會(huì)效益。 機(jī)器視覺(jué)系統(tǒng)主要由3部分組成:圖像的獲取、圖像的處理和分析、輸出或顯示。本文介紹了基于FPGA的一種機(jī)器視覺(jué)系統(tǒng),該系統(tǒng)
2013-09-04 12:14:55
基于FPGA的超高速FFT硬件實(shí)現(xiàn)介紹了頻域抽取基二快速傅里葉運(yùn)算的基本原理;討論了基于FPGA達(dá)4 096點(diǎn)的大點(diǎn)數(shù)超高速FFT硬件系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn)方法,當(dāng)多組大點(diǎn)數(shù)進(jìn)行FFT運(yùn)算時(shí),利用FPGA
2009-06-14 00:19:55
度、高可靠性等特點(diǎn),因此FPGA 應(yīng)用于高速多通道雷達(dá)信號(hào)模擬器可大大提高系統(tǒng)設(shè)計(jì)的靈活性和系統(tǒng)的擴(kuò)展性。本文設(shè)計(jì)的高速多通道信號(hào)模擬器系統(tǒng)可廣泛應(yīng)用于通信、雷達(dá)信號(hào)的模擬產(chǎn)生, 為雷達(dá)設(shè)備, 特別是接收機(jī)
2019-07-10 08:16:48
基于DSPEMIF口及FPGA設(shè)計(jì)并實(shí)現(xiàn)多DSP嵌入式系統(tǒng)
2015-03-16 15:45:52
的邏輯處理和控制算法,能實(shí)現(xiàn)多軸高速高精度的伺服控制。利用DSP與FPGA設(shè)計(jì)運(yùn)動(dòng)控制器,其中DSP用于運(yùn)動(dòng)軌跡規(guī)劃、速度控制及位置控制等功能;FPGA完成運(yùn)動(dòng)控制器的精插補(bǔ)功能,用于精確計(jì)算步進(jìn)電機(jī)或伺服驅(qū)動(dòng)元件的控制脈沖,同時(shí)接收并處理脈沖型位置反饋信號(hào)。那么,我們具體該怎么做呢?
2019-08-06 06:27:00
請(qǐng)問(wèn)如何用DSP和FPGA構(gòu)建多普勒測(cè)量系統(tǒng)?
2021-04-14 06:41:02
DSP和FPGA的電源要求是什么?采用TPS5431×系列電壓轉(zhuǎn)換芯片設(shè)計(jì)數(shù)字電源系統(tǒng)
2021-04-09 06:39:47
如何將FPGA和與固定功能DSP結(jié)合起來(lái)使用,設(shè)計(jì)一個(gè)基于多普勒測(cè)量原理的非侵入式測(cè)量系統(tǒng)。
2021-05-06 06:24:48
越來(lái)越多行業(yè)的認(rèn)可?! C(jī)器視覺(jué)系統(tǒng)具有檢測(cè)、測(cè)量功能,可以用于檢測(cè)各種產(chǎn)品的缺陷,判斷及其選擇,及物體的尺寸測(cè)量。而對(duì)于微小尺寸的測(cè)量也是機(jī)器視覺(jué)系統(tǒng)的長(zhǎng)處,它可以利用高倍鏡頭放大被測(cè)對(duì)象,使得測(cè)量
2020-12-10 16:35:15
Broadkey 6416板是一款高端的PCI總線數(shù)據(jù)采集卡,該卡可作軟件無(wú)線電數(shù)字中頻接收、數(shù)據(jù)采集、數(shù)據(jù)分析和信號(hào)處理等使用。該卡采用ADC+FPGA+DSP 的通用架構(gòu),都采用高速、高性能
2010-02-05 15:04:28
高速DSP系統(tǒng)PCB板的特點(diǎn)有哪些?設(shè)計(jì)高速DSP系統(tǒng)中的PCB板應(yīng)注意哪些問(wèn)題?
2021-04-21 07:21:09
非常復(fù)雜,在許多情況下單個(gè) DSP 實(shí)現(xiàn)方案根本沒(méi)有足夠的處理能力。同時(shí),系統(tǒng)架構(gòu)也不能滿足多芯片系統(tǒng)帶來(lái)的成本、復(fù)雜性和功耗要求。FPGA 已成為需要高性能 DSP 功能的系統(tǒng)的理想選擇。事實(shí)上
2018-08-15 09:46:21
首先提出了一個(gè)通用DSP系統(tǒng)的設(shè)計(jì)方案,主要給出了FPGA在系統(tǒng)中的位置和作用。然后簡(jiǎn)要介紹了FPGA的各個(gè)功能模塊,著重針對(duì)DSP和SDRAM接口進(jìn)行了討論,針對(duì)數(shù)據(jù)寬度和時(shí)鐘速率不匹配的特點(diǎn),提出雙狀態(tài)機(jī)
2019-05-17 07:00:13
以FPGA 為核心的高速高精度的頻率測(cè)量,不同于常用的測(cè)頻法和測(cè)周期法。本文介紹的測(cè)頻方法,不僅消除了直接測(cè)頻方法中對(duì)測(cè)量頻率需要采用分段測(cè)試的局限,而且在整個(gè)測(cè)試頻
2009-05-15 13:23:23
18 設(shè)計(jì)了一種基于FPGA 和DSP 的光纖信號(hào)實(shí)時(shí)處理系統(tǒng),介紹了系統(tǒng)的硬件組成和工作原理。該系統(tǒng)采用FPGA 實(shí)現(xiàn)數(shù)據(jù)的高速采集和邏輯控制,用DSP 實(shí)現(xiàn)傳感信號(hào)的全數(shù)字解調(diào),分析了載
2009-06-19 11:17:43
24 為了擴(kuò)大監(jiān)控范圍,提高資源利用率,降低系統(tǒng)成本,提出了一種多通道視頻切換的解決方案。首先從視頻信號(hào)分離出行場(chǎng)信號(hào),然后根據(jù)行場(chǎng)信號(hào)由DSP和FPGA產(chǎn)生控制信號(hào),控制多
2010-11-22 16:19:39
14 摘要:以FPGA為核心的高速高精度的頻率測(cè)量,不同于常用測(cè)頻法和測(cè)周期法。本文介紹的測(cè)頻方法,不僅消除了直接測(cè)頻方法中對(duì)測(cè)量頻率需要采用分段測(cè)試的局
2009-06-20 15:08:40
1307 
FPGA芯片在高速數(shù)據(jù)采集緩存系統(tǒng)中的應(yīng)用
概 述在高速數(shù)據(jù)采集方面,FPGA有單片機(jī)和DSP無(wú)法比擬的優(yōu)勢(shì)。FPGA的時(shí)鐘頻率高,內(nèi)部時(shí)延小,全部控制邏輯都可由硬
2010-03-30 10:51:15
1179 
目前的衛(wèi)星遙感圖像壓縮系統(tǒng)硬件方案大多基于高性能可編程邏輯器件FPGA[2-4]。但這種方案整系統(tǒng)成本居高不下,且FPGA存在單粒子翻轉(zhuǎn)效應(yīng)。因此,筆者提出一種多DSP+FPGA的
2010-11-27 10:35:05
1909 
捅要:為了實(shí)現(xiàn)是彈武器瞄準(zhǔn)自動(dòng)化,本文設(shè)計(jì)了基于DSP和FPGA的高速高精確度雙通道CCD圖像采集系統(tǒng),采用QUartuBn在AJtera的FPGA器件CYCLONEII上設(shè)計(jì)了CCD驅(qū)動(dòng)時(shí)序電路,采用PsPICE設(shè)計(jì)了可以
2011-02-25 13:48:05
190 摘要:為了實(shí)現(xiàn)高速HDLC通訊協(xié)議,設(shè)計(jì)了DSP+FPGA結(jié)構(gòu)的485通訊接口,接口包括DSP、FPGA、485轉(zhuǎn)換等硬件電路,以及DSP與FPGA之間的數(shù)據(jù)交換程序和FPGA內(nèi)部狀態(tài)機(jī);其中DSP用于實(shí)現(xiàn)數(shù)據(jù)控制,FPGA用于實(shí)現(xiàn)HDLC通訊協(xié)議,DSP與FPGA之間采用XINTF方式,通過(guò)雙FI
2011-02-25 17:24:34
98 摘要:為準(zhǔn)確地分析工業(yè)生產(chǎn)中的各種數(shù)據(jù)參數(shù),結(jié)合高速DSP和FPGA的特點(diǎn),設(shè)計(jì)一套數(shù)據(jù)采集系統(tǒng),應(yīng)用FPGA的內(nèi)部邏輯實(shí)現(xiàn)時(shí)序控制,以DSP作為采集系統(tǒng)的核心,對(duì)采集到的數(shù)據(jù)進(jìn)行濾波等處理,并將處理后的結(jié)果通過(guò)USB口傳輸?shù)接?jì)算機(jī)。設(shè)計(jì)中還采用ADC0809模數(shù)轉(zhuǎn)換
2011-02-27 23:04:00
96 為了提高系統(tǒng)的監(jiān)控能力降低成本,提出了一種基于CMOS的多通道 視頻監(jiān)控 方案。首先基于同步信號(hào)控制各路視頻同步,保證圖像質(zhì)量。在此基礎(chǔ)上由DSP和FPGA產(chǎn)生控制切換信號(hào),控制多
2011-08-05 15:20:33
74 為滿足導(dǎo)航系統(tǒng)設(shè)計(jì)的小型化、實(shí)時(shí)性要求,本文提出了一種基于FPGA + DSP 的實(shí)現(xiàn)方案。該方案的設(shè)計(jì)思路是:將FPGA 映射到DSP EMIF 的一段地址空間,并用FPGA 來(lái)完成多通道信號(hào)的采集; DSP 根
2011-09-13 14:32:08
78 開(kāi)發(fā)了多DSP雷達(dá)信號(hào)處理板卡。對(duì)DSP互連、DSP與FPGA通信以及基于Xilinx FPGA的PCIE總線進(jìn)行設(shè)計(jì)。系統(tǒng)可擴(kuò)展性好、效率高。用DriverStudio開(kāi)發(fā)了WDM總線驅(qū)動(dòng)程序,具有很好的通用性和可移植
2012-05-28 17:40:08
75 本文開(kāi)發(fā)了多DSP雷達(dá)信號(hào)處理板卡。對(duì)DSP互連、DSP與FPGA通信以及基于Xilinx FPGA的PCIE總線進(jìn)行設(shè)計(jì)。系統(tǒng)可擴(kuò)展性好、效率高。用DriverStudio開(kāi)發(fā)了WDM總線驅(qū)動(dòng)程序,具有很好的通用性和可
2012-05-29 17:15:01
46 在雷達(dá)信號(hào)處理、數(shù)字圖像處理等領(lǐng)域中,信號(hào)處理的實(shí)時(shí)性至關(guān)重要。由于FPGA芯片在大數(shù)據(jù)量的底層算法處理上的優(yōu)勢(shì)及DSP芯片在復(fù)雜算法處理上的優(yōu)勢(shì),DSP+FPGA的實(shí)時(shí)信號(hào)處理系統(tǒng)
2012-07-05 15:01:40
8211 
提出了一種基于DSP和FPGA 的通用型運(yùn)動(dòng)控制系統(tǒng)!大大降低了系統(tǒng)成本
2013-09-23 17:49:37
59 多FPGA系統(tǒng)中自定義高速串行數(shù)據(jù)接口設(shè)計(jì)
2016-05-10 11:24:33
24 基于DSP和FPGA技術(shù)的細(xì)胞圖像采集系統(tǒng)設(shè)計(jì)
2016-08-26 12:57:52
16 基于FPGA的多通道高速CMOS圖像采集系統(tǒng)
2016-08-30 15:10:14
8 基于FPGA的高速多通道AD采樣系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)_徐加彥
2017-01-18 20:23:58
12 基于DSP和FPGA的多頻聲納采集系統(tǒng)設(shè)計(jì)_劉寅
2017-03-19 11:45:23
1 基于FPGA和DSP網(wǎng)絡(luò)單向時(shí)延測(cè)量系統(tǒng)設(shè)計(jì)與實(shí)現(xiàn)_唐旭
2017-03-19 11:38:26
0 基于雙DSP和雙FPGA的高速圖像處理系統(tǒng)設(shè)計(jì)_吳雷
2017-03-16 09:28:51
2 本系統(tǒng)通過(guò)選用FPGA+DSP相配合的方式,同時(shí)利用了兩種芯片的性能優(yōu)勢(shì),既保證系統(tǒng)的執(zhí)行速度,也能保證可靠的邏輯控制。該系統(tǒng)實(shí)現(xiàn)了6路1 M大小視頻圖像信號(hào)的同時(shí)采集和處理,由FPGA1對(duì)系統(tǒng)
2017-09-06 10:16:51
7 基于FPGA和多DSP的多總線并行處理器設(shè)計(jì)
2017-10-19 13:40:31
4 基于FPGA和DSP的高速圖像處理系統(tǒng)
2017-10-19 13:43:31
20 基于FPGA的高速DSP與液晶模塊接口的實(shí)現(xiàn)
2017-10-19 13:46:23
3 基于FPGA_DSP的智能車全景視覺(jué)系統(tǒng)
2017-10-19 13:52:03
7 基于DSP的高精度多參量測(cè)量硬件設(shè)計(jì)
2017-10-19 15:40:10
2 說(shuō)明如何將FPGA和與固定功能DSP結(jié)合起來(lái)使用,設(shè)計(jì)一個(gè)基于多普勒測(cè)量原理的非侵入式測(cè)量系統(tǒng)。 圖1:電子束聚集技術(shù)。 傳統(tǒng)上,大量的應(yīng)用設(shè)計(jì)使用專門(mén)的數(shù)字信號(hào)處理(DSP)芯片或?qū)S脴?biāo)準(zhǔn)產(chǎn)品(ASSP)并通過(guò)信號(hào)處理算法來(lái)處理數(shù)字信息,濾波、視頻處
2017-10-23 11:33:12
0 多DSP的高速通用并行處理系統(tǒng)研究與設(shè)計(jì)
2017-10-23 15:19:06
6 共享與鏈路口混合耦合的多DSP并行處理系統(tǒng)方案。在設(shè)計(jì)中,利用FPGA實(shí)現(xiàn)數(shù)據(jù)傳輸和CPCI接口的邏輯控制。經(jīng)驗(yàn)證,該系統(tǒng)具有運(yùn)算能力強(qiáng)、片間通信靈活、并行處理效率高等優(yōu)點(diǎn)。 關(guān)鍵詞:多DSP并行系統(tǒng);ADSP-TS201S;FPGA;CPCI接口 0 引言 在寬帶雷達(dá)信號(hào)處理中,存在諸如回波
2017-10-31 16:41:04
0 對(duì)數(shù)據(jù)采集與處理系統(tǒng)提出嚴(yán)格的要求。本文設(shè)計(jì)并實(shí)現(xiàn)一種基于DSP和USB的高速數(shù)據(jù)采集與處理系統(tǒng)。該系統(tǒng)電路簡(jiǎn)單,可靠性好,具有一定的通用性,并且可以進(jìn)行多通道擴(kuò)展。 1 原理概述 基于DSP和USB的高速數(shù)據(jù)采集與處理系統(tǒng)的原
2017-11-06 14:58:00
16 隨著高性能信號(hào)處理系統(tǒng)對(duì)運(yùn)算速度、通信速率等要求的不斷提高,單獨(dú)的處理器(如FPGA或DSP)無(wú)法滿足高速實(shí)時(shí)信號(hào)處理的需求。TI公司的多核DSP處理性能強(qiáng)大,但是并行性不強(qiáng),難以適應(yīng)計(jì)算異常密集
2017-11-17 03:11:01
32638 
為解決高速數(shù)字圖像處理系統(tǒng)和實(shí)時(shí)性相沖突的要求,設(shè)計(jì)了以多DSP(數(shù)字信號(hào)處理器TMS320C6416)和現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)相結(jié)合的實(shí)時(shí)圖像處理系統(tǒng)。重點(diǎn)介紹了該系統(tǒng)的硬件資源選擇、基本組
2017-11-18 12:34:02
4704 
針對(duì)噴油器霧化粒徑測(cè)量系統(tǒng)實(shí)時(shí)數(shù)據(jù)處理的特點(diǎn),將FPGA技術(shù)與DSP技術(shù)相結(jié)合,研究一種基于FPGA和DSP的電控噴油器粒徑檢測(cè)系統(tǒng);為滿足動(dòng)態(tài)測(cè)量的要求,設(shè)計(jì)了應(yīng)用高性能的多路開(kāi)關(guān)和超低輸入偏置電流運(yùn)放的多通道微電流高速采集板;詳細(xì)介紹了檢測(cè)系統(tǒng)中基于FPGA和DSP的軟硬件設(shè)計(jì)和工作原理。
2017-12-06 17:03:04
2550 
本文主要介紹了一種基于DSP+FPGA的實(shí)時(shí)圖像去霧增強(qiáng)系統(tǒng)設(shè)計(jì),FPGA通常作為一種調(diào)度使用,圖像處理算法實(shí)現(xiàn)主要靠高速處理信號(hào)處理芯片DSP完成,在跟蹤等領(lǐng)域圖像數(shù)據(jù)只需單向進(jìn)入DSP,處理后輸出相應(yīng)參數(shù)即可,在實(shí)時(shí)視頻圖像處理中大量圖像數(shù)據(jù)只需通過(guò)EMIF輸入,且輸出數(shù)據(jù)量較小可以實(shí)時(shí)完成。
2017-12-25 10:24:21
4379 
通用多DSP 目標(biāo)系統(tǒng)的構(gòu)成由6片ADSP2181、2片A/D變換器以及實(shí)現(xiàn)邏輯功能的FPGA組成,其原理框圖如圖1所示。
2020-03-12 07:55:00
3046 
它們?cè)?b class="flag-6" style="color: red">高速和實(shí)時(shí)系統(tǒng)中的應(yīng)用。隨著深亞微米半導(dǎo)體制造工藝的不斷創(chuàng)新,百萬(wàn)門(mén)可編程器件的不斷推出,為DSP提供了第3種有效的解決方案,即利用FPGA實(shí)現(xiàn)DSP運(yùn)算硬件化。它能夠在集成度、速度和系統(tǒng)功能方面滿足DSP應(yīng)用的需要。
2019-04-23 08:10:00
3604 整個(gè)系統(tǒng)的組成如圖1所示。當(dāng)啟爆電路在DSP和FPGA的控制下啟爆時(shí),感應(yīng)線圈取出啟爆電流,首先是高速數(shù)據(jù)采集與存儲(chǔ)電路,以FPGA為核心,對(duì)數(shù)據(jù)進(jìn)行高速采集與存儲(chǔ)。數(shù)據(jù)存儲(chǔ)完畢,FPGA發(fā)信號(hào)告知DSP采集完畢,開(kāi)始對(duì)采集的數(shù)據(jù)進(jìn)行相關(guān)的處理。
2018-10-07 12:03:03
3814 
采集。FPGA實(shí)時(shí)采集、更新飛機(jī)輪速信號(hào),DSP進(jìn)行算法處理,并實(shí)時(shí)監(jiān)控FPGA 的運(yùn)行狀態(tài),一旦發(fā)生故障即復(fù)位FPGA。在滿足系統(tǒng)實(shí)時(shí)、可靠的同時(shí),提高了整個(gè)測(cè)量系統(tǒng)的安全性。通過(guò)軟件優(yōu)化和反復(fù)驗(yàn)證,調(diào)試結(jié)果表明該系統(tǒng)運(yùn)行可靠,可以精準(zhǔn)
2018-11-07 16:15:04
3 滿足導(dǎo)航系統(tǒng)設(shè)計(jì)的小型化、實(shí)時(shí)性要求,本文提出了一種基于FPGA+DSP的實(shí)現(xiàn)方案。該方案的設(shè)計(jì)思路是:將FPGA映射到DSP EMIF的一段地址空間,并用FPGA來(lái)完成多通道信號(hào)的采集;DSP根據(jù)
2018-11-07 17:18:23
10 介紹了1種基于FPGA和DSP的高速數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)和實(shí)現(xiàn),其FPGA采用Altera公司ACEX 1K系列的EPIK50Tcl443器件,DSP芯片采用TI公司TMs320系列
2018-11-07 17:18:24
20 設(shè)計(jì)了一套高速線陣CCD信號(hào)采集系統(tǒng),采用FPGA+DSP的數(shù)字處理方案,能滿足光信號(hào)的實(shí)時(shí)識(shí)別和處理,可用于研究靜態(tài)和動(dòng)態(tài)小粒子的光散射彩虹特性。
2019-11-21 17:32:39
27 新型多通道通用信號(hào)處理平臺(tái)主要包括高速AD芯片、Xilinx最新UltraScale系列FPGA和TI的多核DSP,原理框圖如圖1所示。其中FPGA和高速ADC之間數(shù)據(jù)傳輸采用JESD204B接口總線。
2020-07-16 09:25:16
3387 
已成為視覺(jué)測(cè)量領(lǐng)域的一個(gè)發(fā)展趨勢(shì)。本文主要研究高速實(shí)時(shí)圖像處理系統(tǒng)中的圖像采集、處理技術(shù),采用FPGA和通用DSP相結(jié)合的方法,充分發(fā)揮FPGA加通用DSP結(jié)構(gòu)的靈活性及實(shí)時(shí)處理能力。
2020-07-28 17:03:04
1772 
隨著集成電路技術(shù)的發(fā)展,FPGA和DSP以及ARM以其體積小、速度快、功耗低、設(shè)計(jì)靈活、利于系統(tǒng)集成、擴(kuò)展升級(jí)等優(yōu)點(diǎn),被廣泛地應(yīng)用于高速數(shù)字信號(hào)傳輸及數(shù)據(jù)處理,以DSP+FPGA+ARM的架構(gòu)組成滿足實(shí)時(shí)性要求的高速數(shù)字處理系統(tǒng)已成為一種趨勢(shì),本文主要研究FPGA在高速多路數(shù)據(jù)傳輸中的應(yīng)用。
2021-04-24 09:04:49
7110 
基于FPGA和DSP的機(jī)載圖形顯示系統(tǒng)
2021-06-08 10:48:08
36 高速視覺(jué)測(cè)量系統(tǒng)關(guān)鍵技術(shù)及研究綜述
2021-06-16 10:16:10
15
評(píng)論