FPGA/CPLD在數(shù)字系統(tǒng)設計中的廣泛應用,影響到了生產(chǎn)生活的各個方面。在FPGA/CPLD的設計開發(fā)中,VHDL語言作為
2010-10-15 11:08:00
7826 
本文采用CPLD控制核心實現(xiàn)了智能報警系統(tǒng)。由于利用EDA技術(shù)進行系統(tǒng)設計,外圍器件少、體積小、功耗低、可靠性高。通過修改VHDL源程序就可以增加一些新的功能,提高了設計的靈活性,具有較好的應用前景。
2013-02-20 14:34:21
11614 
EDA技術(shù)徹底改變了數(shù)字系統(tǒng)的設計方法和實現(xiàn)手段,借助于硬件描述語言的國際標準VHDL 和強大的EDA工具,可減少設計風險并縮短周期,隨著VHDL語言使用范圍的日益擴大
2011-04-11 11:34:47
2453 
各位好,請問哪里有免費下載的 CPLD系統(tǒng)設計及VHDL語言的視頻教程?是天祥的。淘寶里有好多賣的,可是要淘寶帳戶和錢呀?
2008-07-20 10:29:10
請教大家怎么用VHDL語言實現(xiàn)減法運算?在FPGA設計時又該怎么操作呢?
2012-05-17 20:07:12
請教大神~~~有誰用vhdl語言寫過基于cpld在不帶字庫的12864上顯示字幕流動的程序嗎???急求
2014-05-21 16:20:22
用vhdl實現(xiàn)cpld配置fpga,配置成功后在usermode下設置一個重新配置信號,當信號有效時對fpga進行重新配置;fpga配置程序放在flash內(nèi);現(xiàn)在遇到的問題是,上電cpld能夠正常配置fpga并且進入usermode ,但是加上重新配置語句過后就不能成功配置fpga,求高人指點~
2013-01-17 22:35:39
),有時我們不需要使用完整的UART的功能和這些輔助功能。或者設計上用到了FPGA/CPLD器件,那么我們就可以將所需要的UART功能集成到FPGA內(nèi)部。使用VHDL將UART的核心功能集成,從而使整個設計更加緊湊、穩(wěn)定且可靠。本文應用EDA技術(shù),基于FPGA/CPLD器件設計與實現(xiàn)UART。
2012-05-23 19:37:24
,讓大家熟悉在CPLD/FPGA開發(fā)中一個關(guān)鍵的技術(shù)——狀態(tài)機,并且簡單介紹了一下RTL視圖的使用。 第三講:加/減計數(shù)器例程,講解了計數(shù)器的VHDL語言的設計過程,以及硬件下載的方法
2009-03-26 16:38:29
求一款基于VHDL的異步串行通信電路設計分享
2021-04-08 06:16:42
,一般情況下,速度指標是首要的,在滿足速度要求的前提下,盡可能實現(xiàn)面積優(yōu)化。因此,本文結(jié)合在設計超聲探傷數(shù)據(jù)采集卡過程中的CPLD編程經(jīng)驗,提出串行設計、防止不必要鎖存器的產(chǎn)生、使用狀態(tài)機簡化電路描述、資源共享,利用E2PROM芯片節(jié)省片內(nèi)資源等方法對VHDL電路進行優(yōu)化。
2019-06-18 07:45:03
基于CPLD的4*4矩陣鍵盤電路設計,用的是VHDL語言
2012-11-24 19:47:18
自從天祥電子推出40小時的“十天學會單片機和C語言編程”視頻教程后,受到了廣大電子愛好者的好評,并希望我們能夠趕緊推出“CPLD器件及VHDL程序設計”的視頻教程,為了能夠滿足大家的要求,提供更多
2009-02-07 11:34:24
單片機為P89V51RD2,CPLD為ATF1508AS,現(xiàn)在要實現(xiàn)單片機與CPLD的通訊,如何實現(xiàn)?希望能講清原理和用VHDL語言實現(xiàn),謝謝
2023-04-23 14:22:38
本文介紹利用VHDL語言實現(xiàn) FPGA與單片機的串口異步通信電路。
2021-04-29 06:34:57
如何用VHDL設計專用串行通信芯片?本文以開發(fā)統(tǒng)計時分復用器中的專用同步收發(fā)芯片為例,介紹整個芯片的開發(fā)流程。
2021-05-08 07:22:30
各位大家好,我正在尋找用VHDL語言編寫的UDP / IP堆棧(我必須在Spartan-6 FPGA中實現(xiàn)它)。我正在尋找一個盡可能簡單的功能:使用VHDL語言編寫,而不是Verilog - 在
2019-08-06 02:37:22
應用VHDL語言的FFT算法實現(xiàn)
2012-08-20 20:17:57
本文在對異步串行通信協(xié)議進行分析的基礎(chǔ)上,根據(jù)實際工程的需要,對異步串行通信控制器進行了詳細設計,并結(jié)合CPLD器件,采用VHDL語言,對設計方案進行了實現(xiàn)和驗證,通過最后時序仿真的波形圖得出
2021-05-28 06:53:11
串行通信發(fā)送器是什么工作原理?怎么用VHDL語言在CPLD上實現(xiàn)串行通信?
2021-04-13 06:26:46
(PLD)的發(fā)展而發(fā)展起來的。它是一種面向設計、多層次的硬件描述語言,是集行為描述、RTL描述、門級描述功能為一體的語言,并已成為描述、驗證和設計數(shù)字系統(tǒng)中最重要的標準語言之一。由于VHDL在語法和風格上類似于高級編程語言,可讀性好,描述能力強,設計方法靈活,可移植性強,因此它已成為廣大EDA工程師的首選。
2019-08-28 08:05:46
在語法和風格上類似于高級編程語言,可讀性好,描述能力強,設計方法靈活,可移植性強,因此它已成為廣大EDA工程師的首選。目前,使用VHDL語言進行CPLD/FPGA設計開發(fā),Altera和Lattice
2019-08-08 07:08:00
感覺模擬IC設計就應該是設計模擬電路.設計運放等,通過設計電路、在硅片上搭建TTL.CMOS......從而做成IC芯片;而我經(jīng)??吹秸fIC設計就是使用VHDL語言設計IC,寫好VHDL語言后燒錄到FPGA.CPLD.......從而做成芯片。我想問的是這兩者有什么區(qū)別?
2018-08-29 09:45:43
基于CPLD的狀態(tài)機該怎樣去設計?如何去描述VHDL語言?
2021-04-28 07:01:10
第1章 緒論 1.1 關(guān)于EDA 1.2 關(guān)于VHDL 1.3 關(guān)于自頂向下的系統(tǒng)設計方法 1.4 關(guān)于應用 VHDL的 EDA過程 1.5 關(guān)于在系統(tǒng)編程技術(shù) 1.6 關(guān)于FPGA/CPLD的優(yōu)勢 1.7
2008-06-04 10:24:06
1682
VHDL的定義和功能VHDL的發(fā)展概況程序編程語言和硬件描述語言的對比引入硬件描述語言對系統(tǒng)進
2008-09-03 12:58:41
39 VHDL語言及其應用是在作者歷時七年為通信與信息系統(tǒng)、信號與信息處理專業(yè)研究生講授VHDL語言及其應用課程的教學實踐基礎(chǔ)上編寫而成的。全書共分15章,以教授完整的VHDL語言體
2009-02-12 09:41:38
174 A CPLD VHDL Introduction
This introduction covers the fundamentals of VHDL as applied to Complex
2009-03-28 16:14:37
25 用ALTERA 公司MAX7000 系列CPLD 芯片實現(xiàn)單片機與PC104 ISA 總線接口之間的并行通信,給出系統(tǒng)設計方法及程序源代碼。包括通信軟件和AHDL 設計部分。
2009-04-14 17:36:07
29 采用VHDL 語言設計,用CPLD 控制模/ 數(shù)轉(zhuǎn)換電路, 完成多路模擬輸入的高速同步數(shù)/ 模轉(zhuǎn)換,具有容錯和自檢能力。CPLD 與處理器之間采用并行接口,具有很好的移植性、可靠性。
2009-04-16 10:44:25
7 循環(huán)冗余碼校驗(CRC)是一種可靠性很高的串行數(shù)據(jù)校驗方法。介紹循環(huán)冗余碼校驗的基本原理,并分別用單片機和CPLD 作了循環(huán)冗余碼校驗的軟件實現(xiàn)和硬件實現(xiàn)。包括匯編語言和VHDL
2009-04-16 14:19:44
16 介紹采用ALTERA 公司的可編程器件,實現(xiàn)I2C 總線的通信接口的基本原理; 給出部分VHDL語言描述。該通信接口與專用的接口芯片相比, 具有使用靈活, 系統(tǒng)配置方便的特點。
2009-05-14 13:16:00
26 用ALTERA 公司MAX7000 系列CPLD 芯片實現(xiàn)單片機與PC104 ISA 總線接口之間的并行通信,給出系統(tǒng)設計方法及程序源代碼。包括通信軟件和AHDL 設計部分。
2009-05-14 13:24:39
16 采用VHDL 語言設計,用CPLD 控制模/ 數(shù)轉(zhuǎn)換電路, 完成多路模擬輸入的高速同步數(shù)/ 模轉(zhuǎn)換,具有容錯和自檢能力。CPLD 與處理器之間采用并行接口,具有很好的移植性、可靠性。
2009-05-15 13:10:35
18 本文根據(jù)SPI 同步串行接口的通信協(xié)議,介紹了在CPLD 中利用VHDL 語言實現(xiàn)PC/104
總線擴展SPI 接口的設計原理和編程思想。通過該方法的介紹,使得那些沒有SPI
接口功能的
2009-05-30 09:28:18
41 基本數(shù)學運算庫 包括各種用VHDL語言描述的基本數(shù)學運算單元
VHDL Library of Arithmetic Units, Version 1.0===============================
Installation:
1) Unpack the appropriate tar
2009-06-14 09:25:14
45 VHDL語言及其應用是在作者歷時七年為通信與信息系統(tǒng)、信號與信息處理專業(yè)研究生講授VHDL語言及其應用課程的教學實踐基礎(chǔ)上編寫而成的。全書共分15章,以教授完整的VHDL語言體
2009-07-10 17:21:44
18 VHDL語言及其應用的主要內(nèi)容:第一章 硬件模型概述第二章 基本的VHDL編程語言第三章 VHDL模型的組織第四章 VHDL綜合工具第五章 VHDL應用樣例附錄A VHDL
2009-07-20 12:06:15
0
介紹了用VHDL 語言在硬件芯片上實現(xiàn)浮點加/ 減法、浮點乘法運算的方法,并以Altera
公司的FLEX10K系列產(chǎn)品為硬件平臺,以Maxplus II 為軟件工具,實現(xiàn)了6 點實序列浮點加/ 減法
2009-07-28 14:06:13
85 VHDL語言概述:本章主要內(nèi)容:硬件描述語言(HDL)VHDL語言的特點VHDL語言的開發(fā)流程
1.1 1.1 硬件描述語言( 硬件描述語言(HDL HDL)H
2009-08-09 23:13:20
47 介紹了采用CPLD 實現(xiàn)DSP 芯片TMS320C6713 和背板VME 總線之間高速數(shù)據(jù)傳輸?shù)南到y(tǒng)設計方法。設計中采用VHDL 語言對CPLD 進行編程。同時由于CPLD 的現(xiàn)場可編程特性,增強了整個系統(tǒng)
2009-08-15 08:39:23
51 VHDL語言描述數(shù)字系統(tǒng):本章介紹用 VHDL 描述硬件電路的一些基本手段和基本方法。 VHDL 語言是美國國防部在 20 世紀 80 年代初為實現(xiàn)其高速集成電路計劃(VHSIC)而提出的
2009-09-01 09:02:40
37 在使用Flash 存儲數(shù)據(jù)時,有時需要對其設計讀寫控制邏輯。本文介紹了用VHDL 語言在CPLD內(nèi)部編程,實現(xiàn)對Flash 中數(shù)據(jù)的讀取控制的具體方法,并給出
2009-09-04 09:29:36
35 為了使計算機能夠通過串口控制FPGA 的輸出信號,筆者根據(jù)異步串行通信的原理,設計了簡便易行的FPGA 串行通信接口系統(tǒng),并應用VHDL 語言在FPGA 內(nèi)部集成了串行接收模塊,具有較強
2009-09-24 15:52:56
18 VHDL 語言程序的元素:本章主要內(nèi)容:VHDL語言的對象VHDL語言的數(shù)據(jù)類型VHDL語言的運算符VHDL語言的標識符VHDL語言的詞法單元
2009-09-28 14:32:21
41 基于單片機的CPLD/FPGA被動串行下載配置的實現(xiàn):介紹采用AT89S2051單片機配合串行E2PROM存儲器,實現(xiàn)CPLD/FPGA器件的被動串行模式的下載配置,闡述了其原理及軟硬件設計。 &nb
2009-10-29 21:57:22
19 本文基于VHDL硬件描述語言,利用CPLD器件EPM570T100C5和LED點陣屏實現(xiàn)了對音頻信號的頻譜顯示,給出了設計過程、VHDL語言源程序和實驗結(jié)果,拓展了CPLD在顯示領(lǐng)域的應用。
2010-02-24 14:46:45
28 摘要:提出了1種基于CPLD、EPLD或FPGA等可編程邏輯器件的異步串行通信接口電路的設計方法。該方法簡單快捷。易于實現(xiàn)。而且可以作為異步串行通信接口的標準模塊插入到用戶的各
2010-04-30 09:58:41
46 本文基于VHDL硬件描述語言,利用CPLD器件EPM570T100C5和LED點陣屏實現(xiàn)了對音頻信號的頻譜顯示,給出了設計過程、VHDL語言源程序和實驗結(jié)果,拓展了CPLD在顯示領(lǐng)域的應用。
2010-07-17 18:07:40
25 XCR3256是Xilinx公司推出的CoolRunner系列CPLD器件,在數(shù)字系統(tǒng)設計中的應用非常廣泛。本文詳細分析了CoolRunner系列CPLD的特點、結(jié)構(gòu)及功能,使用VHDL語言編程實現(xiàn)數(shù)字邏輯,實現(xiàn)了水下沖擊
2010-08-06 16:29:07
15 摘要:用ALTERA公司MAX7000系列CPLD芯片實現(xiàn)單片機與PC104 ISA總線接口之間的并行通信,給出系統(tǒng)設計方法及程序源代碼。包括通信軟件和AHDL設計部分。CPLD(Complex Programmable Logi
2006-05-26 21:52:11
1159 
用VHDL語言實現(xiàn)3分頻電路
標簽/分類:
眾所周知,分頻器是FPGA設計中使用頻率非常高的基本設計之一,盡管在目前大部分設計中,廣泛使用芯片廠家集成的鎖相
2007-08-21 15:28:16
5980 【摘 要】 通過設計實例詳細介紹了用VHDL(VHSIC Hardware DescriptionLanguage)語言開發(fā)FPGA/CPLD的方法,以及與電路圖輸入和其它HDL語言相比,使用VHDL語言的優(yōu)越性。
2009-05-10 19:47:30
1437 
摘要: 從PCI時序分析入手,重點闡述了PCI通用的狀態(tài)機設計,說明了用VHDL語言來實現(xiàn)本PIC通信狀態(tài)機的軟件設計以及進行MaxPlusII驗證的程序和方法。用該方法所設
2009-06-20 13:10:10
1076 
摘要:用ALTERA公司MAX7000系列CPLD芯片實現(xiàn)單片機與PC104 ISA總線接口之間的并行通信,給出系統(tǒng)設計方法及程序源代碼。包括通信軟件和AHDL設計部分。
關(guān)鍵詞:CPLD
2009-06-20 13:34:28
1360 
摘要: 采用VHDL語言和圖形輸入設計方法,給出了用CPLD在遠程多路數(shù)據(jù)采集系統(tǒng)中實現(xiàn)地址譯碼、串口擴展、模塊測試、模數(shù)轉(zhuǎn)換以及高位數(shù)據(jù)處理等功能的具體方
2009-06-20 14:52:11
799 
用VHDL語言實現(xiàn)3分頻電路(占空比為2比1)
分頻器是FPGA設計中使用頻率非常高的基本設計之一,盡管在目前大部分設計中,廣泛使用芯片廠家集成的鎖
2009-06-22 07:46:33
8956 用VHDL設計專用串行通信芯片
一種專用串行同步通信芯片(該芯片內(nèi)部結(jié)構(gòu)和操作方式以INS8250為參考)的VHDL設計及CPLD實現(xiàn),著重介紹了用VHDL及CPLD設計專用通信芯片的
2009-10-12 19:07:48
2154 
基于VHDL語言的智能撥號報警器的設計
介紹了以EDA技術(shù)作為開發(fā)手段的智能撥號報警系統(tǒng)的實現(xiàn)。本系統(tǒng)基于VHDL語言,采用FPGA作為控制核心,實現(xiàn)了遠程防盜報警。該
2009-10-12 19:08:43
1509 
采用CPLD/FPGA的VHDL語言電路優(yōu)化原理設計
VHDL(Very High Speed Integrated Circuit Hardware Description Language)是IEEE工業(yè)標準硬件描述語言,是隨著可編程邏輯器件(PLD)的發(fā)展而發(fā)展起
2010-03-19 11:38:02
2834 
簡要介紹了 VHDL 語言進行工程設計的優(yōu)點,并詳細說明了利用VHDL語言設計狀態(tài)機電電路的過程,最后進行了仿真,仿真結(jié)果證明該設計能夠實現(xiàn)狀態(tài)機電路的功能。
2011-07-18 10:31:20
84 利用一塊芯片完成除時鐘源、按鍵、揚聲器和顯示器(數(shù)碼管)之外的所有數(shù)字電路功能。所有數(shù)字邏輯功能都在CPLD器件上用VHDL語言實現(xiàn)。這樣設計具有體積小、設計周期短(設計過
2011-09-27 15:08:56
366 用VHDL和CPLD設計數(shù)字系統(tǒng)具有傳統(tǒng)方法無可比擬的優(yōu)越性,它已經(jīng)成為大規(guī)模集成電路設計最為有效的一種手段。為簡單起見,本文采用VHDL設計標準模式的I2C總線控制電路。
2011-12-23 10:15:47
3728 
本文提出一種新穎的解決方案:利用80C186XL的時序特征,采用CPLD技術(shù),并使用VHDL語言設計實現(xiàn)DRAM控制器。
2012-02-02 11:29:58
1863 
VHDL(Very High Speed Integrated CIRCUITHARDWARE DESCRIPTION Language)是IEEE工業(yè)標準硬件描述語言,是隨著可編程邏輯器件(PLD)的發(fā)展而發(fā)展起來的。
2012-03-02 09:16:05
4599 
用 VHDL /VerilogHD語言開發(fā)PLD/ FPGA 的完整流程為: 1.文本編輯:用任何文本編輯器都可以進行,也可以用專用的HDL編輯環(huán)境。通常VHDL文件保存為.vhd文件,Verilog文件保存為.v文件 2.功能仿真
2012-05-21 12:58:06
1687 altera FPGA/CPLD高級篇(VHDL源代碼)
2012-11-13 14:40:38
135 基于CPLD的VHDL語言數(shù)字鐘(含秒表)設計
2015-11-04 15:14:36
9 VHDL語言在MAXPLUS軟件的設計案例,好東西,喜歡的朋友可以下載來學習。
2016-02-19 17:18:55
0 VHDL語言編程學習之VHDL硬件描述語言
2016-09-01 15:27:27
0 用VHDL設計專用串行通信芯片,下來看看。
2016-12-20 18:02:50
10 在CPLD中用UART邏輯實現(xiàn)高速異步串行通信
2017-01-24 16:54:24
12 在小規(guī)模數(shù)字集成電路就要淘汰的今天,作為一個電類專業(yè)的畢業(yè)生應該熟悉VHDL語言和CPLD、FPGA器件的設計,閻石教授新編寫的教材也加入了VHDL語言方面的內(nèi)容,可見使用VHDL語言將數(shù)字系統(tǒng)集成
2017-12-05 09:00:31
20 本文主要介紹了VHDL語言編程用什么編譯軟件以及學習VHDL語言需要看哪方面的書籍,最后還闡述了學習VHDL語言應注意的幾個問題盤點。
2018-05-17 17:50:48
33924 LED點陣顯示屏具有醒目、動態(tài)效應好、省電節(jié)能、亮度較高、用途廣等優(yōu)點,是現(xiàn)代 化城市的主要標志之一。利用VHDL硬件描述語言設計了以CPLD器件為核心的控制電路, 在LED點陣屏上實現(xiàn)了音頻信號的頻譜型電平動態(tài)顯示, 而且具有顯示模式多樣化、易編程 修改,顏色可變、動態(tài)效果好等優(yōu)點。
2019-04-26 08:08:00
3076 
串行通信實際上就是兩臺電子設備之間一位一位地發(fā)送和接收數(shù)據(jù),它分為同步通信和異步通信兩類。異步串行通信無需數(shù)據(jù)時鐘、幀同步時鐘等時鐘信號,數(shù)據(jù)的發(fā)送和接收是自同步的,完全依靠收發(fā)雙方約定的傳輸波特率
2019-02-06 08:02:15
2570 
語言,應用這的通信控件編寫上位機的通信程序十分方便,過程簡單。本文針對CPLD和PC通信的特點,各編寫了上位機和下位機的程序,進行相對高速的串行通信。
2018-11-14 10:15:00
4595 
基于EDA 技術(shù)及VHDL 硬件描述語言, 提出了一種TDMA 數(shù)字頻帶通信系統(tǒng), 在一片EPF10K10 的FPGA 芯片上完成了位同步、幀同步、A 律壓縮與解壓、FSK 調(diào)制與解調(diào)等系統(tǒng)的大部分功能, 實現(xiàn)了4 路語音與2路64kB 數(shù)據(jù)全雙工通信。
2018-09-29 16:54:54
5 用VHDL語言設計交通燈控制系統(tǒng),并在MAX+PLUS II系統(tǒng)對FPGA/CPLD芯片進行下載,由于生成的是集成化的數(shù)字電路,沒有傳統(tǒng)設計中的接線問題,所以故障率低、可靠性高,而且體積小。體現(xiàn)了EDA技術(shù)在數(shù)字電路設計中的優(yōu)越性。
2018-11-05 17:36:05
23 在Altera Cyclone II 平臺上采用“自頂向下”的模塊化設計思想及VHDL 硬件描述語言,設計了串行通信控制系統(tǒng)。在Quartus II 軟件上編譯、仿真后下載到FPGA 芯片
2018-11-07 11:18:23
6 本文檔的主要內(nèi)容詳細介紹的是VHDL硬件描述語言入門教程資料免費下載包括了:1. VHDL語言基礎(chǔ),2. VHDL基本結(jié)構(gòu),3. VHDL語句,4. 狀態(tài)機在VHDL中的實現(xiàn),5. 常用電路VHDL程序,6. VHDL仿真,7. VHDL綜合
2019-04-08 08:00:00
54 。用DE2板實現(xiàn)具有電路簡潔,開發(fā)周期短的優(yōu)點。充分利用了EDA設計的優(yōu)點。開發(fā)過程用了VHDL硬件描述語言進行描述,從底層設計,分模塊進行,充分提高了設計者的數(shù)字邏輯設計的概念。
2019-11-27 15:36:00
5 VHDL是一種用來描述數(shù)字邏輯系統(tǒng)的“編程語言”。它通過對硬件行為的直接描述來實現(xiàn)對硬件的物理實現(xiàn),代表了當今硬件設計的發(fā)展方向。VHDL是為了滿足邏輯設計過程中的各種需求而設計的。
2020-04-23 15:51:03
3421 
Integrated Circuit的縮寫,是20世紀80年代在美國國防部的資助下始創(chuàng)的,并最終導致了VHDL語言的出現(xiàn)。1987 年底,VHDL被 IEEE 和美國國防部確認為標準硬件描述語言。VHDL主要
2020-04-23 15:58:49
13146 基于以上討論,可以看出ASIP+FPGA設計模式可以從很大程度上解決引言中提到的兩個難題。為了進行更深入的研究,我們對該設計模式進行了嘗試,用VHDL硬件描述語言在FPGA上實現(xiàn)了一個8位微處理器軟
2020-07-28 17:44:49
1009 
,Universal Serial Bus)接口既是一種快速、雙向、廉價、可以進行熱插拔的串行接口技術(shù),也是一種體系完備的通信協(xié)議,已逐漸成為計算機的主流接口。USB接口的收發(fā)模塊用于進行數(shù)據(jù)編碼和與外部相連。本文主要介紹使用CPLD實現(xiàn)通用串行總線(USB)接口收發(fā)模塊。
2020-07-31 17:10:46
2083 
VHDL語言由于其其強大的行為描述能力及與硬件行為無關(guān)的特性,被廣泛的用于數(shù)字系統(tǒng)設計,實現(xiàn)了硬件電路設計的軟件化,成為實現(xiàn)Petri網(wǎng)邏輯控制器的有力的工具。用VHDL語言進行數(shù)字電路設計的很大
2020-09-22 20:46:51
1259 
本文介紹利用VHDL語言實現(xiàn)FPGA與單片機的串口異步通信電路。
2023-08-03 15:45:37
1950 
在這個項目中,我們用 VHDL 語言創(chuàng)建一個 8 位算術(shù)邏輯單元 (ALU),并在連接到帶有輸入開關(guān)和 LED 顯示屏的定制 PCB 的 Altera CPLD 開發(fā)板上運行。
2023-10-24 17:05:57
3501 
電子發(fā)燒友網(wǎng)站提供《基于VHDL語言實現(xiàn)遠程防盜報警設計.pdf》資料免費下載
2023-11-08 14:33:11
0
評論