為了實現(xiàn)激光-水聲淺海地形遙感探測中水聲信號的實時解調(diào)與處理,本文提出了一種基于FPGA的激光多普勒測振計信號采集與處理系統(tǒng)的設(shè)計方案。以Cyclone Ⅱ系列FPGA為核心控制模塊,結(jié)合
2013-10-29 10:10:02
3059 
本文提出了一種基于FPGA的多路光柵信號采集方案,該方案使用I/O口相對較少的低端FPGA,配合多路選擇開關(guān),通過內(nèi)部處理,實現(xiàn)了多路光柵信號的采集,結(jié)果表明,該方案成本低廉且能滿足精度的要求。
2013-12-30 13:35:40
3125 
源和固有的并行處理能力,在數(shù)字信號處理、硬件加速、汽車電子等領(lǐng)域得到了廣泛應(yīng)用。在圖像采集與顯示系統(tǒng)中,FPGA能夠?qū)崿F(xiàn)高速、并行的數(shù)據(jù)處理,顯著提高系統(tǒng)的實時性和性能。本文設(shè)計了一個基于FPGA的圖像采集與顯示系統(tǒng),詳細闡述了系統(tǒng)的整體架構(gòu)、模塊功能及關(guān)鍵代碼實現(xiàn)。
2024-07-17 10:58:27
3442 這個系統(tǒng)的基本原理和部件經(jīng)過發(fā)展后用于民航的空中交通管制后,就成了二次雷達系統(tǒng)。二次雷達是在地面站和目標應(yīng)答器的合作下,采用問答方式工作,它必須經(jīng)過兩次有源輻射電磁波信號才能完成應(yīng)有的功能。
2019-08-12 08:13:51
1.概述雷達系統(tǒng)的基本結(jié)構(gòu)主要由五部分構(gòu)成:發(fā)射機,接收機,發(fā)射天線,接收天線,顯示裝置。其中發(fā)射機和接收機是最為重要的組成部分。為了研究雷達系統(tǒng)的發(fā)射機和接收機,有必要模擬雷達信號的產(chǎn)生并對雷達
2019-06-06 06:24:41
測量目標的速度,以及從目標回波中獲取的更多有關(guān)目標的信息。所謂的雷達回波系統(tǒng)需要從接收到回波信號中提取、分析測量目標的相關(guān)信息。隨著數(shù)據(jù)采集、處理技術(shù)的迅猛發(fā)展,在現(xiàn)代雷達回波系統(tǒng)的應(yīng)用過程中,高速
2016-07-01 11:47:58
在實際的外場試飛過程中是不可能實現(xiàn)的,這也是雷達信號模擬器對場外試飛的一大優(yōu)勢。FPGA作為高性能數(shù)字信號處理系統(tǒng)中的關(guān)鍵部件,在雷達信號模擬和雷達信號采集等方面有著巨大的開發(fā)潛能,采用這些技術(shù)對雷達
2019-07-10 07:30:35
dB時能測到
雷達信號,使
雷達的有效作用距離提高。本文主要介紹基于DSP和
FPGA技術(shù)的低信噪比情況下
雷達信號的檢測?!?/div>
2019-07-04 06:55:39
信號采集和觀察點,第一個在DSP上,通過仿真器采集系統(tǒng)控制字以及產(chǎn)生的模目數(shù)據(jù),并將該數(shù)據(jù)和Matlab計算的數(shù)據(jù)做比較,看是否正確;第二個在FPGA上,通過Quartus自帶的SignalTap工具
2011-07-13 09:09:26
模數(shù)轉(zhuǎn)換、FFT快速、準確的要求,并且具有高度集成、高可靠性和可編程等特點,減少了系統(tǒng)硬件開發(fā)周期,所以選用基于FPGA來實現(xiàn)雷達信號處理系統(tǒng)的設(shè)計?;赜畴娮邮且患一贓dge-AI技術(shù)的個護健康
2021-12-27 17:08:50
王玲,邱軍海,王世橋(煙臺工程職業(yè)技術(shù)學院山東煙臺264006)線性調(diào)頻信號可以獲得較大的壓縮比,有著良好的距離分辨率和徑向速度分辨率,所以線性調(diào)頻信號作為雷達系統(tǒng)中一種常用的脈沖壓縮信號,已經(jīng)
2019-07-08 07:38:45
基于FPGA的雷達脈沖壓縮系統(tǒng)設(shè)計參見附件:
2011-03-02 09:39:11
基于FPGA的語音信號采集與播放系統(tǒng)設(shè)計原理圖怎么畫,求大牛幫助啊 。
2015-04-22 16:16:00
在實際的外場試飛過程中是不可能實現(xiàn)的,這也是雷達信號模擬器對場外試飛的一大優(yōu)勢。FPGA作為高性能數(shù)字信號處理系統(tǒng)中的關(guān)鍵部件,在雷達信號模擬和雷達信號采集等方面有著巨大的開發(fā)潛能,采用這些技術(shù)對雷達
2019-07-15 06:48:33
利用DSP和FPGA芯片對采樣后的信號幅度和輪廓進行判定,以實現(xiàn)低信噪比條件下雷達信號的識別,從而還原出有效信號。系統(tǒng)原理框圖如圖1所示。2 系統(tǒng)的硬件設(shè)計2.1 高速A/D設(shè)計 大部分雷達信號為射頻
2018-08-15 09:43:14
評估,如果為每種雷達信號設(shè)計專用的信號發(fā)生模塊,將極大的耗費成本。如果使用虛擬儀器技術(shù),集成高性能的商用測試儀器[1],通過編程設(shè)計系統(tǒng)的功能,可以有效模擬多種雷達信號,并以較大的靈活性對雷達信號的參數(shù)進行設(shè)置,克服通用性差的問題,滿足多種多樣的應(yīng)用要求。
2019-07-11 08:12:25
平臺進行開發(fā)實現(xiàn),實現(xiàn)由Windows平臺向Linux平臺的轉(zhuǎn)換,對于發(fā)展中國自主知識產(chǎn)權(quán)氣象軟件核心技術(shù), 提高信息安全有著極其重要的意義。本文基于Linux 操作系統(tǒng)(2.6.23內(nèi)核),實現(xiàn)了天氣雷達高速數(shù)據(jù)采集及處理,對天氣雷達系統(tǒng)由Windows平臺向Linux平臺移植具有參考價值。
2020-03-09 08:31:55
本文以FPGA為核心構(gòu)建了一種通用的雷達回波信號實時模擬系統(tǒng)。該系統(tǒng)采用FPGA作為回波信號模擬的運算單元,充分利用了FPGA資源豐富、并行處理能力強的特點,提高了系統(tǒng)的實時性;采用System
2021-04-29 06:14:20
dB時能測到雷達信號,使雷達的有效作用距離提高。有哪些方法能檢測低信噪比雷達信號 ? 可以利用DSP和FPGA技術(shù)嗎?
2019-08-05 07:30:20
雷達系統(tǒng)在研制過程中,各部分往往是并行的,在調(diào)試信號處理分系統(tǒng)時,如果天線沒做好,就得不到陣面送下來的回波數(shù)據(jù),這時調(diào)試就無法正常進行。為了解決這一問題,往往先設(shè)計一個模目信號,把信號處理分系統(tǒng)調(diào)試好,待其他分系統(tǒng)也調(diào)試好后,再切換為正常接收模式,進行系統(tǒng)聯(lián)試。
2019-08-26 06:09:44
雷達系統(tǒng)在研制過程中,各部分往往是并行的,在調(diào)試信號處理分系統(tǒng)時,如果天線沒做好,就得不到陣面送下來的回波數(shù)據(jù),這時調(diào)試就無法正常進行。為了解決這一問題,往往先設(shè)計一個模目信號,把信號處理分系統(tǒng)調(diào)試好,待其他分系統(tǒng)也調(diào)試好后,再切換為正常接收模式,進行系統(tǒng)聯(lián)試。
2019-08-23 08:20:20
如何有效解決雷達作用距離與距離分辨率之間的矛盾?基于FPGA的雷達脈沖壓縮系統(tǒng)設(shè)計
2021-04-08 06:02:27
針對遙感系統(tǒng)的工作環(huán)境特點、待處理信號的頻譜特征以及系統(tǒng)信噪比等要求,綜合比較多種信號采集系統(tǒng)方案的優(yōu)缺點,本文提出了一種基于FPGA的激光多普勒測振計信號采集與處理系統(tǒng)的設(shè)計方案,該方案可以實現(xiàn)光
2019-06-24 07:16:30
科技有限公司的ADQ14系列高速數(shù)據(jù)采集卡,因其自身采集速度快、數(shù)據(jù)處理能力強、可用戶定制算法開發(fā)等特點贏得了一系列軍工用戶,近期,其在某船舶研究機構(gòu)研制的船用雷達系統(tǒng)中,成功擔任了的雷達數(shù)據(jù)采集
2016-05-20 11:51:39
采集反饋系統(tǒng)AFS1025 AFS1025采集反饋系統(tǒng)是一款集模擬信號采集和信號輸出的綜合測控系統(tǒng)??蓮V泛應(yīng)用于超導量子計算、通信、雷達、電子戰(zhàn)和核磁共振等領(lǐng)域,集成2路信號輸出、采集以及
2022-07-13 11:49:44
根據(jù)電力監(jiān)控系統(tǒng)的要求,提出一種基于FPGA技術(shù)的多路交流信號采集與處理系統(tǒng)的設(shè)計方法。分析整個系統(tǒng)的結(jié)構(gòu),并討論FPGA內(nèi)部硬件資源的劃分和軟件的設(shè)計方案,以及各個功能
2009-05-16 14:47:58
27 設(shè)計了一種基于FPGA 和DSP 的光纖信號實時處理系統(tǒng),介紹了系統(tǒng)的硬件組成和工作原理。該系統(tǒng)采用FPGA 實現(xiàn)數(shù)據(jù)的高速采集和邏輯控制,用DSP 實現(xiàn)傳感信號的全數(shù)字解調(diào),分析了載
2009-06-19 11:17:43
24 數(shù)據(jù)采集系統(tǒng)是整個地震勘探物理模擬實驗系統(tǒng)的關(guān)鍵環(huán)節(jié)。文章介紹運用FPGA 芯片控制,實現(xiàn)對高速模擬地震信號的數(shù)據(jù)采集技術(shù),以及USB.2.0 接口總線軟硬件的實現(xiàn)技術(shù)。該系統(tǒng)
2009-07-08 16:30:52
21 設(shè)計了一種基于DSP 和FPGA 的雷達信號分選電路,對密集的雷達信號進行分選識別。系統(tǒng)利用FPGA 采集信號的特征參數(shù)以及對參數(shù)進行預(yù)處理;采用了累積差值直方圖算法,根據(jù)信號脈
2009-07-16 10:52:25
26 精確的雷達回波信號采集存儲是完成目標識別和雷達成像的必要前提,隨著A/D 采樣率和計算機總線技術(shù)的高速發(fā)展,已經(jīng)可以在中頻直接對雷達回波信號進行實時采集。本文介紹了
2009-08-03 11:37:48
14 本文提出了一種用于雷達回波信號采集的高速數(shù)據(jù)采集系統(tǒng)。該系統(tǒng)實現(xiàn)了對數(shù)十兆赫的回波信號進行連續(xù)的采樣和存儲。系統(tǒng)通過FPGA控制數(shù)據(jù)連續(xù)采集、緩沖,通過PCI9056將緩沖區(qū)
2009-08-15 11:45:53
23 本文介紹了一個基于高速定點DSP的雷達信號處理實驗系統(tǒng)的設(shè)計和研制,其中包括雷達中頻信號采集,多種雷達信號的設(shè)計和產(chǎn)生,雷達回波的
2009-09-04 08:37:07
15 本文結(jié)合數(shù)據(jù)采集系統(tǒng)在雷達視頻回波信號處理中的應(yīng)用,介紹了基于XINLINX公司最新一代FPGA—Vertex5 和National Semiconductor 公司的超高速8 位A/D 轉(zhuǎn)換器(ADC08D1500)的信號采樣與
2009-12-19 15:54:49
27 本文設(shè)計并實現(xiàn)了一種導航雷達回波信號的采集方法。在分析采樣信號特性及雷達性能參數(shù)的基礎(chǔ)上,采用PXI 系統(tǒng)構(gòu)建實時采集導航雷達回波信號的硬件平臺。在此基礎(chǔ)上,利用
2009-12-31 14:08:58
22 本文針對靶場末制導雷達采集需求,設(shè)計了一種基于Compact PCI 總線結(jié)構(gòu)的多通道末制導雷達回波信號采集系統(tǒng),實現(xiàn)了對窄帶末制導雷達的多路中/低頻信號實時同步采集。該系統(tǒng)
2009-12-31 14:42:08
16 基于DSP和DSP/BIOS的實時雷達信號采集與處理系統(tǒng):介紹了一種在實時操作系統(tǒng)DSP和DSP/BIOS 平臺下的雷達信號實時采集" 處理與傳輸系統(tǒng)的設(shè)計和實現(xiàn)! 利用Tms320c6416DSP強大的數(shù)據(jù)處理
2010-01-16 16:59:46
25 基于FPGA的各種雷達信號產(chǎn)生方法,介紹了在FPGA中實現(xiàn)直接數(shù)字頻率合成器(DDS)以及提高輸出信號質(zhì)量的方法,編程實現(xiàn)了頻率捷變、線性調(diào)頻以及相位編碼等雷達信號的產(chǎn)生。仿真
2010-11-29 18:02:49
31
激光雷達的發(fā)射波及回波信號經(jīng)光電器件轉(zhuǎn)換形成的電信號具有脈寬窄,幅度低,背景噪聲大等特點,對其進行低速數(shù)據(jù)采集存在數(shù)據(jù)精度不高等問題。同時,A/D轉(zhuǎn)換
2010-12-11 15:33:32
35 摘 要: 本文在闡述某種近距雷達目標檢測原理和FPGA技術(shù)發(fā)展狀況的基礎(chǔ)上,著重討論用FPGA設(shè)計高性能的數(shù)字信號處理系統(tǒng)的方法,并給出一個應(yīng)用實例。
2006-03-11 13:16:43
2116 
基于DSP和FPGA技術(shù)的低信噪比雷達信號檢測
我國目前的海事雷達大多為進口雷達,有效探測距離小,在信噪比降為3 dB時已經(jīng)無法識別信號。隨著微電子技術(shù)的迅猛發(fā)展,高速
2009-11-05 10:33:24
723 
基于CPCI總線的通用FPGA信號處理板的設(shè)計
?隨著雷達信號處理技術(shù)的不斷發(fā)展以及現(xiàn)代國防對雷達技術(shù)的需求,系統(tǒng)對雷達信號處理的要求也越來越高,需要實時處
2009-11-28 15:07:38
1352 
基于FPGA嵌入式系統(tǒng)的雷達信號模擬器
在現(xiàn)代雷達系統(tǒng)的研制和調(diào)試過程中,對雷達性能和指標的測試是一個重要環(huán)節(jié),在這個環(huán)節(jié)中,利用模擬目標信號的方式與外場
2010-02-06 09:25:45
1030 
本文介紹了一種模目信號設(shè)計方法,利用FPGA產(chǎn)生時序及控制,DSP實時計算所需要的回波,從而實現(xiàn)對雷達目標回波的模擬,這樣可以在沒有陣面數(shù)據(jù)的情況下,使信號處理分系統(tǒng)調(diào)試能
2011-07-05 09:46:27
1707 
目前雷達信號采集通常由專用設(shè)備完成,其分析可利用設(shè)計師自己編制的軟件進行。但存在通用性差,費用高等問題。所以本文通提出了數(shù)字存儲示波器進行 雷達 信號采集。
2011-07-07 17:02:14
170 聲雷達信號采集系統(tǒng)主要由信號采集、信號處理、電源和時鐘四部分組成,本文介紹的基于美國模擬器件公司的DSP ADSP-TS201S和ADC AD7864的信號采集系統(tǒng)。
2011-08-17 11:17:52
1863 
介紹了系統(tǒng)的組成、軟硬件設(shè)計思路,對結(jié)果進行了分析。分析結(jié)果表明,該系統(tǒng)能夠完成寬帶雷達回波信號的采集、存儲、傳輸功能,各項指標均滿足系統(tǒng)需求。該系統(tǒng)設(shè)計靈活、控
2011-10-09 10:54:03
44 本文提出了一種基于FPGA的雷達數(shù)字信號處理機設(shè)計,接收機采用了脈沖多普勒、數(shù)字波束形成等主流雷達技術(shù)。
2012-03-31 09:53:13
4437 
本文提出的基于FPGA的空間電場信號采集系統(tǒng)應(yīng)用于探空火箭有效載荷——箭載電場儀探頭后端信號采集與處理部分,也可以為地面電場儀處理電場信號提供服務(wù)。該方案解決了電場信號
2012-12-27 11:39:42
4313 介紹了一種基于PC104與FPGA構(gòu)成的嵌入式系統(tǒng)來模擬雷達回波信號的方法。給出了以FPGA為核心采集雷達參數(shù)以及產(chǎn)生雷達目標和干擾信號的硬件實現(xiàn)方法,分析了通過PC104產(chǎn)生理論航跡和
2013-09-25 17:32:34
63 基于 FPGA的 ADC 采集系統(tǒng)的設(shè)計講解。
2015-10-29 14:06:57
29 基于FPGA的雷達信號處理系統(tǒng)設(shè)計的論文
2015-10-30 10:38:12
6 基于FPGA的某型雷達視頻采集預(yù)處理模塊設(shè)計
2016-08-30 15:10:14
34 基于FPGA的侵徹加速度信號采集系統(tǒng)設(shè)計_董勝飛
2017-01-13 21:40:36
2 上一篇寫了基于Xilinx FPGA的通用信號發(fā)生器的案例,反響比較好,很多朋友和我探討相關(guān)的技術(shù),其中就涉及到信號的采集,為了使該文更有血有肉,我在寫一篇基于Xilinx FPGA的通用信號采集器,望能形成呼應(yīng),以解答大家的疑問。
2017-02-11 03:11:37
2134 
基于DSP_FPGA的LFMCW雷達測距信號處理系統(tǒng)設(shè)計_陳林軍
2017-03-19 19:07:17
4 基于Cortex_A8和FPGA的嵌入系統(tǒng)在雷達信號處理中的應(yīng)用
2017-10-26 08:27:50
3 隨著雷達數(shù)據(jù)處理技術(shù)的快速發(fā)展,需要高速采集雷達回波信號。然而激光雷達的發(fā)射波及回波信號經(jīng)光電器件轉(zhuǎn)換后,形成的電信號脈寬窄,幅度低,而且背景噪聲大,如采用低速的數(shù)據(jù)采集系統(tǒng)進行采集,存在數(shù)據(jù)精度
2017-10-30 16:34:44
11 設(shè)計了一種基于ARM與FPGA的便攜式GNSS導航信號采集回放系統(tǒng)。該系統(tǒng)可采集復(fù)雜情況下的導航衛(wèi)星信號,并且增益可控,為導航接收機測試提供了特定的信號源。系統(tǒng)將導航衛(wèi)星信號經(jīng)射頻電路轉(zhuǎn)換為數(shù)字中頻信號
2017-11-16 13:44:42
2463 
針對機械設(shè)備運行中的振動監(jiān)控,設(shè)計振動信號采集系統(tǒng),提出了一種基于FPGA的振動信號采集系統(tǒng)的設(shè)計方案。重點闡述了系統(tǒng)硬件結(jié)構(gòu)組成、信號調(diào)理電路和數(shù)據(jù)采集模塊的設(shè)計,同時對A/D采樣的控制邏輯進行了討論。經(jīng)試驗驗證表明,該系統(tǒng)可達到采樣率10 K每秒、采集精度16位,能夠滿足實時性和精度要求。
2017-11-17 11:04:38
8468 
在振動信號采集和處理系統(tǒng)設(shè)計中,信號的處理時間與可靠性決定著系統(tǒng)應(yīng)用的可行性。本文設(shè)計了一種基于FPGA的振動信號采集處理系統(tǒng),該系統(tǒng)通過振動信號采集電路、抗混疊濾波電路、AD采樣電路將電荷信號轉(zhuǎn)化
2017-11-18 05:26:02
4815 
的效果,依據(jù)該原理,可以實現(xiàn)圖像的采集及在VGA顯示屏上顯示的實現(xiàn)。利用FPGA產(chǎn)生VGA時序信號和發(fā)送圖像信息,并將其作為圖像信號采集系統(tǒng),將大大減小圖像開發(fā)的難度和投入。
2017-11-18 12:42:02
2597 介紹了直接數(shù)字頻率合成(DDS)的基本原理,并基于Xilinx公司的FPGA設(shè)計出產(chǎn)生連續(xù)波、重頻參差抖動、頻率捷變、線性調(diào)頻以及二相編碼等雷達信號的系統(tǒng)方案。實驗結(jié)果表明,該設(shè)計靈活且性能良好
2017-11-18 12:50:12
7951 提出了一種基于FPGA的雷達回波實時模擬器的實現(xiàn)方法。該模擬器采用cPCI 標準總線,以FPGA 為核心計算單元,配有高速數(shù)模、模數(shù)轉(zhuǎn)換模塊,可實現(xiàn)雷達回波信號實時在線注入模擬。該模擬器可實現(xiàn)多種
2017-11-18 13:00:01
3419 
隨著測試參數(shù)種類增加,測試環(huán)境越來越復(fù)雜,海量雷達數(shù)據(jù)與有限存儲容量之間的矛盾日益明顯,實時數(shù)據(jù)采集與壓縮技術(shù)可以緩解這一矛盾的加劇。雷達數(shù)據(jù)采集系統(tǒng)采取了基于FPGA的LZW實時無損壓縮算法。該算
2017-11-24 17:12:31
2242 
為打破實際應(yīng)用過程時信號采集電路中人為參與的局限,以嵌入式系統(tǒng)作為數(shù)據(jù)采集的應(yīng)用平臺,提出了一種基于STM32與FPGA相結(jié)合的武器裝備信號采集電路設(shè)計方案.研究了PPI顯示器信號采集電路的信息采集
2018-01-31 15:31:20
5 和處理單元的數(shù)據(jù)吞吐量要求在Gbits/s以上。因此,要實現(xiàn)一個雷達數(shù)據(jù)采集和圖像顯示系統(tǒng),對處理器的處理速度要求很高。傳統(tǒng)的雷達數(shù)據(jù)采集和圖像顯示系統(tǒng)采用的是微處理器+FPGA(或DSP)方案,利用微處理器實現(xiàn)操作系統(tǒng)、雷達
2018-02-21 07:45:00
5927 在高速數(shù)據(jù)采集方面,FPGA有單片機和DSP無法比擬的優(yōu)勢。FPGA的時鐘頻率高,內(nèi)部時延小,全部控制邏輯都可由硬件完成,而且速度快,組成形式靈活,并可以集成外圍控制、譯碼和接口電路。更最主要的是,FPGA可以采用IP內(nèi)核技術(shù),以通過繼承、共享或購買所需的知識產(chǎn)權(quán)內(nèi)核提高其開發(fā)進度。
2018-12-30 10:03:00
6531 
整個系統(tǒng)的組成如圖1所示。當啟爆電路在DSP和FPGA的控制下啟爆時,感應(yīng)線圈取出啟爆電流,首先是高速數(shù)據(jù)采集與存儲電路,以FPGA為核心,對數(shù)據(jù)進行高速采集與存儲。數(shù)據(jù)存儲完畢,FPGA發(fā)信號告知DSP采集完畢,開始對采集的數(shù)據(jù)進行相關(guān)的處理。
2018-10-07 12:03:03
3814 
本文提出了一種實現(xiàn)信號采集方案,介紹了由ARM 處理器S3C2410 和EP2C8 FPGA 組成的高速信號采集系統(tǒng)的系統(tǒng)設(shè)計,并著重介紹前端硬件的設(shè)計,并就ARM 處理器和FPGA 的互聯(lián)設(shè)計進行探討。利用FPGA 硬件控制A/D 轉(zhuǎn)換,達到了較好的效果,實現(xiàn)了信號的采集與存儲。
2018-11-02 15:46:01
12 高速雷達數(shù)據(jù)采集系統(tǒng)的設(shè)計方法。該系統(tǒng)由FPGA芯片完成各芯片之間的邏輯控制,具有設(shè)計靈活、結(jié)構(gòu)簡單、實時性高、可靠性高等優(yōu)點。
2018-12-24 15:20:00
21 、高增益、實時并行處理等特點外,還具有容量大,體積小,功耗低等優(yōu)點。因而,采用聲光信號處理技術(shù)解決帶寬、高增益和實時并行處理問題具有重要意義,聲光信號的采集系統(tǒng)的設(shè)計是整個聲光系統(tǒng)關(guān)鍵之一。這里設(shè)計了一個基于FPGA和USB 2.0的高速CCD聲光信號采集系統(tǒng),為聲光信號采集提供了硬件平臺。
2019-03-12 08:45:17
2273 
提出了一種基于FPGA+ARM的多路視頻采集系統(tǒng)的設(shè)計與實現(xiàn)方法。該視頻采集系統(tǒng)不僅能對多路快速變化的視頻信號進行采集和處理,而且能應(yīng)用為系統(tǒng)信號發(fā)生設(shè)備.系統(tǒng)采用FPGA為核心高速時序邏輯控制
2019-11-19 15:51:42
21 設(shè)計了一套高速線陣CCD信號采集系統(tǒng),采用FPGA+DSP的數(shù)字處理方案,能滿足光信號的實時識別和處理,可用于研究靜態(tài)和動態(tài)小粒子的光散射彩虹特性。
2019-11-21 17:32:39
27 船載雷達圖像記錄。該系統(tǒng)由AD、FPGA、SDRAM組成,AD芯片把雷達提供的以VGA接口方式給出的圖像信號轉(zhuǎn)換成數(shù)字信號,FPGA控制時序通過整頁突發(fā)的模式寫入SDRAM中,并提供了后續(xù)處理的接口。
2020-01-24 16:53:00
1627 
基于FPGA 的數(shù)據(jù)采集系統(tǒng)。FPGA 的IO 口可以自由定義,沒有固定總線限制更加靈活變通。本文中所提出的數(shù)據(jù)采集系統(tǒng)設(shè)計方案,就是利用FPGA 作為整個數(shù)據(jù)采集系統(tǒng)的核心來對系統(tǒng)時序和各邏輯模塊進行控制。依靠FPGA 強大的功能基礎(chǔ),以FPGA 作為橋梁合理的連
2020-08-21 16:16:00
32 介紹了一種以DSP為核心的圖像系統(tǒng)中,以FPGA為數(shù)據(jù)采集邏輯控制單元,用DSP控制實現(xiàn)了黑白全電視信號圖象數(shù)據(jù)采集。在介紹了系統(tǒng)組成原理的基礎(chǔ)上,詳細討論了采集部分的結(jié)構(gòu)和FPGA的控制邏輯
2021-01-26 15:02:00
2 針對某型高炮射擊檢查分析系統(tǒng),介紹了一種適用于某型雷達的視頻采集預(yù)處理模塊,其主要功能是利用雷達攝像頭識別彈跡并標記其坐標。該模塊選用視頻解碼芯片和FPGA對視頻信號進行控制讀取,通過對動目標的檢測
2021-02-01 16:11:00
14 主要介紹基于FPGA實現(xiàn)多路模擬信號自適應(yīng)采集系統(tǒng)的設(shè)計。該系統(tǒng)主要包括軟件和硬件兩部分:硬件主要采用FPGA芯片,AD7982—1,ADG406和運放AD824來搭建硬件平臺;軟件包括FPGA程序
2021-02-02 15:52:34
5 為了滿足瞬變電磁探測中晚期電磁信號采集的要求,選擇高性能24位模數(shù)轉(zhuǎn)換器AD7762,以FPGA為控制核心實現(xiàn)信號的高
2021-05-05 11:24:00
4194 
為研究脈沖星X射線輻射脈沖信號的特點需要記錄X射線脈沖信號的上升沿時刻與脈沖信號峰值。設(shè)計了基于FPGA的X射線脈沖信號數(shù)據(jù)采集系統(tǒng)。重點介紹了數(shù)據(jù)采集系統(tǒng)的組成、功能及硬件設(shè)計。其中,系統(tǒng)采用11
2021-06-01 09:37:44
17 基于FPGA的ADC采集系統(tǒng)設(shè)計(通信電源技術(shù)手冊在線閱讀)-該文檔為基于FPGA的ADC采集系統(tǒng)設(shè)計總結(jié)文檔,是一份很不錯的參考資料,具有較高參考價值,感興趣的可以下載看看………………
2021-09-16 10:37:02
40 基于FPGA的ADC采集系統(tǒng)的設(shè)計(電源技術(shù)指標不包括)-該文檔為基于FPGA的ADC采集系統(tǒng)的設(shè)計總結(jié)文檔,是一份很不錯的參考資料,具有較高參考價值,感興趣的可以下載看看………………
2021-09-16 13:44:15
51 毫米波雷達信號處理系統(tǒng)(WRSP)是杭州淞柏科技公司研制的全功能高端雷達信號處理器,該處理器采用了脫機運行、網(wǎng)絡(luò)接口,采用 DIFR硬件平臺,為機載、艦載船載、車載等各種平臺雷達。在設(shè)計上采用高集成方案,高速DSP+FPGA 完成雷達信號處理模式,可支持各種不同方式的脈沖壓縮和補盲。
2021-11-24 15:26:28
1822 
FPGA和CPU一直是雷達信號處理不可分割的組成部分。傳統(tǒng)上FPGA用于前端處理,CPU用于后端處理。隨著雷達系統(tǒng)的處理能力越來越強,越來越復(fù)雜,對信息處理的需求也急劇增長。為此,FPGA不斷在提高
2022-12-14 11:46:09
4356 數(shù)字中頻信號采集存儲是指利用ADC、FPGA實現(xiàn)對信號進行數(shù)字化采集、處理和存儲傳輸?shù)倪^程。該技術(shù)在通信、雷達、無線電等領(lǐng)域具有重要應(yīng)用。通過高速ADC將模擬信號轉(zhuǎn)換為數(shù)字信號,并在FPGA中進行數(shù)字信號
2024-08-30 12:18:58
1008 
一、系統(tǒng)總體方案設(shè)計 為了滿足油田增壓站對數(shù)據(jù)采集的需求,我們設(shè)計了一套基于FPGA的多通道數(shù)據(jù)采集與傳輸系統(tǒng)。系統(tǒng)以FPGA作為主控制器,利用外部ADC芯片完成模擬信號的采集,通過以太網(wǎng)實現(xiàn)與上位
2024-12-09 10:45:02
1306 
評論