信號(hào)完整性問題是高速PCB設(shè)計(jì)者必需面對(duì)的問題。阻抗匹配、合理端接、正確拓?fù)浣Y(jié)構(gòu)解決信號(hào)完整性問題的
2010-10-11 10:43:57
2582 
為了啟動(dòng)信號(hào)完整性問題分析,我們將需要各種技術(shù)來檢查信號(hào)完整性。 信道模擬:我們有一個(gè)信道,它構(gòu)成一個(gè)發(fā)射機(jī),一個(gè)接收機(jī)。眼圖告訴我們信道降低傳輸信號(hào)的程度。正如我們在圖像中看到的,在Tx側(cè),眼睛
2020-12-31 14:31:17
3471 通常說的信號(hào)完整性就是指信號(hào)無失真的進(jìn)行傳輸。前面我們討論很多信號(hào)完整性問題,包括時(shí)序、串?dāng)_、衰減、反射、電源完整性、EMC等等。
2022-09-29 17:00:06
1723 在實(shí)際的應(yīng)用場(chǎng)景中,會(huì)遇到多種信號(hào)完整性問題,典型問題有如下幾種:反射、串?dāng)_,電源/地噪,時(shí)序等。其中,發(fā)射和串?dāng)_是引起信號(hào)完整性問題的兩大主要原因。
2022-10-09 10:56:55
5453 信號(hào)完整性分析是一個(gè)很復(fù)雜的系統(tǒng)工程,它是各種影響信號(hào)質(zhì)量和時(shí)序的問題的疊加組合。且隨著信號(hào)速率的提高,信號(hào)完整性問題變得越來越復(fù)雜,需要考慮的因素越來越多。
2023-06-15 15:07:59
2755 
如何解決信號(hào)完整性問題呢?是德科技在向您介紹信號(hào)完整性分析基礎(chǔ)知識(shí)的同時(shí),我們還向您展示如何使用基本信號(hào)完整性(Signal Integrity - SI) 分析技術(shù)(例如眼圖、S參數(shù)、時(shí)域反射計(jì)(TDR) 和單脈沖響應(yīng))來解決信號(hào)完整性問題。
2024-12-25 16:51:35
2658 
核心要點(diǎn)受控阻抗布線通過匹配走線阻抗來防止信號(hào)失真,從而保持信號(hào)完整性。高速PCB設(shè)計(jì)中,元件與走線的阻抗匹配至關(guān)重要。PCB材料的選擇(如低損耗層壓板)對(duì)減少信號(hào)衰減起關(guān)鍵作用。受控阻抗布線
2025-04-25 20:16:07
1101 
寬、眼圖與數(shù)據(jù)完整性 介紹眼圖分析的重要性,常見眼圖反映的信號(hào)完整性、數(shù)據(jù)完整性問題;抖動(dòng)的概念及產(chǎn)生的原因;抖動(dòng)的分類和分解方法;抖動(dòng)分析的方法;抖動(dòng)測(cè)試和分析實(shí)例。分析趨膚效應(yīng)下的導(dǎo)線損耗和介質(zhì)
2010-12-16 10:03:11
完整性工具相結(jié)合,在發(fā)現(xiàn)信號(hào)完整性降到要求的閾值以下時(shí),能夠割斷導(dǎo)線,重新布線。 3、建模仿真 合理地進(jìn)行電路建模仿真是最常見的解決辦法。在現(xiàn)代高速電路設(shè)計(jì)中,仿真分析顯示其優(yōu)越性。它給設(shè)計(jì)者準(zhǔn)確
2013-12-05 17:44:44
信號(hào)完整性分析,很不錯(cuò)的教材可以下載看一看。
2016-06-23 18:45:23
就變得重要了,通常將這種情況稱為高頻領(lǐng)域或高速領(lǐng)域。這些術(shù)語意味著在那些互連線對(duì)信號(hào)不再透明的產(chǎn)品或系統(tǒng)中,如果不小心就會(huì)出現(xiàn)一種或多種信號(hào)完整性問題。
從廣義上講,信號(hào)完整性指的是在高速產(chǎn)品中由互連線引起的所有問題。它主要研究互連線與數(shù)字償號(hào)的電壓電流波形相互作用時(shí)其電氣特性參數(shù)如何影響產(chǎn)品的性能。
2023-09-28 08:18:07
很不錯(cuò)的一本信號(hào)完整性教材。其實(shí)EMC、EMI問題最終都是信號(hào)完整性問題。
2011-12-09 22:49:23
信號(hào)完整性分析與設(shè)計(jì)信號(hào)完整性設(shè)計(jì)背景???什什么是信號(hào)完整D??信信號(hào)完整性設(shè)計(jì)內(nèi)è??典典型信號(hào)完整性問題與對(duì)2現(xiàn)在數(shù)字電路發(fā)展的趨ê??速速率越來越???芯芯片集成度越來越高£P(guān)C板板越來越
2009-09-12 10:20:03
的表達(dá)方式具有不同的適應(yīng)能力,因此,需要進(jìn)一步根據(jù)實(shí)際的傳輸環(huán)境來選擇或優(yōu)化可行的傳輸協(xié)議及數(shù)據(jù)內(nèi)容表達(dá)方式?!? 圖1 背板信號(hào)傳輸?shù)南到y(tǒng)示意圖 版圖完整性問題、分析與設(shè)計(jì) 上述背板系統(tǒng)中的硬件支撐
2015-01-07 11:33:53
不可避免的。5、為了發(fā)現(xiàn)、修正和防止信號(hào)完整性問題,必須將物理設(shè)計(jì)轉(zhuǎn)化為等效的電路模型并用這個(gè)模型來仿真出波形,以便在制造產(chǎn)品之前預(yù)測(cè)其性能。6、使用三種級(jí)別的分析來計(jì)算電氣效應(yīng)一經(jīng)驗(yàn)法則、解析近似和數(shù)
2015-12-12 10:30:56
本文主要介紹信號(hào)完整性是什么,信號(hào)完整性包括哪些內(nèi)容,什么時(shí)候需要注意信號(hào)完整性問題?
2021-01-25 06:51:11
課程背景: 近 10 年電子行業(yè)面臨許多新情況:1. 高速寬帶數(shù)字系統(tǒng)中的各種完整性問題日益嚴(yán)重;2. 設(shè)計(jì)師正在用傳輸線/差分對(duì)的觀點(diǎn)設(shè)計(jì)芯片、PCB 及系統(tǒng)互連;3. 已有的USB
2010-05-29 13:29:11
在高速設(shè)計(jì)中,如何解決信號(hào)的完整性問題?差分布線方式是如何實(shí)現(xiàn)的?對(duì)于只有一個(gè)輸出端的時(shí)鐘信號(hào)線,如何實(shí)現(xiàn)差分布線?
2021-10-26 06:59:21
在高速設(shè)計(jì)中,如何解決信號(hào)的完整性問題?
2009-09-06 08:42:10
的阻抗特征計(jì)算和信號(hào)反射的信號(hào)完整性分析,用戶可以在原理圖環(huán)境下運(yùn)行SI仿真功能,對(duì)電路潛在的信號(hào)完整性問題進(jìn)行分析,如阻抗不匹配等因素。 更全面的信號(hào)完整性分析是在布線后PCB版圖上完成的,它不
2015-12-28 22:25:04
之后,可以使用模板測(cè)試、直方圖和自動(dòng)眼圖測(cè)量等分析工具。顯示模板測(cè)試指示違規(guī)區(qū)域的寫周期測(cè)試 在 DRAM DDR3 接口測(cè)試中,一致性測(cè)試可根據(jù) JEDEC 標(biāo)準(zhǔn)進(jìn)行互操作性基準(zhǔn)測(cè)量。調(diào)試信號(hào)完整性問題
2020-02-06 20:19:47
設(shè)計(jì)與分析的數(shù)字系統(tǒng)設(shè)計(jì)方法將會(huì)得到很廣泛、很全面的應(yīng)用?! 】傊?,信號(hào)完整性問題是目前高速數(shù)字系統(tǒng)設(shè)計(jì)領(lǐng)域面臨的研究課題。在設(shè)計(jì)方法、設(shè)計(jì)工具,乃至設(shè)計(jì)隊(duì)伍的構(gòu)成和協(xié)作上,以及設(shè)計(jì)人員的思路,都需要不斷地改進(jìn),確保系統(tǒng)正常工作是所有工程技術(shù)人員所要達(dá)到的最終目的?! ?
2018-11-27 15:22:34
來說,分析其連接器、PCB板材和傳輸線的時(shí)域響應(yīng)和信號(hào)完整性至關(guān)重要。在信號(hào)完整性分析中,示波器的眼圖功能已經(jīng)被廣泛應(yīng)用,通過對(duì)被測(cè)件眼圖的描繪可以得出許多重要的信息,為了使用矢網(wǎng)得到眼圖,首先測(cè)量被
2018-01-29 15:48:00
`編輯推薦《國(guó)外電子與通信教材系列:信號(hào)完整性與電源完整性分析(第二版)》強(qiáng)調(diào)直覺理解、實(shí)用工具和工程素養(yǎng)。作者以實(shí)踐專家的視角指出造成信號(hào)完整性問題的根源,并特別給出了設(shè)計(jì)階段前期的問題解決
2017-09-19 18:21:05
`編輯推薦本書全面論述了信號(hào)完整性與電源完整性問題。主要講述信號(hào)完整性分析及物理設(shè)計(jì)概論,6類信號(hào)完整性問題的實(shí)質(zhì)含義,物理互連設(shè)計(jì)對(duì)信號(hào)完整性的影響,電容、電感、電阻和電導(dǎo)的特性分析,求解信號(hào)
2017-08-08 18:03:31
接口的產(chǎn)品越來越多,而繪制符合要求的PCB板在USB設(shè)備應(yīng)用中起重要作用。但在實(shí)際生產(chǎn)設(shè)計(jì)中,由于USB的傳輸速率較高,而系統(tǒng)中電路板上元器件的分布、高速傳輸布局布線等各類參數(shù),引起高速信號(hào)的完整性缺陷
2019-07-12 06:00:00
何為信號(hào)完整性:信號(hào)完整性(Signal Integrity,簡(jiǎn)稱SI)是指在信號(hào)線上的信號(hào)質(zhì)量。差的信號(hào)完整性不是由某一單一因素導(dǎo)致的,而是板級(jí)設(shè)計(jì)中多種因素共同引起的。當(dāng)電路中信號(hào)能以要求的時(shí)序
2021-12-30 08:15:58
哪里可以做信號(hào)完整性測(cè)試,信號(hào)質(zhì)量測(cè)試,USB2.0測(cè)試,3.0測(cè)試,眼圖測(cè)試等等
2019-11-08 13:28:01
或獲取高速數(shù)字信號(hào)傳輸系統(tǒng)各個(gè)環(huán)節(jié)的信號(hào)完整性模型。 ?。?)在設(shè)計(jì)原理圖過程中,利用信號(hào)完整性模型對(duì)關(guān)鍵網(wǎng)絡(luò)進(jìn)行信號(hào)完整性預(yù)分析,依據(jù)分析結(jié)果來選擇合適的元器件參數(shù)和電路拓?fù)浣Y(jié)構(gòu)等?! 。?)在
2018-09-03 11:18:54
,可以發(fā)現(xiàn)信號(hào)完整性問題,根據(jù)仿真結(jié)果在信號(hào)完整性相關(guān)問題上做出優(yōu)化的設(shè)計(jì),從而達(dá)到提高設(shè)計(jì)質(zhì)量,縮短設(shè)計(jì)周期的目的。1 應(yīng)用設(shè)計(jì)實(shí)例本文設(shè)計(jì)的控制單元在整個(gè)系統(tǒng)中的功能是將地面接收裝置接收到的編碼信號(hào)
2015-01-07 11:30:40
業(yè)界中的一個(gè)熱門課題?;?b class="flag-6" style="color: red">信號(hào)完整性計(jì)算機(jī)分析的高速數(shù)字PCB板設(shè)計(jì)方法能有效地實(shí)現(xiàn)PCB設(shè)計(jì)的信號(hào)完整性。 1. 信號(hào)完整性問題概述 信號(hào)完整性(SI)是指信號(hào)在電路中以正確的時(shí)序和電壓作出響應(yīng)
2018-08-29 16:28:48
業(yè)界中的一個(gè)熱門課題?;?b class="flag-6" style="color: red">信號(hào)完整性計(jì)算機(jī)分析的高速數(shù)字PCB板設(shè)計(jì)方法能有效地實(shí)現(xiàn)PCB設(shè)計(jì)的信號(hào)完整性。 1. 信號(hào)完整性問題概述 信號(hào)完整性(SI)是指信號(hào)在電路中以正確的時(shí)序和電壓作出響應(yīng)
2008-06-14 09:14:27
分析 設(shè)置信號(hào)完整性分析規(guī)則 在PCB編輯主界面中執(zhí)行菜單命令【Design】/【Rules. . . 】,會(huì)出現(xiàn)設(shè)計(jì)規(guī)則對(duì)話框,單擊其中的【Signal Integrity】標(biāo)簽,可切換到信號(hào)
2018-08-27 16:13:55
時(shí)序分析-- 信號(hào)完整性問題(SI)
2014-05-16 10:44:11
電子論壇觀點(diǎn):解決信號(hào)完整性問題可能會(huì)花費(fèi)很多時(shí)間,尤其是當(dāng)工程師沒有工具來解決棘手的問題時(shí),所以要解決信號(hào)完整性問題最好有多個(gè)系統(tǒng)性能分析工具。如果在信號(hào)路徑中有一個(gè)A/D轉(zhuǎn)換器,那么當(dāng)評(píng)估電路
2011-08-18 09:37:27
接口的產(chǎn)品越來越多,而繪制符合要求的PCB板在USB設(shè)備應(yīng)用中起重要作用。但在實(shí)際生產(chǎn)設(shè)計(jì)中,由于USB的傳輸速率較高,而系統(tǒng)中電路板上元器件的分布、高速傳輸布局布線等各類參數(shù),引起高速信號(hào)的完整性缺陷
2019-06-12 09:51:47
如何快速解決高速系統(tǒng)的信號(hào)完整性問題?
2021-04-27 06:03:49
在高速PCB設(shè)計(jì)中,信號(hào)完整性問題對(duì)于電路設(shè)計(jì)的可靠性影響越來越明顯,為了解決信號(hào)完整性問題,設(shè)計(jì)工程師將更多的時(shí)間和精力投入到電路板設(shè)計(jì)的約束條件定義階段。通過在設(shè)計(jì)早期使用面向設(shè)計(jì)的信號(hào)分析
2018-09-10 16:37:21
個(gè)趨勢(shì)是用IBIS的V-I、V-T曲線描述Buffer特性,用SPICE模型描述封裝參數(shù)。 >>布線拓樸對(duì)信號(hào)完整性的影響 當(dāng)信號(hào)在高速PCB板上沿傳輸線傳輸時(shí)可能會(huì)産生信號(hào)完整性問題
2012-10-17 15:59:48
高速pcb的信號(hào)完整性問題主要有哪些?應(yīng)如何消除?
2023-04-11 15:06:07
本文分析了高速電路設(shè)計(jì)中的信號(hào)完整性問題,提出了改善信號(hào)完整性的一些措施,并結(jié)合一個(gè)VGA視頻分配器系統(tǒng)的設(shè)計(jì)過程,具體分析了改善信號(hào)完整性的方法。
2021-06-03 06:22:05
本文分析了高速電路設(shè)計(jì)中的信號(hào)完整性問題,提出了改善信號(hào)完整性的一些措施,并結(jié)合一個(gè)VGA視頻分配器系統(tǒng)的設(shè)計(jì)過程,具體分析了改善信號(hào)完整性的方法。
2021-06-04 06:16:07
在高速電路設(shè)計(jì)中信號(hào)完整性分析由于系統(tǒng)時(shí)鐘頻率和上升時(shí)間的增長(zhǎng),信號(hào)完整性設(shè)計(jì)變得越來越重要。不幸的是,絕大多數(shù)數(shù)字電路設(shè)計(jì)者并沒意識(shí)到信號(hào)完整性問題的重要性,或者是直到設(shè)計(jì)的最后階段才初步認(rèn)識(shí)到
2009-10-14 09:32:02
深入研究高速數(shù)字電路設(shè)計(jì)中的信號(hào)完整性問題;分析電路中破壞信號(hào)完整性的原因;結(jié)合一個(gè)實(shí)際的DSP 數(shù)據(jù)采集系統(tǒng), 闡述實(shí)現(xiàn)信號(hào)完整性的具體方法。
2009-04-15 09:08:03
16 深入研究高速數(shù)字電路設(shè)計(jì)中的信號(hào)完整性問題;分析電路中破壞信號(hào)完整性的原因;結(jié)合一個(gè)實(shí)際的DSP 數(shù)據(jù)采集系統(tǒng), 闡述實(shí)現(xiàn)信號(hào)完整性的具體方法。
2009-05-18 13:24:58
17 高速并行總線信號(hào)完整性測(cè)試技術(shù):隨著信號(hào)速度的顯著提高,信號(hào)完整性問題已經(jīng)成為高速數(shù)字設(shè)計(jì)中的關(guān)鍵。本文介紹了一種新的信號(hào)完整性分析技術(shù),通過集成邏輯分析儀和
2009-10-17 17:11:55
0 信號(hào)完整性原理分析
什么是“信號(hào)完整性”?在傳統(tǒng)的定義中“完整性(integrity)”指完整和末受損的意思。因此,具有良好完整性的數(shù)字信號(hào)應(yīng)是干凈,
2009-11-04 12:07:06
212 在高速設(shè)計(jì)中,如何解決信號(hào)的完整性問題?
信號(hào)完整性基本上是阻抗匹配的問題。而影響阻抗匹配的因素有信號(hào)源的架構(gòu)和輸出阻
2010-01-02 11:15:06
1323 
信號(hào)完整性分析基礎(chǔ)系列之關(guān)于眼圖測(cè)量(上)
眼圖的歷史可以追溯到大約47年前。在力科于2002年發(fā)明基于連續(xù)比特位的方法來測(cè)量眼圖之前,1962年-2002的40年間
2010-03-17 11:47:24
2797 
文章介紹了數(shù)字電路設(shè)計(jì)中的信號(hào)完整性問題, 探討了振鈴、邊沿畸變、反射、地彈、串?dāng)_和抖動(dòng)等各種信號(hào)完整性問題的成因和抑制措施。針對(duì)常見的反射和串?dāng)_給出了較為詳細(xì)的分
2011-09-07 16:14:58
104 采用全波分析工具研究高頻時(shí)多層PCB(Printed Circuit Board)板中電源平面與地平面之間的諧振模式及其對(duì)信號(hào)完整性的影響。同時(shí)分析了不同過孔方式,去耦電容的大小和位置對(duì)信號(hào)完整性
2011-09-21 14:23:34
0 介紹引起信號(hào)完整性問題的主要因素, 利用。進(jìn)行信號(hào)仿真的步驟, 給出了的信號(hào)仿真的時(shí)比結(jié)果, 并以該信號(hào)作為分析對(duì)象, 詳細(xì)分析了為判斷信號(hào)質(zhì)童的優(yōu)劣, 對(duì)仿真波形進(jìn)行定量分析
2011-11-30 11:09:46
0 為了使設(shè)計(jì)人員對(duì)信號(hào)完整性與電源完整性有個(gè)全面的了解,文中對(duì)信號(hào)完整性與電源完整性的問題進(jìn)行了仿真分析與設(shè)計(jì),也從系統(tǒng)的角度對(duì)其進(jìn)行了探討。
2011-11-30 11:12:24
0 本專題詳細(xì)介紹了信號(hào)完整性各部分知識(shí),包括信號(hào)完整性的基礎(chǔ)概述,信號(hào)完整性設(shè)計(jì)分析及仿真知識(shí),還有具體應(yīng)用中的一些小經(jīng)驗(yàn)分享等等,充分翔實(shí)的向大家描述了信號(hào)完整性。
2011-11-30 11:44:35

本書全面論述了信號(hào)完整性問題。主要講述了信號(hào)完整性和物理設(shè)計(jì)概論,帶寬、電感和特性阻抗的實(shí)質(zhì)含義,電阻、電容、電感和阻抗的相關(guān)分析,解決信號(hào)完整性問題的四個(gè)實(shí)用技術(shù)手段,物理互連設(shè)計(jì)對(duì)信號(hào)完整性
2015-11-10 17:36:24
0 繪制電路圖過程的信號(hào)完整性問題,好東西,喜歡的朋友可以下載來學(xué)習(xí)。
2016-01-18 17:03:29
0 電地完整性、信號(hào)完整性分析導(dǎo)論,有需要的下來看看
2016-02-22 16:18:01
71 10129@52RD_信號(hào)完整性與電源完整性的仿真分析與設(shè)計(jì)
2016-12-14 21:27:39
0 數(shù)字信號(hào)傳輸系統(tǒng)各個(gè)環(huán)節(jié)的信號(hào)完整性模型。 (2)在設(shè)計(jì)原理圖過程中,利用信號(hào)完整性模型對(duì)關(guān)鍵網(wǎng)絡(luò)進(jìn)行信號(hào)完整性預(yù)分析,依據(jù)分析結(jié)果來選擇合適的元器件參數(shù)和電路拓?fù)浣Y(jié)構(gòu)等。 (3)在原理圖設(shè)計(jì)完成后,結(jié)合PCB的疊層設(shè)計(jì)參數(shù)和原理圖
2017-12-04 10:46:30
0 隨著封裝密度的增加和工作頻率的提高,MCM電路設(shè)計(jì)中的信號(hào)完整性問題已不容忽視。本文以檢測(cè)器電路為例,首先利用APD軟件實(shí)現(xiàn)電路的布局布線設(shè)計(jì),然后結(jié)合信號(hào)完整性分析,對(duì)電路布局布線結(jié)構(gòu)進(jìn)行反復(fù)
2018-02-10 16:43:55
2489 在高速電路設(shè)計(jì)中,定位信號(hào)完整性問題的傳統(tǒng)方法是采用硬件觸發(fā)來隔離事件,和/或利用深度采集存儲(chǔ)技術(shù)捕獲事件,然后再尋找問題。隨著高性能電路系統(tǒng)的速度和復(fù)雜程度的不斷提高,用示波器定位信號(hào)完整性問題的局限性也在逐步凸顯。
2019-01-01 11:26:00
1082 信號(hào)完整性是指信號(hào)在信號(hào)線上的質(zhì)量,即信號(hào)在電路中能以正確的時(shí)序和電壓電平作出響應(yīng)的能力,信號(hào)具有良好的信號(hào)完整性是指在需要的時(shí)候具有所必需達(dá)到的電壓電平數(shù)值。差的信號(hào)完整性不是由某一單一因素導(dǎo)致
2019-06-28 15:24:17
2830 
當(dāng)信號(hào)在高速PCB板上沿傳輸線傳輸時(shí)可能會(huì)産生信號(hào)完整性問題。布線拓?fù)鋵?duì)信號(hào)完整性的影響,主要反映在各個(gè)節(jié)點(diǎn)上信號(hào)到達(dá)時(shí)刻不一致,反射信號(hào)同樣到達(dá)某節(jié)點(diǎn)的時(shí)刻不一致,所以造成信號(hào)質(zhì)量惡化。一般來講,星型拓?fù)浣Y(jié)構(gòu),可以通過控制同樣長(zhǎng)的幾個(gè)分支,使信號(hào)傳輸和反射時(shí)延一致,達(dá)到比較好的信號(hào)質(zhì)量。
2019-06-18 15:09:36
1144 信號(hào)完整性(S i gnal Integri ty,SI)是指信號(hào)在信號(hào)線上傳輸?shù)馁|(zhì)量。對(duì)于數(shù)字電路,就是要信號(hào)在電路中能以正確的時(shí)序和電壓做出響應(yīng)。如果電路中信號(hào)能夠以要求的時(shí)序、持續(xù)時(shí)間和電壓
2019-05-27 13:58:16
2399 
借助功能強(qiáng)大的Cadence公司SPEECTRAQuest仿真軟件,利用IBIS模型,對(duì)高速信號(hào)進(jìn)行信號(hào)完整性仿真分析是一種高效可行的分析方法,可以發(fā)現(xiàn)信號(hào)完整性問題,根據(jù)仿真結(jié)果在信號(hào)完整性相關(guān)問題上做出優(yōu)化的設(shè)計(jì),從而達(dá)到提高設(shè)計(jì)質(zhì)量,縮短設(shè)計(jì)周期的目的。
2019-05-20 15:25:37
1542 
當(dāng)前要?jiǎng)?chuàng)建高難度的電子產(chǎn)品,需要采取戰(zhàn)略性的方法來解決信號(hào)和電源完整性問題。在 Layout 開始之前提前研究敏感信號(hào)中存在的信號(hào)完整性問題,有助于實(shí)施布線策略、端接方法和疊層選擇,并最終減少測(cè)試工作量、降低電路板設(shè)計(jì)遍數(shù)、并縮短設(shè)計(jì)時(shí)間。
2019-05-20 06:20:00
3466 
已全部加載完成
評(píng)論