91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

電子發(fā)燒友App

硬聲App

掃碼添加小助手

加入工程師交流群

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

電子發(fā)燒友網(wǎng)>可編程邏輯>基于Cyclone II FPGA開發(fā)平臺(tái)實(shí)現(xiàn)語(yǔ)音識(shí)別算法程序的設(shè)計(jì)

基于Cyclone II FPGA開發(fā)平臺(tái)實(shí)現(xiàn)語(yǔ)音識(shí)別算法程序的設(shè)計(jì)

收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴

評(píng)論

查看更多

相關(guān)推薦
熱點(diǎn)推薦

怎樣為自己的設(shè)計(jì)選擇Altera Cyclone V FPGA

Altera的Cyclone V FPGA目前是業(yè)界系統(tǒng)總成本和功耗最低的FPGA,那我們?cè)撛鯓訛樽约旱脑O(shè)計(jì)選擇Altera Cyclone V FPGA?參考本文...
2013-02-26 10:34:362680

采用FPGA語(yǔ)音識(shí)別系統(tǒng)電路設(shè)計(jì)

語(yǔ)音識(shí)別研究大部分集中在算法設(shè)計(jì)和改進(jìn)等方面,而隨著半導(dǎo)體技術(shù)的高速發(fā)展,集成電路規(guī)模的不斷增大與各種研發(fā)技術(shù)水平的不斷提高,新的硬件平臺(tái)的推出,語(yǔ)音識(shí)別實(shí)現(xiàn)平臺(tái)有了更多的選擇。
2014-12-15 14:31:414243

基于FPGA的AIX語(yǔ)音識(shí)別解決方案

平臺(tái),充分利用了FPGA能提供的外存訪問(wèn)帶寬和DSP資源。在自動(dòng)語(yǔ)言識(shí)別(ASR)中,在性能和功耗上超過(guò)了分別超過(guò)了最領(lǐng)先的CPU 10.2倍和流行的GPU20.1倍。 1. 硬件平臺(tái)算法介紹
2020-11-14 12:09:475265

基于FPGA cylone II芯片實(shí)現(xiàn)智能脈沖電源的設(shè)計(jì)

只有設(shè)計(jì)出了高頻率的、參數(shù)化的脈沖發(fā)生器,脈沖加工電源的精度、參數(shù)化才可以實(shí)現(xiàn)。該電源系統(tǒng)中采用的是性價(jià)比較好的Altera公司的Cyclone II序列的FPGA芯片EP2C8Q208C7。其邏輯資源足夠實(shí)現(xiàn)系統(tǒng)的功能。
2021-02-23 10:01:453861

利用Altera FPGA/Nios II資源實(shí)現(xiàn)MRI Spine圖像分割算法

本作品的設(shè)計(jì)意圖即在Nios. II處理器的平臺(tái)實(shí)現(xiàn)我們研究提出的一種可行的,魯棒性高的算法,即利用我們實(shí)驗(yàn)室研究的關(guān)于MRI Spine圖像分割算法實(shí)現(xiàn)了脊椎核磁共振矢狀圖(Sagittal
2021-04-15 14:16:165095

基于DSP和FPGA組合的嵌入式圖像處理平臺(tái)的實(shí)時(shí)多目標(biāo)識(shí)別算法

硬件平臺(tái)由DSP處理器+FPGA及其外圍器件組成的高速運(yùn)算電路共同實(shí)現(xiàn)[2],它為軟件編程、各類數(shù)據(jù)流控制及復(fù)雜對(duì)象的識(shí)別算法提供基礎(chǔ)保證。多目標(biāo)識(shí)別算法在物理空間運(yùn)行上分成兩部分:圖像預(yù)處理算法
2021-10-29 08:52:355867

Cyclone II FPGA入門開發(fā)板DK-CYCII-2C20N提供集成功能

Cyclone II FPGA入門開發(fā)板DK-CYCII-2C20N提供集成功能,使用戶能夠開發(fā)和測(cè)試從簡(jiǎn)單電路到各種多媒體項(xiàng)目的設(shè)計(jì),無(wú)需實(shí)現(xiàn)復(fù)雜的應(yīng)用編程接口(API),主機(jī)控制軟件,或SRAM / SDRAM /閃存控制器
2020-06-18 09:33:25

Cyclone II FPGA和Nios II嵌入式處理器的優(yōu)勢(shì)

在其業(yè)內(nèi)領(lǐng)先的低成本Cyclone TM FPGA系列和Nios軟核嵌入式處理器成功的基礎(chǔ)上,Altera現(xiàn)在推出了第二代產(chǎn)品系列。Cyclone II器件為用戶提供更高的邏輯密度和新增硬件性能,比
2019-07-18 07:43:25

FPGA-PC1500的數(shù)碼創(chuàng)新作品-數(shù)碼音樂(lè)和語(yǔ)音識(shí)別

PC1500的“老兵不死”軀殼罷了! 實(shí)現(xiàn)語(yǔ)音識(shí)別開發(fā)的基本要素: 1. 一個(gè)FPGA開發(fā)板和基本的開發(fā)工具我用的是如Quartusii 13.0軟件。 2. 下載和安裝語(yǔ)音識(shí)別庫(kù),具備深度學(xué)習(xí)
2023-12-01 14:15:29

FPGA和Nios_軟核的語(yǔ)音識(shí)別系統(tǒng)的研究

FPGA和Nios_軟核的語(yǔ)音識(shí)別系統(tǒng)的研究引言語(yǔ)音識(shí)別的過(guò)程是一個(gè)模式匹配的過(guò)程 在這個(gè)過(guò)程中,首先根據(jù)說(shuō)話人的語(yǔ)音特點(diǎn)建立語(yǔ)音模型,對(duì)輸入的語(yǔ)音信號(hào)進(jìn)行分析,并提取所需的語(yǔ)音特征,在此基礎(chǔ)上建立
2012-08-11 11:47:15

語(yǔ)音識(shí)別

做了一個(gè)語(yǔ)音識(shí)別的,很不準(zhǔn)確,誰(shuí)有厲害一點(diǎn)的 算法
2020-03-16 21:25:17

語(yǔ)音信號(hào)識(shí)別

有償求基于TMS320C5509A的語(yǔ)音信號(hào)識(shí)別算法程序
2016-05-03 08:03:52

ALTERA CYCLONE IICYCLONE III加載時(shí)間長(zhǎng)的問(wèn)題

本人在做一個(gè)利用FPGA控制繼電器控制的項(xiàng)目,選擇cyclone II EP2C70F896I8N的FPGA,PCB,程序都一切正常,就使在FPGA啟動(dòng)過(guò)程中出現(xiàn)了問(wèn)題,問(wèn)題一是FPGA
2020-07-06 19:45:55

FFT算法FPGA實(shí)現(xiàn)

的要求和FPGA芯片設(shè)計(jì)的靈活性結(jié)合起來(lái),采用Alter公司的CycloneⅡ系列FPGA芯片EP2C35F672C8,用VHDL語(yǔ)言編程,最后分別使用Quartus Ⅱ和Matlab軟件開發(fā)工具驗(yàn)證實(shí)現(xiàn)
2010-05-28 13:38:38

FTDI FPGA平臺(tái)加速基于FPGA的應(yīng)用與制作

。Morph-IC-II 平臺(tái)整合了 Altera Cyclone - II FPGA與高性能 USB 2.0功能,因而可簡(jiǎn)化高速通訊以及實(shí)現(xiàn)低于100ms的快速 FPGA 編程/再編程。這使
2019-07-03 08:29:05

Firefly智能語(yǔ)音套件通過(guò)CAEDemo程序實(shí)現(xiàn)語(yǔ)音識(shí)別功能

Firefly智能語(yǔ)音套件支持科大訊飛AIUI云服務(wù),通過(guò)CAEDemo程序在智能語(yǔ)音套件上實(shí)現(xiàn)語(yǔ)音識(shí)別、關(guān)鍵詞喚醒、降噪、回聲消除等示范功能。硬件準(zhǔn)備1、智能語(yǔ)音開發(fā)套件2、主板(案例選用
2022-07-22 16:25:36

[CB5654智能語(yǔ)音開發(fā)板測(cè)評(píng)] 語(yǔ)音識(shí)別開發(fā)板的比較

。對(duì)于CB5654開發(fā)板,它的產(chǎn)品似乎并不是提供語(yǔ)音識(shí)別的功能,需要自行更新工具及應(yīng)用程序。此外在軟件的實(shí)驗(yàn)方面,也不是很方便,好像對(duì)軟件的版本匹配要求比較高,不匹配就無(wú)法實(shí)現(xiàn)工具的下載及應(yīng)用程序更新
2022-03-09 08:11:37

labview實(shí)現(xiàn)語(yǔ)音識(shí)別

發(fā)出語(yǔ)音命令后通過(guò)語(yǔ)音識(shí)別軟件識(shí)別,然后調(diào)用labview程序,在labview程序中調(diào)用API函數(shù),實(shí)現(xiàn)對(duì)鼠標(biāo)的控制,現(xiàn)在的問(wèn)題是如何使軟件與labview銜接(必須用到labview平臺(tái))如果有大神可以直接用labview做出語(yǔ)音識(shí)別,希望是效果好的成品,也可以求大神幫助,不勝感激
2012-02-21 17:31:47

【1024平頭哥開發(fā)套件開發(fā)體驗(yàn)】 語(yǔ)音識(shí)別開發(fā)板的比較

。對(duì)于CB5654開發(fā)板,它的產(chǎn)品似乎并不是提供語(yǔ)音識(shí)別的功能,需要自行更新工具及應(yīng)用程序。此外在軟件的實(shí)驗(yàn)方面,也不是很方便,好像對(duì)軟件的版本匹配要求比較高,不匹配就無(wú)法實(shí)現(xiàn)工具的下載及應(yīng)用程序更新
2021-12-13 00:13:33

【Nuvoton ISD9160語(yǔ)音識(shí)別申請(qǐng)】智能家居應(yīng)用:語(yǔ)音識(shí)別

實(shí)現(xiàn)過(guò)藍(lán)牙BLE產(chǎn)品,了解ble協(xié)議棧;4,實(shí)現(xiàn)過(guò)wifi產(chǎn)品,了解wifi協(xié)議棧。拿到開發(fā)套件后:1,拿到該用于識(shí)別系統(tǒng)開發(fā)套件后,先熟悉該開發(fā)套件,搭建開發(fā)環(huán)境。2,實(shí)現(xiàn)開發(fā)套件外圍功能,模塊性
2016-10-24 10:16:32

【TG401_EVB開發(fā)板申請(qǐng)】基于arm的指紋識(shí)別算法實(shí)現(xiàn)

于DSP協(xié)處理器,希望在這個(gè)平臺(tái)上測(cè)試我們的算法。以后開發(fā)基于指紋識(shí)別算法的產(chǎn)品,這個(gè)平臺(tái)可以作為備選。
2016-12-28 09:52:41

什么是Altera系列低成本Cyclone IV FPGA

日前,Altera發(fā)布新系列Cyclone IV FPGA ,延續(xù)其收發(fā)器技術(shù)的領(lǐng)先優(yōu)勢(shì)。當(dāng)前移動(dòng)視頻、語(yǔ)音和數(shù)據(jù)訪問(wèn)以及高質(zhì)量3D圖像對(duì)低成本帶寬需求與日俱增,與此同時(shí),終端產(chǎn)品市場(chǎng),如智能電話等
2019-07-31 06:59:45

使用ADSP-BF592做語(yǔ)音識(shí)別算法的疑問(wèn)

使用ADSP-BF592做語(yǔ)音識(shí)別算法,有兩個(gè)問(wèn)題想咨詢一下:1,是否有小波變換的C代碼? 2,目前調(diào)試的樣板中ADSP-BF592的VCCIN管腳被錯(cuò)接為3.3V電壓(數(shù)據(jù)手冊(cè)中要求該管腳接
2023-11-29 07:50:42

出售Cyclone II fpga開發(fā)板一套,價(jià)格249(一年前購(gòu)入原價(jià)370),價(jià)格可議~

`由于本人即將畢業(yè),將于中興通訊從事IC數(shù)字方向工作,現(xiàn)出售Cyclone II fpga開發(fā)板一套,價(jià)格249(一年前購(gòu)入原價(jià)370),價(jià)格可議,另贈(zèng)送開發(fā)板相關(guān)資料以及FPGA相關(guān)設(shè)計(jì)經(jīng)驗(yàn)(經(jīng)驗(yàn)大多來(lái)自網(wǎng)絡(luò)大牛),有意者聯(lián)系QQ 277463675,非誠(chéng)勿擾~`
2016-09-17 10:34:11

在高清晰LCD HDTV 中使用Cyclone III FPGA

,針對(duì)面積較大的顯示屏來(lái)提高數(shù)據(jù)速率。所以,設(shè)計(jì)人員能夠?yàn)樗蓄愋偷腖CD 顯示屏開發(fā)通用硬件平臺(tái)Cyclone III FPGA 的優(yōu)點(diǎn)Cyclone III FPGA 在數(shù)字電視和顯示屏應(yīng)用上非常
2008-10-16 15:44:08

基于FPGA的膚色識(shí)別算法實(shí)現(xiàn)

`大家好,給大家介紹一下,這是基于FPGA的膚色識(shí)別算法實(shí)現(xiàn)。我們今天這篇文章有兩個(gè)內(nèi)容一是實(shí)現(xiàn)基于FPGA的彩色圖片轉(zhuǎn)灰度實(shí)現(xiàn),然后在這個(gè)基礎(chǔ)上實(shí)現(xiàn)基于FPGA的膚色檢測(cè)算法實(shí)現(xiàn)。將彩色圖像轉(zhuǎn)化
2017-10-28 08:48:57

基于語(yǔ)音識(shí)別做一款能識(shí)別語(yǔ)音的App

最近做了一款語(yǔ)音識(shí)別的App,想著利用手機(jī)控制arduino實(shí)現(xiàn)RGB的調(diào)節(jié),開發(fā)思路:基于訊飛語(yǔ)音識(shí)別做一款能識(shí)別我們語(yǔ)音的App,識(shí)別出文本之后,對(duì)應(yīng)的文字轉(zhuǎn)UTF-8編碼,通過(guò)藍(lán)牙串口通訊發(fā)送到arduino,實(shí)現(xiàn)對(duì)RGB的控制。...
2022-03-01 07:05:08

基于Altera Cyclone IV FPGA 器件的入門級(jí)FPGA學(xué)習(xí)平臺(tái)

一、板級(jí)電路整體架構(gòu)我接下來(lái)一段時(shí)間學(xué)習(xí)的就是“勇敢的芯”FPGA 實(shí)驗(yàn)平臺(tái),它是特權(quán)同學(xué)和至芯科技攜手打造的一款基于Altera Cyclone IV FPGA 器件的入門級(jí) FPGA 學(xué)習(xí)平臺(tái)
2021-11-17 07:46:27

如何利用ARM實(shí)現(xiàn)嵌入式語(yǔ)音識(shí)別模塊的設(shè)計(jì)

以LD3320芯片為核心的硬件單元實(shí)現(xiàn)語(yǔ)音識(shí)別功能,采用嵌入式操作系統(tǒng)μC/OS-II來(lái)實(shí)現(xiàn)統(tǒng)一的任務(wù)調(diào)度和外圍設(shè)備管理。經(jīng)過(guò)大量的實(shí)驗(yàn)數(shù)據(jù)驗(yàn)證,本文設(shè)計(jì)的語(yǔ)音識(shí)別模塊具有高實(shí)時(shí)性、高識(shí)別率、高穩(wěn)定性的...
2021-11-09 06:18:35

如何利用MCU實(shí)現(xiàn)語(yǔ)音識(shí)別

人們對(duì)于微控制器(MCU)因過(guò)小而無(wú)法識(shí)別語(yǔ)音常常有誤解,如何利用MCU實(shí)現(xiàn)語(yǔ)音識(shí)別呢?
2021-04-02 07:20:41

指紋識(shí)別算法的研究及基于FPGA的硬件實(shí)現(xiàn)

本帖最后由 eehome 于 2013-1-5 10:04 編輯 指紋識(shí)別算法的研究及基于FPGA的硬件實(shí)現(xiàn)
2012-05-23 20:14:46

求助:小波算法FPGA硬件如何實(shí)現(xiàn)

本帖最后由 upup11 于 2012-11-21 20:45 編輯 我想請(qǐng)教一個(gè)問(wèn)題:如何用FPGA硬件實(shí)現(xiàn)小波變換。 問(wèn)題的由來(lái):我在做一個(gè)不影響語(yǔ)音通信的前提下,電話線感應(yīng)信號(hào)特征提取
2012-11-20 21:35:16

求解有沒(méi)有小伙伴愿意一起做Nios II開發(fā)項(xiàng)目

點(diǎn)最相似的點(diǎn)作為匹配結(jié)果。使用硬件設(shè)備: Cyclone IV 開發(fā)板, Nios II核(開發(fā)板已有)算法語(yǔ)言: C語(yǔ)言和C++語(yǔ)言算法: 選擇在局部算法中被證實(shí)有明顯優(yōu)勢(shì)的Census作為單點(diǎn)匹配
2016-03-16 16:47:04

FPGA實(shí)現(xiàn)優(yōu)化的指紋識(shí)別預(yù)處理算法

FPGA實(shí)現(xiàn)優(yōu)化的指紋識(shí)別預(yù)處理算法在選取較優(yōu)化的指紋識(shí)別預(yù)處理算法的基礎(chǔ)上,根據(jù)算法的結(jié)構(gòu)選取具有并行處理、低功耗、速度快等特點(diǎn)的FPGA作為實(shí)現(xiàn)算法的基本器件。由于用FPGA實(shí)現(xiàn)復(fù)雜算法較傳統(tǒng)
2009-09-19 09:38:11

用quartus II 13.0 開發(fā)cyclone V 編譯后沒(méi)有生成SOF文件

跪求論壇里的各位大神,我用quartus II13.0 開發(fā)cyclone V 寫了個(gè)很簡(jiǎn)單的程序,就是按鍵點(diǎn)亮LED 的小程序,編譯也成功了,管腳分配沒(méi)有問(wèn)題,就是生成不了SOF文件。相同的操作
2017-11-07 20:08:38

離線語(yǔ)音識(shí)別及控制是怎樣的技術(shù)?

、什么是離線語(yǔ)音識(shí)別  離線語(yǔ)音識(shí)別是指在設(shè)備本地進(jìn)行語(yǔ)音信號(hào)的識(shí)別和轉(zhuǎn)換,而無(wú)需依賴互聯(lián)網(wǎng)連接或云端服務(wù)。具體來(lái)說(shuō),離線語(yǔ)音識(shí)別是借助本地的語(yǔ)音識(shí)別引擎和算法,在設(shè)備上對(duì)用戶的語(yǔ)音輸入進(jìn)行處理和解析,將語(yǔ)音
2023-11-24 17:41:39

自制基于ESP32的語(yǔ)音識(shí)別模塊

串口調(diào)試助手測(cè)試語(yǔ)音識(shí)別效果這款語(yǔ)音識(shí)別模塊通過(guò)ESP32連接百度云語(yǔ)音識(shí)別平臺(tái)來(lái)實(shí)現(xiàn)非特定指令的語(yǔ)音識(shí)別功能,他可以把您說(shuō)的話轉(zhuǎn)換成文字通過(guò)UART接口返回??梢允褂肬SB-TTL連接電腦調(diào)試助手
2021-08-24 15:03:47

采用TI OMAP平臺(tái)的個(gè)人手持設(shè)備開發(fā)語(yǔ)音應(yīng)用

功能與RISC 處理器的通用系統(tǒng)性能融合在了一起。設(shè)計(jì)了開放式軟件架構(gòu),以鼓勵(lì)開發(fā)語(yǔ)音引擎、語(yǔ)音應(yīng)用和多媒體等補(bǔ)充應(yīng)用。包括語(yǔ)音識(shí)別器和原型應(yīng)用等開發(fā)支持,可幫助開發(fā)商快速建立其自己的產(chǎn)品并縮短產(chǎn)品上市時(shí)間。OMAP 平臺(tái)可確保開發(fā)商能夠通過(guò)輕松、靈活添加語(yǔ)音應(yīng)用牢牢把握個(gè)人手持設(shè)備的增長(zhǎng)機(jī)遇。
2019-07-29 07:44:51

采用多種工業(yè)以太網(wǎng)標(biāo)準(zhǔn)的單個(gè)FPGA平臺(tái)設(shè)計(jì)

專用協(xié)議MAC的形式實(shí)現(xiàn)實(shí)時(shí)功能。而協(xié)議的其他功能由運(yùn)行在嵌入式處理器中的軟件堆棧來(lái)完成,這些處理器可以是在Cyclone III FPGA實(shí)現(xiàn)的Nios II軟核處理器。
2019-07-29 07:40:50

FPGA Cyclone II_EP2C5 EP2C8的頻

FPGA Cyclone II_EP2C5 EP2C8的頻率計(jì) 基FPGA_Cyclone_II_EP2C5/EP2C8的頻率計(jì) 功能描述:按4*4鍵盤上的1,2,3...號(hào)按鍵可依次測(cè)出 25000000Hz ,12500000Hz ....的分
2008-11-30 12:17:0187

Altera FPGA/SOPC創(chuàng)新實(shí)驗(yàn)平臺(tái)開發(fā)應(yīng)用

Altera Cyclone全系列專業(yè)級(jí)列開發(fā)實(shí)驗(yàn)平臺(tái)產(chǎn)品線縱覽:FPGA設(shè)計(jì)層次􀂄平臺(tái)設(shè)計(jì)􀂄VHDL/Verilog HDL􀂄NiosII 嵌入式開發(fā)設(shè)計(jì)方法􀂄HAL (Hardware Abstract Layer)
2008-12-27 16:14:0420

基于FPGA 的指紋識(shí)別算法硬件實(shí)現(xiàn)

提出用FPGA 來(lái)實(shí)現(xiàn)指紋識(shí)別算法, 代替了PC 機(jī)、通用MCU 或者DSP。算法由硬件來(lái)實(shí)現(xiàn), 提高了運(yùn)算速度。同時(shí)具體說(shuō)明了指紋識(shí)別系統(tǒng)的基本原理、系統(tǒng)總體結(jié)構(gòu)、FPGA 模塊劃分, 以及指
2009-07-22 15:17:270

EP4CE10F17C8N,Cyclone IV FPGA設(shè)備,INTEL/ALTERA

EP4CE10F17C8N,Cyclone IV FPGA設(shè)備,INTEL/ALTERAEP4CE10F17C8N,Cyclone IV FPGA設(shè)備,INTEL
2023-02-20 17:00:57

EP4CE10F17I7N,Cyclone IV FPGA設(shè)備,INTEL/ALTERA

EP4CE10F17I7N,Cyclone IV FPGA設(shè)備,INTEL/ALTERAEP4CE10F17I7N,Cyclone IV FPGA設(shè)備,INTEL
2023-02-20 17:03:19

EP4CE6F17C8N ,Cyclone IV FPGA設(shè)備,INTEL/ALTERA

EP4CE6F17C8N ,Cyclone IV FPGA設(shè)備,INTEL/ALTERAEP4CE6F17C8N ,Cyclone IV FPGA設(shè)備,INTEL
2023-02-20 17:05:47

基于FPGA的網(wǎng)絡(luò)應(yīng)用硬件開發(fā)平臺(tái)實(shí)現(xiàn)

本文介紹了基于FPGA和MPC860架構(gòu)的網(wǎng)絡(luò)應(yīng)用硬件開發(fā)平臺(tái)的設(shè)計(jì)原理及具體實(shí)現(xiàn),討論了其優(yōu)于網(wǎng)絡(luò)處理器的性能特點(diǎn),給出了利用該平臺(tái)進(jìn)行網(wǎng)絡(luò)應(yīng)用開發(fā)的實(shí)例,并介紹了其在網(wǎng)
2010-03-02 16:28:2413

基于NIOS II平臺(tái)直方圖均衡算法

NIOS II軟核處理器是Altera公司推出的一款靈活高效的嵌入式處理器。該處理器的應(yīng)用常見(jiàn)于控制和通信領(lǐng)域。本文描述了在NIOS II系統(tǒng)上實(shí)現(xiàn)平臺(tái)直方圖均衡算法(Plateau Equalization ,PE)
2010-08-06 15:48:4024

基于FPGA語(yǔ)音識(shí)別前端算法研究實(shí)現(xiàn)

通過(guò)分布式語(yǔ)音識(shí)別DSR的研究,提出了基于FPGA平臺(tái)的前端處理系統(tǒng)結(jié)構(gòu)。對(duì)其中兩個(gè)除法器分別采用了LUT查找表和常數(shù)除法器的結(jié)構(gòu)。用VerilogHDL語(yǔ)言進(jìn)行建模仿真,并與Matlab的建模結(jié)
2010-09-15 11:43:4436

Altera Cyclone II FPGA幫助Newtec

Altera Cyclone II FPGA幫助Newtec實(shí)現(xiàn)了靈活的高性能雙向衛(wèi)星寬帶終端在當(dāng)今高速視頻下載和數(shù)據(jù)傳輸環(huán)境中,互聯(lián)網(wǎng)已經(jīng)成為世界上很多家庭的日常工具。該技術(shù)雖然發(fā)展很快,但
2008-09-16 09:58:30942

FPGA實(shí)現(xiàn)FFT算法

FPGA實(shí)現(xiàn)FFT算法 引言  DFT(Discrete Fourier Transformation)是數(shù)字信號(hào)分析與處理如圖形、語(yǔ)音及圖像等領(lǐng)域的重
2008-10-30 13:39:201843

基于FPGA的ISD語(yǔ)音芯片的設(shè)計(jì)開發(fā)

【摘 要】 簡(jiǎn)述了ISD語(yǔ)音芯片,重點(diǎn)介紹了基于現(xiàn)場(chǎng)可編程門陣列(FPGA開發(fā)設(shè)計(jì)ISD語(yǔ)音芯片的實(shí)現(xiàn)方法。    關(guān)鍵詞:FPGA,
2009-05-11 19:57:221546

Altera新Cyclone IV FPGA拓展了Cyclo

Altera新Cyclone IV FPGA拓展了Cyclone FPGA系列 Altera拓展其成功的Cyclone FPGA系列并延續(xù)其收發(fā)器技術(shù)領(lǐng)先優(yōu)勢(shì),于今天發(fā)布Cyclone IV FPGA新系列。在移動(dòng)視頻
2009-11-04 08:46:381607

孤立詞語(yǔ)音識(shí)別系統(tǒng)的DSP實(shí)現(xiàn)

孤立詞語(yǔ)音識(shí)別系統(tǒng)的DSP實(shí)現(xiàn) 0 引 言    在孤立詞語(yǔ)音識(shí)別中,最為簡(jiǎn)單有效的方法是采用動(dòng)態(tài)時(shí)間規(guī)整(Dynamic Time Warping,DTW)算法,該算法解決了發(fā)音長(zhǎng)
2009-11-10 09:25:371380

低功耗Cyclone IV FPGA

低功耗Cyclone IV FPGA Altera公司宣布,開始批量發(fā)售Cyclone IV FPGA。公司還宣布開始提供基于Cyclone IV GX的收發(fā)器入門開發(fā)套件。Altera的Cyclone IV FPGA設(shè)計(jì)用于無(wú)線、固網(wǎng)、廣播
2010-03-31 10:42:421717

基于Arria II GX FPGA開發(fā)方案

介紹了Arria II GX FPGA亮點(diǎn),高速收發(fā)器特性,Arria II GX FPGA架構(gòu)以及Arria II GX FPGA 開發(fā)套件主要特性,開發(fā)板方框圖,詳細(xì)的開發(fā)
2010-07-27 17:03:443465

Altera Cyclone IV GX系列FPGA開發(fā)方案

Altera 公司的Cyclone IV 系列 FPGA 包括兩個(gè)系列:Cyclone IV E和Cyclone IV GX,具有低成本、低功耗的FPGA 架構(gòu),6 K 到150 K 的邏輯單元,高達(dá)6.3 Mb 的嵌入式存儲(chǔ)器,小于1.5 W 的總功耗;Cyclone IV GX 器件提供
2012-05-31 09:08:549731

Cyclone V FPGA系列簡(jiǎn)介

Altera的Cyclone V FPGA實(shí)現(xiàn)了業(yè)界最低的系統(tǒng)成本和功耗,其性能水平滿足了您突出大批量應(yīng)用優(yōu)勢(shì)的需求。從三種型號(hào)中進(jìn)行選擇: (1)只提供邏輯的Cyclone V E FPGA (2)具有3.125-Gbps收發(fā)
2012-09-04 14:34:0714805

基于FPGA和IP核的數(shù)碼相框的設(shè)計(jì)和實(shí)現(xiàn)

本系統(tǒng)采用經(jīng)濟(jì)型的Cyclone II FPGA芯片作為核心,基于Nios II軟核處理器,采用軟硬件結(jié)合的方式設(shè)計(jì)數(shù)碼相框并實(shí)現(xiàn)
2013-01-08 11:07:159965

貿(mào)澤供貨適用于Altera Cyclone V SoC FPGA的最新Terasic套件

FPGA。貿(mào)澤電子供應(yīng)的 Terasic SoCKit開發(fā)套件為Altera Cyclone V片上系統(tǒng)(SoC) FPGA提供了一個(gè)強(qiáng)大的硬件設(shè)計(jì)平臺(tái),此SoC FPGA為一款嵌入了片上ARM? Cortex-A9內(nèi)核的高性能、低成本、低功耗FPGA。
2013-11-26 11:11:021386

在TMS320VC5402上實(shí)現(xiàn)語(yǔ)音識(shí)別算法

TMS320VC5402上實(shí)現(xiàn)語(yǔ)音識(shí)別算法
2015-12-30 15:38:069

Altera_Cyclone_II_F672

Altera Cyclone II F672
2016-02-17 15:13:080

FPGA平臺(tái)實(shí)現(xiàn)最小開關(guān)損耗的SVPWM算法

FPGA平臺(tái)實(shí)現(xiàn)最小開關(guān)損耗的SVPWM算法
2016-04-13 16:12:1110

LABVIEW語(yǔ)音識(shí)別程序

LABVIEW語(yǔ)音識(shí)別程序。
2016-05-17 17:47:59117

基于Quartus_II_的FPGACPLD開發(fā)

基于Quartus_II_的FPGACPLD開發(fā)。
2016-05-20 11:16:3551

FPGA語(yǔ)音通信平臺(tái)設(shè)計(jì)實(shí)例

Xilinx FPGA工程例子源碼:FPGA語(yǔ)音通信平臺(tái)設(shè)計(jì)實(shí)例
2016-06-07 14:13:4313

FPGA實(shí)現(xiàn)CRC算法程序

Xilinx FPGA工程例子源碼:在FPGA實(shí)現(xiàn)CRC算法程序
2016-06-07 15:07:4528

FPGA平臺(tái)實(shí)現(xiàn)基于遺傳算法的圖像識(shí)別的研究

FPGA平臺(tái)實(shí)現(xiàn)基于遺傳算法的圖像識(shí)別的研究
2016-08-29 15:02:0311

云知聲語(yǔ)音識(shí)別開發(fā)平臺(tái)

云知聲開發(fā)平臺(tái):云知聲平臺(tái)使用指南、云知聲智能語(yǔ)音交互平臺(tái)語(yǔ)音輸入開發(fā)指南
2016-12-12 21:36:1927

Cyclone FPGA系列簡(jiǎn)介

Cyclone FPGA系列簡(jiǎn)介
2016-12-26 22:02:460

Xilinx與IBM通過(guò)SuperVesselOpenPOWER開發(fā)平臺(tái)實(shí)現(xiàn)FPGA加速

將通過(guò)SuperVesselOpenPOWER開發(fā)平臺(tái)實(shí)現(xiàn) FPGA加速。內(nèi)置在 SuperVessel 中的賽靈思 SDAccel? 開發(fā)環(huán)境,將為包括大數(shù)據(jù)分析和機(jī)器學(xué)習(xí)等性能要求嚴(yán)苛應(yīng)用的開發(fā)
2017-02-08 16:06:08494

開發(fā)板,Cyclone_II_EP2C20_原理圖.part2

開發(fā)板,Cyclone_II_EP2C20_原理圖.part2
2017-03-19 11:45:2315

LCD液晶顯示模塊與基于FPGA語(yǔ)音識(shí)別系統(tǒng)電路設(shè)計(jì)

近年來(lái),語(yǔ)音識(shí)別研究大部分集中在算法設(shè)計(jì)和改進(jìn)等方面,而隨著半導(dǎo)體技術(shù)的高速發(fā)展,集成電路規(guī)模的不斷增大與各種研發(fā)技術(shù)水平的不斷提高,新的硬件平臺(tái)的推出,語(yǔ)音識(shí)別實(shí)現(xiàn)平臺(tái)有了更多的選擇。語(yǔ)音識(shí)別技術(shù)
2017-12-02 09:43:4027

基于Cyclone_EP1C6240C8_FPGA的ADS2807接口程序

Cyclone EP1C6240C8 FPGA的ADS2807接口程序,主要用來(lái)使用FPGA控制ADS2807的采集。 采用FPGA來(lái)模擬ADS2807的時(shí)序來(lái)實(shí)現(xiàn)控制功能。 提供采樣頻率控制、AD通道轉(zhuǎn)換、采樣數(shù)據(jù)緩存等功能。
2018-01-31 16:46:5411

介紹如何用Nios II 軟核處理器來(lái)開發(fā)FPGA嵌入式系統(tǒng)軟件

FPGA在嵌入式設(shè)計(jì)中的應(yīng)用越來(lái)越普遍。了解怎樣采用流行的Nios? II 軟核處理器來(lái)輕松開發(fā)FPGA嵌入式系統(tǒng)軟件。 在這一5分鐘的視頻中,您將: 觀看Cyclone? III
2018-06-22 02:01:005267

Cyclone III FPGA技術(shù)為設(shè)計(jì)人員開發(fā)LCD顯示屏帶來(lái)了更多便利

以充分發(fā)揮Cyclone III FPGA 的靈活性,重新配置圖像處理算法,針對(duì)面積較大的顯示屏來(lái)提高數(shù)據(jù)速率。所以,設(shè)計(jì)人員能夠?yàn)樗蓄愋偷腖CD 顯示屏開發(fā)通用硬件平臺(tái)。
2018-09-14 15:52:281695

GRX IV FPGA開發(fā)板的參考手冊(cè)資料免費(fèi)下載

Cyclone IV GX FPGA開發(fā)板為開發(fā)和原型化低功耗、大容量、功能豐富的設(shè)計(jì)提供了硬件平臺(tái),并演示了Cyclone IV GX器件的片上存儲(chǔ)器、嵌入式乘法器和Nios∈II嵌入式軟處理器。該板提供外圍設(shè)備和存儲(chǔ)器接口,以促進(jìn)Irror IV GX FPGA設(shè)計(jì)的發(fā)展。
2018-11-22 08:00:006

如何使用MATLAB進(jìn)行語(yǔ)音識(shí)別算法研究的論文資料免費(fèi)下載

算法: DTW算法、VQ算法和HMM算法。并且在MATLAB環(huán)境中提取了孤立字語(yǔ)音(十個(gè)數(shù)字0~9的漢語(yǔ)發(fā)音)的LPCC、MFCC特征參數(shù),用它們配合上述3種語(yǔ)音識(shí)別算法實(shí)現(xiàn)了對(duì)這些孤立字語(yǔ)音識(shí)別
2018-12-21 15:03:3145

Cyclone II FPGA的設(shè)備手冊(cè)資料免費(fèi)下載

繼非常成功的第一代Cyclone?設(shè)備系列之后,Altera?Cyclone II FPGA將低成本的FPGA密度范圍擴(kuò)展到68416個(gè)邏輯元件(LES),并提供多達(dá)622個(gè)可用I/O管腳和多達(dá)
2019-03-25 08:00:0015

Cyclone II FPGA入門開發(fā)套件用戶指南資料免費(fèi)下載

本用戶指南說(shuō)明怎樣開始使用 Altera Cyclone II FPGA 入門開發(fā)套件,包括打開套件包裝,安裝所需的軟件,連接開發(fā)板和計(jì)算機(jī),以及運(yùn)行示例軟件等。
2019-03-25 08:00:003

Cyclone II器件系列的簡(jiǎn)介中英文資料合集免費(fèi)下載

在非常成功的第一代Cyclone器件系列之后,Altera的Cyclone II FPGA系列擴(kuò)大低成本的FPGA的密度,最多達(dá)68,416個(gè)邏輯單元(LE),提供622個(gè)可用的輸入/輸出引腳
2019-03-25 08:00:005

鋯石FPGA A4_Nano開發(fā)板視頻:NiOS II硬件框架結(jié)構(gòu)深入剖析2

Nios II系列軟核處理器是Altera的第二代FPGA嵌入式處理器,其性能超過(guò)200DMIPS,在Altera FPGA實(shí)現(xiàn)僅需35美分。Altera的Stratix 、Stratix GX
2019-09-26 07:00:002027

鋯石FPGA A4_Nano開發(fā)板視頻:NiOS II硬件框架結(jié)構(gòu)深入剖析(2)

Nios II系列軟核處理器是Altera的第二代FPGA嵌入式處理器,其性能超過(guò)200DMIPS,在Altera FPGA實(shí)現(xiàn)僅需35美分。Altera的Stratix 、Stratix GX
2019-09-25 07:09:002849

如何使用FPGA實(shí)現(xiàn)語(yǔ)音識(shí)別系統(tǒng)的設(shè)計(jì)資料說(shuō)明

近年來(lái),語(yǔ)音識(shí)別研究大部分集中在算法設(shè)計(jì)和改進(jìn)等方面,而隨著半導(dǎo)體技術(shù)的高速發(fā)展,集成電路規(guī)模的不斷增大與各種研發(fā)技術(shù)水平的不斷提高,新的硬件平臺(tái)的推出,語(yǔ)音識(shí)別實(shí)現(xiàn)平臺(tái)有了更多的選擇。語(yǔ)音識(shí)別技術(shù)在與DSP、FPGA、ASIC等器件為平臺(tái)的嵌入式系統(tǒng)結(jié)合后,逐漸向?qū)嵱没?、小型化方向發(fā)展。
2019-06-10 08:00:006

語(yǔ)音識(shí)別算法有哪些_語(yǔ)音識(shí)別特征提取方法

本文主要闡述了語(yǔ)音識(shí)別算法語(yǔ)音識(shí)別特征提取方法。
2020-04-01 09:24:4932349

基于FPGA解決方案的SOPC技術(shù)實(shí)現(xiàn)二維條碼識(shí)別系統(tǒng)的設(shè)計(jì)

時(shí),通過(guò)在NiosII處理器下編寫C程序運(yùn)行,也可以使用硬件模塊來(lái)加速。本系統(tǒng)綜合兩種實(shí)現(xiàn)思路,采用高性價(jià)比的Cyclone II EP2C35系列FPGA實(shí)現(xiàn),系統(tǒng)總體結(jié)構(gòu)如圖2所示。
2020-07-21 17:14:202770

基于UniSpeech芯片和語(yǔ)音識(shí)別算法實(shí)現(xiàn)嵌入式語(yǔ)音識(shí)別系統(tǒng)的設(shè)計(jì)

介紹語(yǔ)音識(shí)別技術(shù)在嵌入式系統(tǒng)中的應(yīng)用狀況與發(fā)展,以及在嵌入式系統(tǒng)中使用HMM語(yǔ)音識(shí)別算法的優(yōu)點(diǎn),并對(duì)基于HMM語(yǔ)音識(shí)別技術(shù)的系統(tǒng)進(jìn)行介紹。
2020-10-04 16:46:004822

如何使用Cyclone器件中的PLL

Cyclone FPGA 具有鎖相環(huán)(PLL)和全局時(shí)鐘網(wǎng)絡(luò),提供完整的時(shí)鐘管理方案。Cyclone PLL 具有時(shí)鐘倍頻和分頻、相位偏移、可編程 占空比和外部時(shí)鐘輸出,進(jìn)行系統(tǒng)級(jí)的時(shí)鐘管理和偏移
2021-01-15 14:38:0025

使用FPGA平臺(tái)實(shí)現(xiàn)遺傳算法的圖像識(shí)別的研究設(shè)計(jì)說(shuō)明

利用模板匹配方法,采用基于遺傳算法的圖像識(shí)別技術(shù),完成了對(duì)圖像目標(biāo)識(shí)別算法驗(yàn)證。在此基礎(chǔ)上進(jìn)行了基于該算法的圖像識(shí)別系統(tǒng)的FPGA實(shí)現(xiàn),并在相關(guān)驗(yàn)證平臺(tái)進(jìn)行了硬件仿真與時(shí)序分析。實(shí)驗(yàn)結(jié)果表明。所設(shè)計(jì)的圖像識(shí)別電路具有較高的識(shí)別精度和較快的識(shí)別速度。
2021-01-26 15:02:0013

如何使用FPGA實(shí)現(xiàn)優(yōu)化的指紋識(shí)別預(yù)處理算法

在選取較優(yōu)化的指紋識(shí)別預(yù)處理算法的基礎(chǔ)上,根據(jù)算法的結(jié)構(gòu)選取具有并行處理、低功耗、速度快等特點(diǎn)的FPGA作為實(shí)現(xiàn)算法的基本器件。由于用FPGA實(shí)現(xiàn)復(fù)雜算法較傳統(tǒng)器件從思考角度和實(shí)現(xiàn)方向上都有很大區(qū)別,所以本次設(shè)計(jì)從新的方向來(lái)完成傳統(tǒng)的指紋處理的設(shè)計(jì)。實(shí)際結(jié)果表明FPGA基本達(dá)到了設(shè)計(jì)的最初要求。
2021-02-03 15:53:0011

Altera Cyclone III系列FPGA開發(fā)板的庫(kù)文件免費(fèi)下載

本文檔的主要內(nèi)容詳細(xì)介紹的是Altera Cyclone III系列FPGA開發(fā)板的庫(kù)文件免費(fèi)下載。
2021-03-07 08:00:0029

基于性能影響因素分析的語(yǔ)音識(shí)別平臺(tái)體系結(jié)構(gòu)

分析(PIFA)的語(yǔ)音識(shí)別平臺(tái)體系結(jié)構(gòu),并據(jù)此開發(fā)了一個(gè)通用的語(yǔ)音識(shí)別系統(tǒng)評(píng)測(cè)平臺(tái)。該平臺(tái)以評(píng)測(cè)庫(kù)和評(píng)測(cè)項(xiàng)目為核心概念,包含評(píng)測(cè)數(shù)據(jù)生成、數(shù)據(jù)分析、性能評(píng)價(jià)指標(biāo)計(jì)算和性能影響因素分析等主要模塊,能夠面向多種仼務(wù)和
2021-04-22 15:44:0220

基于DTW算法語(yǔ)音識(shí)別系統(tǒng)仿真及DSP實(shí)現(xiàn)

電子發(fā)燒友網(wǎng)站提供《基于DTW算法語(yǔ)音識(shí)別系統(tǒng)仿真及DSP實(shí)現(xiàn).pdf》資料免費(fèi)下載
2023-10-08 11:52:401

基于DTW算法語(yǔ)音識(shí)別電話系統(tǒng)

電子發(fā)燒友網(wǎng)站提供《基于DTW算法語(yǔ)音識(shí)別電話系統(tǒng).pdf》資料免費(fèi)下載
2023-10-08 14:34:000

已全部加載完成