QSFP28100G光纖的數(shù)據(jù)實(shí)時(shí)采集、實(shí)時(shí)緩存與PCIE高速傳輸該板卡采用Xilinx的高性能VirtexUltraScale+系列FPGAXCVU3P作為主處理器,板載2組獨(dú)立
2025-12-23 15:54:35
509 
的Kintex-7系列FPGA JFM7K325T16作為協(xié)處理單元,具有1個(gè)FMC子卡接口,具有4路SFP+萬(wàn)兆光纖接口,具有2路RJ45千兆以太網(wǎng)接口,其中1路掛在
2025-12-19 17:48:31
使用行業(yè)標(biāo)準(zhǔn)的FPGA評(píng)估和開(kāi)發(fā)套件進(jìn)行原型設(shè)計(jì)時(shí),工程師們通常會(huì)利用FMC(FPGA Mezzanine Card)接口來(lái)進(jìn)行I/O擴(kuò)展,以滿(mǎn)足不同的應(yīng)用
2025-12-18 11:25:20
176 解析DS320PR822:PCIe 5.0和CXL 1.1的高性能線(xiàn)性轉(zhuǎn)接驅(qū)動(dòng)器 在高速數(shù)據(jù)傳輸領(lǐng)域,PCIe 5.0、CXL 1.1等接口技術(shù)的發(fā)展對(duì)信號(hào)傳輸?shù)馁|(zhì)量和穩(wěn)定性提出了更高
2025-12-16 14:15:06
199 AMD UltraScale架構(gòu):高性能FPGA與SoC的技術(shù)剖析 在當(dāng)今的電子設(shè)計(jì)領(lǐng)域,高性能FPGA和MPSoC/RFSoC的需求日益增長(zhǎng)。AMD的UltraScale架構(gòu)憑借其創(chuàng)新的技術(shù)和卓越
2025-12-15 14:35:09
244 ? TES818 是一款基于 VU13P FPGA + XC7Z100 SOC 的 8 路 100G 光 纖 通 道 處 理 平 臺(tái) , 該 平 臺(tái) 采 用 一 片 Xilinx
2025-12-04 15:41:02
690T FPGA 的高速接口資源、LVDS 低速接口資源連接至底板,可以在底板擴(kuò)展不同的接口,以便快速搭建起基于國(guó)產(chǎn)化 690T FPGA 的信號(hào)處理與驗(yàn)證平臺(tái)。開(kāi)發(fā)
2025-12-01 15:20:23
運(yùn)動(dòng)控制領(lǐng)域,通常需要外擴(kuò)FPGA實(shí)現(xiàn)高速脈沖收發(fā)、高速探針鎖存、比較輸出等功能,ARM和FPGA之間的接口通常選擇并口(Localbus)或SPI接口。
FET153-S核心板引出了并口接口,但
2025-11-28 14:13:39
“自適應(yīng)計(jì)算”的邊界。 一、Xilinx歷程 成立:成立于1984年,并于1985年發(fā)明了世界上第一片FPGA(現(xiàn)場(chǎng)可編程門(mén)陣列),從此開(kāi)創(chuàng)并引領(lǐng)了一個(gè)全新的行業(yè)。 被收購(gòu):在2022年,Xilinx
2025-11-21 16:45:30
781 
2025年10月,全球知名市場(chǎng)研究與商業(yè)洞察權(quán)威咨詢(xún)機(jī)構(gòu) MarketsandMarkets 發(fā)布?Field-Programmable Gate Array (FPGA) MarketSize
2025-11-20 13:20:29
299 
(Shinshu University)研究團(tuán)隊(duì)的最新設(shè)計(jì)中,一個(gè)專(zhuān)為 Xilinx 7 系列 FPGA 量身打造的 4 位乘法器使用了僅 11 個(gè) LUT + 2 個(gè) CARRY4 塊,關(guān)鍵路徑延遲達(dá)到 2.75 ns。這是一次令人印象深刻的工藝優(yōu)化實(shí)踐。
2025-11-17 09:49:40
3274 
Xilinx FPGA因其高性能和低延遲,常用于串行通信接口設(shè)計(jì)。本文深入分析了Aurora、PCI Express和Serial RapidIO這三種在Xilinx系統(tǒng)設(shè)計(jì)中關(guān)鍵的串行通信協(xié)議。介紹了它們的特性、優(yōu)勢(shì)和應(yīng)用場(chǎng)景,以及如何在不同需求下選擇合適的協(xié)議。
2025-11-14 15:02:11
2357 
面積 500余方 ,已征集 500款 產(chǎn)品進(jìn)行場(chǎng)景化展示,將成為國(guó)內(nèi)規(guī)模最大產(chǎn)品最全線(xiàn)上線(xiàn)下相結(jié)合的智能傳感器選品中心。 智能傳感產(chǎn)業(yè)孵化器由深圳市智能傳感行業(yè)協(xié)會(huì)聯(lián)合光明科發(fā)共同建設(shè),項(xiàng)目定位于 智能傳感器創(chuàng)新孵化與國(guó)際交流中心 ,為企業(yè)提供“
2025-11-13 18:51:52
2247 
。
基于 VC709 FPGA 的 Block Design 工程設(shè)計(jì)如圖 1 所示。 圖中 CPU 模塊中包含了 Xilinx 提供的 Microblaze CPU 軟核以及一些內(nèi)存與復(fù)位模塊, 除時(shí)鐘
2025-11-12 09:52:14
如何將蜂鳥(niǎo)E203移植到Xilinx NEXYS A7 FPGA 開(kāi)發(fā)板上?有參考教程嗎?小白求教
主要是引腳分配,我這邊有移植到Xilinx Artix-7 系列XC7A100T-fgg484的案
2025-11-11 07:44:12
,所以我喜歡折騰,因?yàn)檎垓v迫使我不斷去解決問(wèn)題,在解決問(wèn)題的過(guò)程中會(huì)思考很多細(xì)節(jié),而且印象更加深刻。當(dāng)然這是我個(gè)人的學(xué)習(xí)方法。
如果手上有Xilinx的 FPGA板卡,可以一起學(xué)習(xí)一下怎么將e203
2025-10-31 08:46:40
布以來(lái),得到了眾多開(kāi)發(fā)者的關(guān)注,涉及工業(yè)、通信、車(chē)載等多個(gè)行業(yè)的100+位工程師報(bào)名參與設(shè)計(jì),并分為:硬件組、FPGA組、Linux組。
其中硬件組率先開(kāi)始啟動(dòng)項(xiàng)目,經(jīng)過(guò)和所有報(bào)名硬件組的工程師溝通,最終
2025-10-29 11:37:49
本篇將詳細(xì)介紹如何利用Verilog HDL在FPGA上實(shí)現(xiàn)SRAM的讀寫(xiě)測(cè)試。SRAM是一種非易失性存儲(chǔ)器,具有高速讀取和寫(xiě)入的特點(diǎn)。在FPGA中實(shí)現(xiàn)SRAM讀寫(xiě)測(cè)試,包括設(shè)計(jì)SRAM接口模塊
2025-10-22 17:21:38
4118 
Xilinx的Kintex-7系列FPGA XC7K325T作為協(xié)處理單元,具有1個(gè)FMC子卡接口,具有4路SFP+萬(wàn)兆光纖接口,具有2路RJ45千兆以太網(wǎng)接口,處理節(jié)點(diǎn)之
2025-10-21 16:09:25
Xilinx的Kintex-7系列FPGA XC7K325T作為協(xié)處理單元,具有1個(gè)FMC子卡接口,具有4路SFP+萬(wàn)兆光纖接口,具有2路RJ45千兆以太網(wǎng)接口,處理節(jié)點(diǎn)之
2025-10-21 15:57:10
聚焦酒店隱私安全升級(jí),華為安心酒店創(chuàng)新孵化基地發(fā)布會(huì)在深圳圓滿(mǎn)閉幕。會(huì)上,來(lái)自酒店行業(yè)的企業(yè)代表、行業(yè)組織及科技伙伴齊聚一堂,圍繞酒店住客隱私安全深度探討,共同見(jiàn)證全球首個(gè)安心酒店創(chuàng)新孵化基地
2025-10-21 09:48:27
461 Xilinx 的 Virtex UltraScale+系列 FPGA(XCVU13P)作為主處理器,完成復(fù)雜的數(shù) 據(jù)采集、回放以及數(shù)據(jù)預(yù)處理。采用 1 片
2025-10-16 10:52:42
DE23-Lite開(kāi)發(fā)板提供了一個(gè)UART通信接口(物理接口是下圖的Type C接口),用戶(hù)能夠通過(guò)主機(jī)與Agilex 3 FPGA進(jìn)行串口通信。
2025-10-15 10:57:46
4117 
尊敬的Splashtop用戶(hù):為持續(xù)增強(qiáng)Splashtop遠(yuǎn)程連接服務(wù)的安全性,我們將于2025年10月底停止支持TLS1.0和1.1協(xié)議。TLS1.0與1.1協(xié)議采用過(guò)時(shí)的加密方法,缺乏關(guān)鍵的安全
2025-09-30 10:08:16
583 
、QuickPath互連 (QPI)、UPI、SAS和SATA接口分配參考時(shí)鐘。其SMBus接口和八個(gè)輸出使能引腳可實(shí)現(xiàn)所有八個(gè)輸出的單獨(dú)配置和控制。
2025-09-26 15:14:33
599 
板卡概述 PCIE723 是一款基于國(guó)產(chǎn) 16nm 工藝 FM9VU3P FPGA 的 PCIE 總線(xiàn)架構(gòu)的全國(guó)產(chǎn)化高性能數(shù)據(jù)預(yù)處理平臺(tái),板卡具有 1 個(gè) FMC+ (HPC)接口,1 路
2025-09-24 11:39:45
的Kintex-7系列FPGA JFM7K325T16作為協(xié)處理單元,具有1個(gè)FMC子卡接口,具有4路SFP+萬(wàn)兆光纖接口,具有2路RJ45千兆以太網(wǎng)接口,其中1路掛在
2025-09-16 16:54:30
大家好呀!今天我們來(lái)聊聊一個(gè)非常實(shí)用的話(huà)題——如何在智多晶FPGA上使用MIPI接口。不管是做攝像頭圖像采集還是屏幕顯示控制,MIPI都是非常常見(jiàn)的接口標(biāo)準(zhǔn)。掌握了它,你的視頻項(xiàng)目開(kāi)發(fā)效率將大大提升!
2025-09-11 09:37:25
897 板卡概述 PCIE709-F 是一款基于上海復(fù)旦微電子的 28nm 7 系列 FPGA JFM7VX690T80 的全國(guó)產(chǎn)化 8 通道光纖雙 FMC 接口數(shù)據(jù)預(yù)處理平 臺(tái),該板卡采用復(fù)旦微的高性能
2025-09-02 11:08:03
VPX637 是一款基于 6U VPX 總線(xiàn)架構(gòu)的通用實(shí)時(shí)信號(hào)處理平 臺(tái),該平臺(tái)采用一片 Xilinx 的高性能 Kintex UltraScale 系列 FPGA (XCKU115-2FLVF1924I)作為預(yù)處理單元,外掛 2 個(gè) FMC+擴(kuò)展接 口,來(lái)完成數(shù)據(jù)采集、數(shù)據(jù)回放以及實(shí)時(shí)信號(hào)處理算法。
2025-09-01 14:10:21
621 
板卡概述 VPX637 是一款基于 6U VPX 總線(xiàn)架構(gòu)的通用實(shí)時(shí)信號(hào)處理平 臺(tái),該平臺(tái)采用一片 Xilinx 的高性能 Kintex UltraScale 系列 FPGA
2025-09-01 14:05:53
VPX638是一款基于KU115 FPGA + C6678 DSP的6U VPX雙FMC接口通用信號(hào)處理平臺(tái),該平臺(tái)采用一片Xilinx的Kintex UltraScale系列FPGA
2025-09-01 13:42:54
507 
板卡概述 VPX638是一款基于KU115 FPGA + C6678 DSP的6U VPX雙FMC接口通用信號(hào)處理平臺(tái),該平臺(tái)采用一片Xilinx的Kintex
2025-09-01 13:39:12
本文旨在通過(guò)講解不同模式的原理圖連接方式,進(jìn)而配置用到引腳的含義(手冊(cè)上相關(guān)引腳含義有四、五頁(yè),通過(guò)本文理解基本上能夠記住所有引腳含義以及使用場(chǎng)景),熟悉xilinx 7系列配置流程,以及設(shè)計(jì)原理圖時(shí)需要注意的一些事項(xiàng),比如flash與FPGA的上電時(shí)序。
2025-08-30 14:35:28
9291 
Aurora 是 Xilinx(賽靈思)推出的一種高速串行接口協(xié)議,主要用于 FPGA 之間或 FPGA 與其他高速設(shè)備(如處理器、ADC/DAC、光模塊等)的高帶寬、低延遲數(shù)據(jù)傳輸。它
2025-08-30 14:14:47
2788 TES807 是一款基于千兆或者萬(wàn)兆以太網(wǎng)傳輸?shù)碾p FMC 接口信
號(hào)處理平臺(tái)。該平臺(tái)采用 XILINX 的 Kintex UltraSacle 系列 FPGA:XCKU115-2FLVF1924I
2025-08-29 15:57:37
398 
? 板卡概述TES807 是一款基于千兆或者萬(wàn)兆以太網(wǎng)傳輸?shù)碾p FMC 接口信號(hào)處理平臺(tái)。該平臺(tái)采用 XILINX 的 Kintex UltraSacle 系列 FPGA
2025-08-29 15:49:41
DDR4 SDRAM,用來(lái)實(shí)現(xiàn)超大容量數(shù)據(jù)緩存,FPGA的PS端外掛1組72位的DDR4 SDRAM的高速數(shù)據(jù)緩存,用來(lái)支持操作系統(tǒng)的運(yùn)行。該平臺(tái)支持2個(gè)FMC+接口,
2025-08-29 15:28:59
璞致電子PZ-KU060-KFB開(kāi)發(fā)板采用Xilinx Kintex UltraScale KU060芯片,提供高密度并行計(jì)算能力,配備4GB DDR4內(nèi)存、20對(duì)GTH高速收發(fā)器和多種擴(kuò)展接口
2025-08-18 13:28:10
581 
;新工藝新接口:視頻接口,測(cè)試測(cè)量等。有那么多的機(jī)會(huì),FPGA怎么不上天呢?其實(shí)FPGA真上天了,在每一臺(tái)火星車(chē)上,幾乎都有宇航級(jí)FPGA存在,但不賣(mài)國(guó)內(nèi)。即使上天也解
2025-08-11 09:25:06
3756 
前言在醫(yī)療科技行業(yè),創(chuàng)新與合作始終是推動(dòng)進(jìn)步的關(guān)鍵力量。不久前落幕的CCME2025大會(huì),為全球醫(yī)療領(lǐng)域的企業(yè)、專(zhuān)家和創(chuàng)新者提供了一個(gè)匯聚交流的絕佳平臺(tái)。作為全球領(lǐng)先的FPGA設(shè)計(jì)服務(wù)和解決方案商
2025-07-30 08:48:20
632 
本文介紹如何利用FPGA和DMA技術(shù)處理來(lái)自AD9280和AD9708 ADC的數(shù)據(jù)。首先,探討了這兩種ADC的特點(diǎn)及其與FPGA的接口兼容性。接著,詳細(xì)說(shuō)明了使用Xilinx VIVADO環(huán)境下
2025-07-29 14:12:22
4847 本文描述了ADC和FPGA之間LVDS接口設(shè)計(jì)需要考慮的因素,包括LVDS數(shù)據(jù)標(biāo)準(zhǔn)、LVDS接口數(shù)據(jù)時(shí)序違例解決方法以及硬件設(shè)計(jì)要點(diǎn)。
2025-07-29 10:01:26
5140 
關(guān)于 AMD/Xilinx 7系列FPGA存儲(chǔ)器接口解決方案(UG586) 的用戶(hù)指南,其主要內(nèi)容和技術(shù)要點(diǎn)可概括如下:1. 文檔定位與核心內(nèi)容定位:該文檔是7系列FPGA中存儲(chǔ)接口控制器的官方
2025-07-28 16:17:45
3 近日,京東云正式開(kāi)源JoyAgent智能體。作為行業(yè)首個(gè)100%開(kāi)源的企業(yè)級(jí)智能體,實(shí)現(xiàn)了產(chǎn)品級(jí)開(kāi)源,包括前端、后端、框架、引擎和核心子智能體。開(kāi)源產(chǎn)品歷經(jīng)京東內(nèi)部大規(guī)模場(chǎng)景錘煉,與平臺(tái)完全解耦
2025-07-26 09:26:26
1062 開(kāi)源FPGA項(xiàng)目自發(fā)布以來(lái),得到了眾多開(kāi)發(fā)者的關(guān)注,涉及工業(yè)、通信、車(chē)載等多個(gè)行業(yè)的100+位工程師報(bào)名參與設(shè)計(jì),并分為:硬件組、FPGA組、linux組。其中硬件組率先開(kāi)始啟動(dòng)項(xiàng)目,經(jīng)過(guò)和所有報(bào)名
2025-07-09 13:54:44
此前,6月23日-24日,廣西科技成果展示活動(dòng)在南寧成功舉辦。本次活動(dòng)重點(diǎn)展示了廣西科技“尖鋒”行動(dòng)成效、中國(guó)科學(xué)院重大科技成果、自治區(qū)重大與重點(diǎn)科普成果等。梯度科技作為本土科技創(chuàng)新企業(yè)代表之一,攜自主研發(fā)的人工智能平臺(tái)及行業(yè)解決方案重磅亮相,成為本次前沿科技成果展示活動(dòng)中的亮點(diǎn)。
2025-06-27 17:48:21
1005 ?/EP5-5G?系列FPGA器件經(jīng)過(guò)優(yōu)化,可在經(jīng)濟(jì)的FPGA結(jié)構(gòu)中提供高性能功能,如增強(qiáng)型DSP架構(gòu)、高速SerDes(串行器/解串器)和高速源同步接口。這種組合是通過(guò)設(shè)
2025-06-26 10:43:51
在經(jīng)濟(jì)型 FPGA 結(jié)構(gòu)中提供高性能特性,例如增強(qiáng)型 DSP 架構(gòu)、高速 SERDES(串行器/解串器)以及高速源同步接口。通過(guò)在器件架構(gòu)方面的進(jìn)步以及采用 40
2025-06-26 10:28:47
電子發(fā)燒友網(wǎng)報(bào)道(文/黃晶晶)賽靈思(Xilinx)推出的第一款FPGA芯片XC2064于1985年6月問(wèn)世,它有600個(gè)門(mén),64個(gè)可配置邏輯塊,運(yùn)行頻率為70MHz。這款現(xiàn)場(chǎng)可編程門(mén)陣列FPGA
2025-06-24 18:17:34
5540 引言: 本文以TI的ADS4249(ADC)和DAC3482(DAC)之間的接口為例,介紹Altera FPGA與ADC/DAC之間的DDR LVDS接口設(shè)計(jì)以及時(shí)序約束詳細(xì)設(shè)計(jì)。本文介紹的實(shí)例可方便擴(kuò)展到具有類(lèi)似接口格式的其他高速數(shù)據(jù)轉(zhuǎn)換器設(shè)計(jì)。
2025-06-19 10:05:54
2910 
龍派的核心板和解決方案?,F(xiàn)場(chǎng),米爾與技術(shù)專(zhuān)家及生態(tài)伙伴共聚一堂,探討前沿技術(shù)趨勢(shì),解鎖定制化解決方案,共建開(kāi)放共贏的FPGA生態(tài)圈!米爾電子向參會(huì)者展示FPGA核心
2025-06-19 08:04:03
1474 
本文介紹FPGA與高速ADC接口方式和標(biāo)準(zhǔn)以及JESD204與FPGA高速串行接口。
2025-06-12 14:18:21
2876 
在Vivado中,VIO(Virtual Input/Output)是一種用于調(diào)試和測(cè)試FPGA設(shè)計(jì)的IP核,它允許設(shè)計(jì)者通過(guò)JTAG接口實(shí)時(shí)讀取和寫(xiě)入FPGA內(nèi)部的寄存器,從而檢查設(shè)計(jì)的運(yùn)行狀態(tài)并修改其行為。VIO IP核提供了一個(gè)簡(jiǎn)單易用的接口,使得用戶(hù)可以輕松地與FPGA內(nèi)部寄存器進(jìn)行交互。
2025-06-09 09:32:06
3370 
2025年,半導(dǎo)體行業(yè)一個(gè)低調(diào)而偉大的發(fā)明——FPGA(現(xiàn)場(chǎng)可編程門(mén)陣列)——迎來(lái)了它的四十周年。這不僅僅是一個(gè)時(shí)間的節(jié)點(diǎn),更像是一個(gè)充滿(mǎn)戲劇性的歷史隱喻。就在這個(gè)四十不惑特殊的年份,曾經(jīng)統(tǒng)治
2025-06-09 09:07:17
1692 
2025年度安路科技AEC-FPGA技術(shù)沙龍以“定制未來(lái),共建生態(tài)”為主題已經(jīng)全新啟航,自2018年舉辦以來(lái),安路科技FPGA研討會(huì)憑借專(zhuān)業(yè)和創(chuàng)新,吸引了無(wú)數(shù)行業(yè)專(zhuān)家、技術(shù)精英以及企業(yè)代表齊聚一堂
2025-06-05 11:33:48
980 DVP接口(Digital Video Port)是一種用于數(shù)字視頻傳輸?shù)牟⑿?b class="flag-6" style="color: red">接口,常見(jiàn)于嵌入式系統(tǒng)和圖像傳感器中。DVP直接傳輸數(shù)字視頻信號(hào),減少模數(shù)轉(zhuǎn)換需求,適合中低速視頻傳輸。數(shù)據(jù)線(xiàn):通常為8
2025-06-04 09:18:58
1821 
本文主要介紹基于Xilinx UltraScale+MPSoC XCZU7EV的高速AD采集與高速DA輸出案例
2025-06-03 14:22:30
739 
正點(diǎn)原子AU15開(kāi)發(fā)板資料發(fā)布!板載40G QSFP、PCIe3.0x8和FMC LPC等接口,性能強(qiáng)悍!
正點(diǎn)原子AU15開(kāi)發(fā)板搭載Xilinx Artix UltraScale+ 系列FPGA
2025-05-30 17:04:10
電子發(fā)燒友網(wǎng)站提供《XILINX XCZU67DR FPGA完整原理圖.pdf》資料免費(fèi)下載
2025-05-30 15:29:38
4 Xilinx Shift RAM IP 是 AMD Xilinx 提供的一個(gè) LogiCORE IP 核,用于在 FPGA 中實(shí)現(xiàn)高效的移位寄存器(Shift Register)。該 IP 核利用
2025-05-14 09:36:22
912 “2025紫光同創(chuàng)FPGA技術(shù)研討會(huì)”深圳站&廣州站即將盛大啟航!作為紫光同創(chuàng)生態(tài)合作伙伴,小眼睛科技將攜多個(gè)基于紫光同創(chuàng)FPGA方案亮相,此次展示的解決方案覆蓋了工業(yè)自動(dòng)化、音視頻處理
2025-05-13 08:03:43
1958 
近日,聯(lián)想集團(tuán)與新華聯(lián)文旅、寒舍文旅集團(tuán)在北京正式簽署合作協(xié)議,共同發(fā)布國(guó)內(nèi)首個(gè)文旅行業(yè)智能體。此次合作不僅是繼武夷山、宜昌聯(lián)想城市超級(jí)智能體成功發(fā)布后的又一里程碑,也標(biāo)志著聯(lián)想在垂直行業(yè)內(nèi)領(lǐng)域智能體戰(zhàn)略的加速擴(kuò)展,進(jìn)一步推動(dòng)了AI技術(shù)的普及應(yīng)用。
2025-04-30 09:21:47
764 軟硬件版本信息`
用的canmv-k230-v1.1
MicroPython v1.1 on 2024-09-15; k230_canmv with K230
network(rt_smart
2025-04-29 06:59:16
與高可靠性支持?。而米爾電子憑借在嵌入式模組領(lǐng)域十余年的技術(shù)積累,已為超3萬(wàn)家企業(yè)客戶(hù)提供基于ARM、FPGA、RISC-V等架構(gòu)的核心板解決方案,尤其在AI加速、多協(xié)議接口集成等方面具備行業(yè)領(lǐng)先優(yōu)勢(shì)
2025-04-27 16:43:34
在展開(kāi)今天的文章前,先來(lái)討論一個(gè)問(wèn)題:FPGA的jtag接口燒了怎么辦?JTAG接口的輸入引腳通常設(shè)計(jì)為高阻抗,這使得它們對(duì)靜電電荷積累非常敏感,由于JTAG接口需要頻繁連接調(diào)試器、下載線(xiàn)纜等外
2025-04-27 11:01:56
2301 
TPS650864 器件系列是專(zhuān)為 Xilinx Zynq 多處理器片上系統(tǒng) (MPSoC) 和現(xiàn)場(chǎng)可編程門(mén)陣列 (FPGA) 系列設(shè)計(jì)的單芯片電源管理 IC (PMIC)。TPS650864 提供
2025-04-26 09:49:46
812 
近日,恰逢ESG(環(huán)境、社會(huì)和治理)理念提出20周年與《巴黎協(xié)定》簽署10周年,BOE(京東方)正式發(fā)布中國(guó)顯示行業(yè)首個(gè)可持續(xù)發(fā)展品牌“ONE”(Open Next Earth),以“開(kāi)放包容
2025-04-25 11:14:34
738 由中國(guó)建筑材料聯(lián)合會(huì)、海螺集團(tuán)、華為聯(lián)合舉辦的水泥建材人工智能大模型成果發(fā)布會(huì)在安徽蕪湖成功舉辦,這是水泥建材行業(yè)首個(gè)大模型,在行業(yè)數(shù)字化轉(zhuǎn)型進(jìn)程中具有里程碑意義。340多位政府領(lǐng)導(dǎo)、行業(yè)專(zhuān)家、企業(yè)代表以及媒體記者參加了本次發(fā)布會(huì),并對(duì)白馬山水泥廠和蕪湖海螺等大模型應(yīng)用示范基地進(jìn)行參觀調(diào)研。
2025-04-25 11:09:04
835 。三、市場(chǎng)地位與挑戰(zhàn)行業(yè)格局:FPGA市場(chǎng)長(zhǎng)期由AMD(Xilinx)和英特爾(Altera)主導(dǎo),但收購(gòu)后Altera市場(chǎng)份額從40%降至30%,面臨制程延遲、內(nèi)部資源競(jìng)爭(zhēng)等挑戰(zhàn)。獨(dú)立運(yùn)營(yíng)
2025-04-25 10:19:09
Ultrascale是賽靈思開(kāi)發(fā)的支持包含步進(jìn)功能的增強(qiáng)型FPGA架構(gòu),相比7系列的28nm工藝,Ultrascale采用20nm的工藝,主要有2個(gè)系列:Kintex和Virtex
2025-04-24 11:29:01
2261 
如果要在Xilinx的FPGA上使用萬(wàn)兆以太網(wǎng)通信,大致有三種方法構(gòu)建協(xié)議棧。第一種使用GTX等Serdes作為底層的PHY,上層通過(guò)HDL實(shí)現(xiàn)構(gòu)建MAC和IP層,這種方式難度會(huì)比較大,底層需要完成PHY層的設(shè)計(jì),最終我想通過(guò)這種方式實(shí)現(xiàn)萬(wàn)兆以太網(wǎng)的搭建。
2025-04-18 15:16:30
1732 
zynq系列中的FPGA,都會(huì)自帶兩個(gè)iic設(shè)備,我們直接調(diào)用其接口函數(shù)即可運(yùn)用。使用xilinx官方提供的庫(kù)函數(shù),開(kāi)發(fā)起來(lái)方便快捷。
2025-04-17 11:26:53
1871 
插槽,使用母座FMC連接器。載卡連接器引腳與具有可配置IO資源的芯片例如FPGA引腳通過(guò)PCB設(shè)計(jì)連接在一起。FMC子板模塊:子板模塊上使用公座FMC連接器。子卡通過(guò)設(shè)計(jì)不同的IO接口實(shí)現(xiàn)不同的功能,使載
2025-04-14 09:52:40
1403 
在人工智能技術(shù)快速發(fā)展,雙碳戰(zhàn)略持續(xù)推進(jìn)的時(shí)代背景下,3月25日,“智能調(diào)控自動(dòng)運(yùn)行”哲豐能源ADMC熱電智能調(diào)控系統(tǒng)交付儀式在仙鶴股份衢州基地舉行。這是中國(guó)首個(gè)造紙行業(yè)的熱電智能調(diào)控項(xiàng)目,標(biāo)志著哲
2025-03-27 13:04:41
824 
【高清視頻案例分享】CameraLink接口的PCIe采集卡 ,基于FPGA開(kāi)發(fā)平臺(tái)
一、CameraLink簡(jiǎn)介
CameraLink是一種高速、可靠的相機(jī)接口標(biāo)準(zhǔn),它專(zhuān)為滿(mǎn)足高性能相機(jī)與圖像
2025-03-25 15:21:18
在當(dāng)今快速發(fā)展的數(shù)字時(shí)代,科技的進(jìn)步不僅改變了我們的日常生活方式,也為展示行業(yè)帶來(lái)了前所未有的變革。從數(shù)字展廳多媒體到智慧展廳設(shè)計(jì),從互動(dòng)軟件開(kāi)發(fā)到數(shù)字孿生定制,現(xiàn)代展示解決方案正在經(jīng)歷一場(chǎng)革命性
2025-03-19 18:50:59
776 
ADC和DAC是FPGA與外部信號(hào)的接口,從數(shù)據(jù)接口類(lèi)型的角度劃分,有低速的串行接口和高速的并行接口。FPGA經(jīng)常用來(lái)采集中高頻信號(hào),因此使用并行ADC和DAC居多。本文將介紹如何使用FPGA驅(qū)動(dòng)并行ADC和并行DAC芯片。
2025-03-14 13:54:12
1978 
FPGA行業(yè)調(diào)研
2025-03-10 09:10:47
515 Cardputer和Dial自發(fā)布以來(lái),憑借其獨(dú)特的設(shè)計(jì)和強(qiáng)大的功能,迅速成為M5Stack的“明星產(chǎn)品”。如今,我們帶來(lái)了全新升級(jí)版——Cardputerv1.1和Dialv1.1,為開(kāi)發(fā)者提供
2025-03-07 18:43:38
1579 
GUTOR UPS在石化行業(yè)適用于哪些場(chǎng)景。
2025-03-06 15:41:11
我使用FPGA控制DLPC3438,采用IIC協(xié)議進(jìn)行讀寫(xiě)操作,主要存在如下問(wèn)題:
(1)當(dāng)寫(xiě)入8個(gè)字節(jié)到0x2E地址時(shí),通過(guò)Xilinx工具ChipScope抓取IIC信號(hào),發(fā)現(xiàn)DLPC3438
2025-02-24 07:47:27
一、《國(guó)產(chǎn)FPGA權(quán)威設(shè)計(jì)指南》簡(jiǎn)介
為更好地服務(wù)廣大FPGA工程師和高等學(xué)校師生,2025,紫光同創(chuàng)攜手金牌方案提供商小眼睛科技,組織了數(shù)十位應(yīng)用技術(shù)專(zhuān)家,共同編寫(xiě)《國(guó)產(chǎn)FPGA權(quán)威設(shè)計(jì)指南
2025-02-20 15:08:14
在查閱了論壇中的相關(guān)帖子后,發(fā)現(xiàn)為了達(dá)到該DMD允許的最大投影幀率,需要:
在硬件上需要使用Xilinx Platform cable將FPGA代碼燒錄到該EVM的APPSFPGA中,同時(shí)需要
2025-02-19 07:04:51
本人正在公司做超聲設(shè)備的開(kāi)發(fā),使用的是TI公司08年推出的AFE5804,用Xilinx公司的FPGA控制該芯片工作。FPGA輸出芯片工作需要的時(shí)鐘信號(hào),為差分信號(hào),CLKP-CLKM=1.1
2025-02-13 07:15:40
請(qǐng)問(wèn)各位大俠:JESD204B專(zhuān)用于ADC/DAC和FPGA或ASIC的接口嗎,該接口同Rapid/PCIe的物理層Serdes接口有何區(qū)別,謝謝!
2025-02-08 09:10:29
各位大佬好,
我目前正在使用xilinx 7系列fpga進(jìn)行基于onfi4.0標(biāo)準(zhǔn)nv-ddr3接口的nand flash控制器的開(kāi)發(fā)。目前在物理層接口上,特別是從nand讀取數(shù)據(jù)時(shí),調(diào)試存在
2025-02-06 15:02:49
XCZU7EV高性能平臺(tái)。 方案介紹 4K@60fps視頻源經(jīng)過(guò)HDMI IN接口傳輸至TMDS181IRGZR芯片進(jìn)行信號(hào)轉(zhuǎn)換,轉(zhuǎn)換后的高速串行信號(hào)通過(guò)GTH高速收發(fā)器輸入至PL端,利用Xilinx官方的IP核
2025-01-24 10:27:05
978 
2025年初,英特爾旗下的Altera宣布了一個(gè)重大決定——正式獨(dú)立運(yùn)營(yíng),成為一家全新的專(zhuān)注于FPGA(現(xiàn)場(chǎng)可編程門(mén)陣列)技術(shù)的企業(yè)。在社交媒體平臺(tái)上,Altera公司滿(mǎn)懷自豪地宣布:“今天,我們
2025-01-23 15:15:19
1393
你好,DAC3164的DACCLK,是LVPECL接口,但datasheet上面只是說(shuō)了偏置電壓為clk18/2。我想問(wèn)下該LVPECL接口的供電電壓Vcc是3.3V嗎?
我們現(xiàn)在想用Xilinx
2025-01-22 08:25:25
1.1 Logos系列FPGA產(chǎn)品特性 ? 低成本、低功耗 ? 低功耗、成熟的40nm CMOS工藝 ? 低至1.1V的內(nèi)核電壓 ? 支持多種標(biāo)準(zhǔn)的IO ? 多達(dá)308個(gè)用戶(hù)IO,支持1.2V
2025-01-16 15:15:33
xilinx FPGA IOB約束使用以及注意事項(xiàng) 一、什么是IOB約束 在xilinx FPGA中,IOB是位于IO附近的寄存器,是FPGA上距離IO最近的寄存器,同時(shí)位置固定。當(dāng)你輸入或者輸出
2025-01-16 11:02:01
1655 
1.1 課程介紹? 這一章開(kāi)始主要介紹 XILINX FPGA PICE IP XDMA IP的使用。XDMA IP使用部分教程分LINUX 篇和WINDOWS篇兩個(gè)部分。通過(guò)實(shí)戰(zhàn),面向應(yīng)用,提供給
2025-01-13 09:38:13
2798 
帶Serdes的高速以太網(wǎng)接口流片后如果功能不正常,可以采用帶有相同接口類(lèi)型的FPGA進(jìn)行測(cè)試定位問(wèn)題。本文簡(jiǎn)單的介紹一種通過(guò)FPGA來(lái)對(duì)基于四通道serdes的40G/10G以太網(wǎng)接口PMA
2025-01-09 16:10:23
2880 
硬件:
一Xilinx XC7A100T FPGA開(kāi)發(fā)板
二12V電源適配器
三下載器
四 win10筆記本
軟件:
一Vivado (指導(dǎo)手冊(cè)有詳細(xì)的安裝下載流程)
二官方按鍵示例工程
按鍵示例
2025-01-09 16:08:51
AiMX-xPU 海力士表示,由于LLM的存儲(chǔ)空間有限,因此對(duì)LLM非常有用。 該公司展示了采用Xilinx Virtex?FPGA和
2025-01-09 16:08:04
1322 
路攝像頭接口,可以使用米爾電子的專(zhuān)用攝像頭 MY-CAM011B,連接器位號(hào) J3
2.SFP+
Xilinx 具有集成高速 MGT (Multi-Gigabit Transceiver
2025-01-08 10:49:22
近日,由洲明科技牽頭主導(dǎo)的行業(yè)首個(gè)多功能路燈現(xiàn)場(chǎng)組裝調(diào)試國(guó)際標(biāo)準(zhǔn)——《多功能路燈功能模塊現(xiàn)場(chǎng)組裝調(diào)試規(guī)范》(ISA-S-0020-2025)正式發(fā)布。該規(guī)范填補(bǔ)了相關(guān)領(lǐng)域的空白,保障路燈系統(tǒng)的智能
2025-01-08 09:49:11
882
評(píng)論