91欧美超碰AV自拍|国产成年人性爱视频免费看|亚洲 日韩 欧美一厂二区入|人人看人人爽人人操aV|丝袜美腿视频一区二区在线看|人人操人人爽人人爱|婷婷五月天超碰|97色色欧美亚州A√|另类A√无码精品一级av|欧美特级日韩特级

電子發(fā)燒友App

硬聲App

掃碼添加小助手

加入工程師交流群

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

電子發(fā)燒友網(wǎng)>EDA/IC設計>采用ARM和CPLD結(jié)構(gòu)的檢測系統(tǒng)可重構(gòu)設計方法

采用ARM和CPLD結(jié)構(gòu)的檢測系統(tǒng)可重構(gòu)設計方法

收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴

評論

查看更多

相關(guān)推薦
熱點推薦

CPLD在汽車制動性能檢測系統(tǒng)中的應用

CPLD在汽車制動性能檢測系統(tǒng)中的應用汽車制動性是汽車主動安全的主要性能之一,是汽車行駛安全的重要保障。因此,汽車的制動性能的檢測研究為其制動性能試驗研究和生產(chǎn)檢測提供了條件,為提高制動性能提供了
2009-04-16 13:56:57

重構(gòu)體系結(jié)構(gòu)分為哪幾種?動態(tài)重構(gòu)系統(tǒng)有哪些應用實例?

重構(gòu)體系結(jié)構(gòu)分為哪幾種?典型動態(tài)重構(gòu)系統(tǒng)結(jié)構(gòu)有哪幾種?動態(tài)重構(gòu)系統(tǒng)有哪些應用實例?
2021-04-28 06:13:00

重構(gòu)制造系統(tǒng)有哪些應用

重構(gòu)體系的結(jié)構(gòu)是由哪些部分組成的?重構(gòu)制造系統(tǒng)有哪些應用?
2021-09-30 06:18:17

重構(gòu)天線在手持移動終端應用中有什么用?

在天線的方向圖重構(gòu)方面,目前的研究主要集中在采用八木形式的結(jié)構(gòu)上。即通過開關(guān)控制來改變反射器或引向器的有效諧振長度,從而實現(xiàn)反射或者引向作用,使天線的輻射方向發(fā)生變化。但是,這種方式需要多個天線
2019-07-31 08:01:51

重構(gòu)計算技術(shù)在汽車電子領域面臨哪些問題?

重構(gòu)計算技術(shù)在汽車電子領域的應用前景重構(gòu)計算技術(shù)在汽車電子領域面臨的問題
2021-05-12 06:40:18

采用FPGA實現(xiàn)重構(gòu)計算應用

重構(gòu)計算技術(shù)概述隨著20世紀80年代中期Xilinx公司推出其第一款現(xiàn)場可編程門陣列(FPGA)以來,另一種實現(xiàn)手段——重構(gòu)計算技術(shù)逐漸受到人們的重視,因為它能夠提供硬件功能的效率和軟件的可編程性,隨著可編程器件容量根據(jù)摩爾定律的不斷增大和自動設計技術(shù)的發(fā)展,重構(gòu)技術(shù)正迅速地成熟起來。
2019-07-29 06:26:03

AES和SM4算法的重構(gòu)分析

一、AES和SM4算法特點分析 基于前面幾篇分享,我們對AES和SM4的算法流程有了較為清晰的認識,接下來對AES和SM4算法的共同點進行分析,得出二者的重構(gòu)設計思路。 首先,這里把AES
2025-10-23 07:26:23

FPGA重構(gòu)設計的結(jié)構(gòu)基礎

  重構(gòu)設計是指利用重用的軟、硬件資源,根據(jù)不同的應用需求,靈活地改變自身體系結(jié)構(gòu)的設計方法。FPGA器件可多次重復配置邏輯的特性使重構(gòu)系統(tǒng)成為可能,使系統(tǒng)兼具靈活、便捷、硬件資源復用等性能
2011-05-27 10:22:36

FPGA的重構(gòu)方式

需要特定的基于SRAM或FLASH結(jié)構(gòu)的新型FPGA的支持。隨著其產(chǎn)品和技術(shù)的相對成熟,動態(tài)重構(gòu)FPGA的設計理論和設計方法已經(jīng)逐漸成為新的研究熱點。  根據(jù)實現(xiàn)重構(gòu)的面積不同,重構(gòu)FPGA又可以分為
2011-05-27 10:22:59

MPU+FPGA結(jié)構(gòu)重構(gòu)系統(tǒng)結(jié)構(gòu)

本帖最后由 mr.pengyongche 于 2013-4-30 03:24 編輯   通用微處理器具有良好的接口功能,便于構(gòu)建重構(gòu)系統(tǒng)。按照MPU與FPGA之間的相互關(guān)系以及在系統(tǒng)中所起的作用,主要可以分為兩類:MPU控制FPGA工作的重構(gòu)系統(tǒng)和MPU協(xié)同F(xiàn)PGA工作的重構(gòu)系統(tǒng)
2011-05-27 10:29:16

一款動車組用加速度傳感器結(jié)構(gòu)設計和仿真

在列車行車特別是高速行車過程中,蛇行運動造成的振動加速度值如果太大,列車有脫軌的危險。目前,動車組上的失穩(wěn)檢測系統(tǒng)配裝有加速度傳感器,檢測振動加速度,當振動加速度值達到預警值時,系統(tǒng)會調(diào)整行車策略
2023-09-18 07:09:30

什么是重構(gòu)系統(tǒng)?

電子系統(tǒng)功能實現(xiàn)的模式不外硬件和軟件兩種。基于馮.諾依曼或者哈佛體系結(jié)構(gòu)的通用微處理器(MPU、MCU、DSP等)系統(tǒng)是軟件實現(xiàn)模式,其硬件電路結(jié)構(gòu)固定,通過串行執(zhí)行指令實現(xiàn)功能。軟件設計靈活、易
2019-10-15 07:28:55

使用 ARMCPLD 共同實現(xiàn)嵌入式數(shù)字圖像處理系統(tǒng)

的數(shù)字圖像處理平臺作為嵌入式機器人控制系統(tǒng)的一個子系統(tǒng)。我們采用一種ARM+CPLD+RAM結(jié)合的結(jié)構(gòu),在提供一定的控制能力的基礎上,保證了數(shù)據(jù)采集的快速和完整性。嵌入式數(shù)字圖像處理系統(tǒng)結(jié)構(gòu)圖如下:該結(jié)構(gòu)
2019-12-10 17:55:03

關(guān)于重構(gòu)系統(tǒng)的基本知識點都在這里

FPGA重構(gòu)設計的基礎是什么?基于FPGA的重構(gòu)系統(tǒng)結(jié)構(gòu)是怎樣構(gòu)成的?基于FPGA的重構(gòu)系統(tǒng)的應用有哪些?
2021-04-30 07:16:04

分享一款不錯的基于重構(gòu)的可信SOPC平臺的WSN安全系統(tǒng)

分享一款不錯的基于重構(gòu)的可信SOPC平臺的WSN安全系統(tǒng)
2021-06-07 06:30:38

分享一款不錯的基于SRAM編程技術(shù)的PLD核心重構(gòu)電路結(jié)構(gòu)設

CPLD的核心可編程結(jié)構(gòu)介紹基于SRAM編程技術(shù)的PLD電路結(jié)構(gòu)設
2021-04-08 06:51:29

基于FPGA的重構(gòu)系統(tǒng)結(jié)構(gòu)分析

  由于重構(gòu)系統(tǒng)的研究歷史很短,目前尚未形成標準的結(jié)構(gòu)形式,在此僅根據(jù)已有的應用做初步分析。  按重構(gòu)的粒度和方式,重構(gòu)系統(tǒng)可以粗略地分為兩種。一種是粗粒度重構(gòu)單元的模塊級重構(gòu),即重構(gòu)時改變
2011-05-27 10:24:20

基于PAD的接收機動態(tài)重構(gòu)結(jié)構(gòu)應用

重構(gòu)結(jié)構(gòu)是一種可以根據(jù)具體運算情況重組自身資源,實現(xiàn)硬件結(jié)構(gòu)自身優(yōu)化、自我生成的計算技術(shù)。動態(tài)重構(gòu)技術(shù)快速實現(xiàn)器件的邏輯重建,它的出現(xiàn)為處理大規(guī)模計算問題提供了一種兼具通用處理器靈活性
2019-07-10 07:56:06

如何采用FPGA部分動態(tài)重構(gòu)方法設計信號解調(diào)系統(tǒng)?

FPGA強大的資源和實時處理能力來快速的實現(xiàn)信號的跟蹤、鎖定和解調(diào)但是,基于硬件的實現(xiàn)方案和基于軟件的方案相比,往往存在不能迅速適應調(diào)制樣式改變的問題。為了有效斛決這個問題,筆者通過基下FPGA部分動態(tài)町重構(gòu)技術(shù),提出了相應的解決方案。
2019-09-05 07:08:02

如何利用ARM與FPGA設計重構(gòu)控制器?

重構(gòu)技術(shù)是指利用重用的軟硬件資源,根據(jù)不同的應用需求,靈活地改變自身體系結(jié)構(gòu)的設計方法。常規(guī)SRAM工藝的FPGA都可以實現(xiàn)重構(gòu),那我們具體該怎么做呢?
2019-08-09 07:35:02

如何對重構(gòu)系統(tǒng)中任務間的通信機制進行模擬實驗?

怎樣去分析重構(gòu)系統(tǒng)中軟/硬件任務間通信?什么是重構(gòu)系統(tǒng)中消息隊列通信機制?如何對重構(gòu)系統(tǒng)中任務間的通信機制進行模擬實驗?
2021-04-27 06:03:34

如何設計一種基于NiosⅡ的重構(gòu)的DSP系統(tǒng)?

一種基于NiosⅡ的重構(gòu)DSP系統(tǒng)設計
2021-03-17 06:41:55

如何設計基于FPGA的電力諧波檢測系統(tǒng)?

基于FFT算法的電力系統(tǒng)諧波檢測裝置,大多采用DSP芯片設計。DSP芯片是采用哈佛結(jié)構(gòu)設計的一種CPU,運算能力很強,速度很快;但是其順序 執(zhí)行的模式限制了其進行FFT運算的速度。
2019-11-11 07:47:00

如何降低重構(gòu)系統(tǒng)的整體功耗?

如何降低重構(gòu)系統(tǒng)的整體功耗?有什么方法能使重構(gòu)系統(tǒng)的性能和功耗需求之間達到平衡?
2021-04-08 07:09:23

怎么實現(xiàn)基于FPGA重構(gòu)智能儀器的設計?

重構(gòu)技術(shù)具有什么優(yōu)點?怎么實現(xiàn)基于FPGA重構(gòu)智能儀器的設計
2021-05-06 06:44:38

怎么實現(xiàn)基于FPGA的動態(tài)重構(gòu)系統(tǒng)設計?

本文提出的通過微處理器加FPGA結(jié)合串行菊花鏈實現(xiàn)重構(gòu)的方式,實現(xiàn)了動態(tài)重構(gòu)FPGA結(jié)構(gòu)設計的一種應用。
2021-05-10 06:22:19

怎么設計PAD在接收機動態(tài)重構(gòu)結(jié)構(gòu)中的應用?

重構(gòu)結(jié)構(gòu)是一種可以根據(jù)具體運算情況重組自身資源,實現(xiàn)硬件結(jié)構(gòu)自身優(yōu)化、自我生成的計算技術(shù)。動態(tài)重構(gòu)技術(shù)快速實現(xiàn)器件的邏輯重建,它的出現(xiàn)為處理大規(guī)模計算問題提供了一種兼具通用處理器靈活性和ASIC電路高速性的解決方案。
2019-08-13 07:56:00

手持移動終端重構(gòu)天線怎么設計?

提出了一種可用于手持移動終真?zhèn)€重構(gòu)天線的設計方法。該天線安裝有兩個RF-PIN開關(guān),可通過一個直流控制電路控制開關(guān)的狀態(tài),以使 線的極化方式和輻射方向圖發(fā)生變化,從而實現(xiàn)極化重構(gòu)和方向圖重構(gòu)。該天線結(jié)構(gòu)緊湊,易于與電路板集成在一起,在移動終端中有良好的應用價值。
2019-09-26 07:49:45

操作系統(tǒng)結(jié)構(gòu)設

操作系統(tǒng)結(jié)構(gòu)設計   操作系統(tǒng)有多種實現(xiàn)方法與設計思路,下面僅選取最有代表性的三種做一簡單的敘述?! ?1.整體式系統(tǒng)結(jié)構(gòu)設計 這是最常用的一種組織方式,它常被譽為“大雜燴”,也可說,整體式系統(tǒng)結(jié)構(gòu)
2011-09-13 10:10:56

有什么FPGA重構(gòu)方法可以對EPCS在線編程?

。在當今快速發(fā)展的市場環(huán)境條件下,產(chǎn)品是否便于現(xiàn)場升級,是否便于靈活使用無疑是產(chǎn)品能否進入市場的關(guān)鍵因素,F(xiàn)PGA的重構(gòu)設計顯得尤為重要。目前,很多重構(gòu)的設計方式都采用單片機、CPLD等器件直接
2019-07-31 07:15:40

求一款重構(gòu)智能儀器的設計方案

什么是重構(gòu)技術(shù)? 它有哪些優(yōu)點?重構(gòu)智能儀器的硬件怎樣去設計?重構(gòu)智能儀器的軟件設計怎樣去設計?
2021-04-29 06:23:17

求一種重構(gòu)測控系統(tǒng)的設計構(gòu)想

本文基于現(xiàn)代測控系統(tǒng)的通用化結(jié)構(gòu)特征和重構(gòu)的現(xiàn)場可編程門陣列FPGA技術(shù)的發(fā)展,提出一種重構(gòu)測控系統(tǒng)(Reconfigurable Mo—nitoring System,RMS)的設計構(gòu)想,并給出其應用實例。
2021-04-30 06:40:43

求一種高檔FPGA重構(gòu)配置方法

求大神分享一種高檔FPGA重構(gòu)配置方法
2021-04-29 06:16:54

淺談產(chǎn)品結(jié)構(gòu)設計特點 

`  產(chǎn)品結(jié)構(gòu)設計是根據(jù)產(chǎn)品功能而進行的內(nèi)部結(jié)構(gòu)的設計,是機械設計的主要內(nèi)容之一。產(chǎn)品結(jié)構(gòu)設計內(nèi)容有零件的分件、部件的固定方式、產(chǎn)品使用和功能的實現(xiàn)方式、產(chǎn)品使用材料和表面處理工藝等。要求產(chǎn)品結(jié)構(gòu)設
2016-02-25 17:24:27

用于重構(gòu)硬件容錯過程的輔助布線電路設計

【作者】:張宇;王友仁;張砦;【來源】:《小型微型計算機系統(tǒng)》2010年03期【摘要】:目前重構(gòu)硬件的容錯機制大多采用重新布局布線的方法,但是需要很長的重布線時間,難以滿足工程應用的需要.為此
2010-04-24 09:01:53

蝶式五軌滑蓋結(jié)構(gòu)設計與磁動力滑蓋結(jié)構(gòu)設計的不同之處在哪?

蝶式五軌滑蓋結(jié)構(gòu)設計與磁動力滑蓋結(jié)構(gòu)設計的不同之處在哪?
2021-07-28 06:57:34

軟件無線電結(jié)構(gòu)設計的器件選擇方法

。 直到最近,軟件無線電仍然只是大多數(shù)通信系統(tǒng)設計人員的規(guī)劃藍圖而已,但這一局面正迅速得到改觀。隨著3G無線業(yè)務的日趨臨近,設計人員又對在基礎架構(gòu)設計中實現(xiàn)軟件無線電結(jié)構(gòu)產(chǎn)生了濃厚的興趣。
2019-07-26 06:09:25

基于DSP+CPLD重構(gòu)數(shù)控系統(tǒng)的設計

針對柔性化制造的要求,構(gòu)建了以DSP+CPLD為基礎的數(shù)控系統(tǒng)平臺。該平臺集成度高、穩(wěn)定性強,能實現(xiàn)生產(chǎn)過程的高速度、高精度要求,實現(xiàn)了基于CPLD重構(gòu)設計,提高了系
2009-06-18 09:58:2523

基于CPLD和DSP的線陣CC 檢測系統(tǒng)的設計

基于CPLD 和DSP 設計了線陣CCD 檢測系統(tǒng),CCD 的時序驅(qū)動由CPLD 實現(xiàn),經(jīng)過運放后的視頻信號由TMS320F2812 進行采集和處理,此檢測系統(tǒng)已成功應用于醫(yī)藥包裝行業(yè)的數(shù)粒機系統(tǒng),能夠
2009-08-13 14:53:4622

基于ARMCPLD重構(gòu)檢測系統(tǒng)設計

文章提出了一種基于ARM+CPLD 結(jié)構(gòu)重構(gòu)檢測系統(tǒng)的設計方法, 并采用方法開發(fā)了一款多用途聲波檢測設備。該系統(tǒng)充分利用了ARM 芯片資源豐富、運行速度快、計算精度高、編
2009-09-15 15:40:468

基于ARM的遠程重構(gòu)通訊控制模塊的設計

本文介紹了一個由CPLD/FPGA、PAD、SoC 等組成的“通用”的嵌入式測控平臺。在闡述了嵌入式測控平臺中實現(xiàn)遠程重構(gòu)的意義、結(jié)構(gòu)和關(guān)鍵技術(shù)的基礎上,設計并實現(xiàn)了基于ARM 的遠
2009-09-22 11:15:0916

重構(gòu)硬件操作系統(tǒng)技術(shù)

重構(gòu)硬件操作系統(tǒng)技術(shù):為了充分發(fā)揮重構(gòu)計算的高性能和可編程能力, 需要將可重構(gòu)資源和硬件任務納入到操作系統(tǒng)管理范疇. 因此面向重構(gòu)計算的操作系統(tǒng)技術(shù)—重構(gòu)
2009-10-06 09:41:5123

基于SRAM編程技術(shù)的PLD核心重構(gòu)電路結(jié)構(gòu)設

CPLD 相對于FPGA 更適合實現(xiàn)時序邏輯較少而組合邏輯相對復雜的功能,比如復雜的狀態(tài)機和譯碼電路等。CPLD 的EEPROM 編程技術(shù)不適合動態(tài)重構(gòu)的應用。本文針對 CPLD 的核心可編程結(jié)
2009-11-30 14:44:326

基于FPGA的動態(tài)重構(gòu)體系結(jié)構(gòu)

:提 出 了一種基于FPGA的動態(tài)重構(gòu)系統(tǒng)的設計方案。該系統(tǒng)以協(xié)處理器的形式與LE ON2通用處理器構(gòu)成主/協(xié)處理器結(jié)構(gòu),并通過寄存器與網(wǎng)絡來保存和傳遞數(shù)據(jù)流和配笠流,實
2009-11-30 15:14:328

基于ARM+FPGA的重構(gòu)控制器設計及其在加載系統(tǒng)中的應用

基于ARM+FPGA的重構(gòu)控制器設計及其在加載系統(tǒng)中的應用:文章提出了一種基于ARM+FPGA結(jié)構(gòu)重構(gòu)控制囂的設計方法.并采用方法開發(fā)了用于加載系統(tǒng)的2通道電液伺服控制器
2010-03-02 12:03:2129

基于DSP+CPLD重構(gòu)數(shù)控系統(tǒng)的設計

針對柔性化制造的要求,構(gòu)建了以DSP+CPLD為基礎的數(shù)控系統(tǒng)平臺。該平臺集成度高、穩(wěn)定性強,能實現(xiàn)生產(chǎn)過程的高速度、高精度要求,實現(xiàn)了基于CPLD重構(gòu)設計,提高了系統(tǒng)
2010-07-13 15:44:0213

軸系結(jié)構(gòu)設計實驗

實驗六 軸系結(jié)構(gòu)設計實驗一、實驗目的: 熟悉并掌握軸系結(jié)構(gòu)設計中有關(guān)軸的結(jié)構(gòu)設計、滾動軸承組合設計的基本方法。 二、實
2009-03-13 19:04:0659216

采用圖像傳感器的CPLD視覺系統(tǒng)設計方法

采用圖像傳感器的CPLD視覺系統(tǒng)設計方法 搭建一種低成本的嵌入式視覺系統(tǒng),系統(tǒng)由CMOS圖像傳感器、CPLDARM7微處理器以及SRAM構(gòu)成。其中,CPLD識別
2009-03-29 15:07:51598

Cache結(jié)構(gòu)的低功耗重構(gòu)技術(shù)分析

Cache結(jié)構(gòu)的低功耗重構(gòu)技術(shù)分析 在分析Cache性能的基礎上介紹了當前低功耗Cache的設計方法,提出了一種重構(gòu)Cache模型和動態(tài)
2009-03-29 15:07:551009

動態(tài)重構(gòu)系統(tǒng)的通信結(jié)構(gòu)分析

動態(tài)重構(gòu)系統(tǒng)的通信結(jié)構(gòu)分析 動態(tài)重構(gòu)技術(shù)能在一定控制邏輯的驅(qū)動下,對全部或部分邏輯資源實現(xiàn)在系統(tǒng)的動態(tài)功能變換和硬
2009-03-29 15:12:521331

基于對EPCS在線編程的FPGA重構(gòu)方法

基于對EPCS在線編程的FPGA重構(gòu)方法 0 引言    重構(gòu)體系結(jié)構(gòu)已經(jīng)成為FPGA系統(tǒng)開發(fā)的研究熱點,并已有許多令人矚目的研究成果及產(chǎn)品應用。FPGA重構(gòu)
2009-12-08 17:22:171723

PAD在接收機動態(tài)重構(gòu)結(jié)構(gòu)中的應用設計

PAD在接收機動態(tài)重構(gòu)結(jié)構(gòu)中的應用設計 重構(gòu)結(jié)構(gòu)是一種可以根據(jù)具體運算情況重組自身資源,實現(xiàn)硬件結(jié)構(gòu)自身優(yōu)化、自我生成的計算技術(shù)。動態(tài)重構(gòu)技術(shù)
2009-12-28 09:15:32998

重構(gòu)設計的測控站監(jiān)控系統(tǒng)研究與實現(xiàn)

重構(gòu)設計的測控站監(jiān)控系統(tǒng)研究與實現(xiàn) 隨著科學技術(shù)的進步,人類對空間探索的步伐越來越大??臻g任務的需求,推動地面測控系統(tǒng)的更新和發(fā)展,主要體現(xiàn)在:測
2010-01-11 23:47:06889

基于DSP和CPLD重構(gòu)數(shù)控系統(tǒng)的設計與仿真

基于DSP和CPLD 重構(gòu)數(shù)控系統(tǒng)的設計與仿真 1、前言   隨著計算機技術(shù)的高速發(fā)展,各工業(yè)發(fā)達國家投入巨資,對現(xiàn)代
2010-02-09 10:52:11920

基于ARM+FPGA的重構(gòu)控制器設計

基于ARM+FPGA的重構(gòu)控制器設計  重構(gòu)技術(shù)是指利用重用的軟硬件資源,根據(jù)不同的應用需求,靈活地改變自身體系結(jié)構(gòu)的設計方法。常規(guī)SRAM工藝的FPGA都可以實現(xiàn)
2010-03-02 10:58:411155

采用CPLD的多次重觸發(fā)存儲測試系統(tǒng)解決方案

采用CPLD的多次重觸發(fā)存儲測試系統(tǒng)解決方案 概述:提出一種基于CPLD的多次重觸發(fā)存儲測試系統(tǒng)設計方案,詳細介紹系統(tǒng)硬件設計以及CPLD內(nèi)部控制
2010-03-17 11:37:51835

可編程模擬器件在接收機動態(tài)重構(gòu)結(jié)構(gòu)應用

重構(gòu)結(jié)構(gòu)是一種可以根據(jù)具體運算情況重組自身資源,實現(xiàn)硬件結(jié)構(gòu)自身優(yōu)化、自我生成的計算技術(shù)。動態(tài)重構(gòu)技術(shù)快速實現(xiàn)器件的邏輯重建,
2011-03-26 10:53:321674

重構(gòu)計算(Reconfigurable Computing)

重構(gòu)計算(Reconfigurable Computing) RC:whatwhy RC的體系結(jié)構(gòu) RC的研究項目 RC與DSAG 重構(gòu)計算:Reconfigurable Computing, RC FPGA-based RC
2011-11-03 22:41:3534

基于VxWorks的星載控制計算機動態(tài)重構(gòu)研究

星載控制計算機的動態(tài)重構(gòu)設計是未來天基信息系統(tǒng)衛(wèi)星載荷滿足軟件無線電設計概念的重要組成部分。本文在VxWorks操作系統(tǒng)平臺基礎上實現(xiàn)了星載控制計算機的動態(tài)重構(gòu)設計。本
2013-04-16 11:03:180

基于ARM的嵌入式系統(tǒng)硬件結(jié)構(gòu)設

基于ARM的嵌入式系統(tǒng)硬件結(jié)構(gòu)設
2016-12-16 21:32:440

面向?qū)?shù)與指數(shù)函數(shù)的重構(gòu)陣列結(jié)構(gòu)

面向?qū)?shù)與指數(shù)函數(shù)的重構(gòu)陣列結(jié)構(gòu)_呂青
2017-01-07 21:39:440

基于ARMCPLD的無線內(nèi)窺系統(tǒng)設計

基于ARMCPLD的無線內(nèi)窺系統(tǒng)設計
2017-01-24 16:15:3819

基于ARM和DSP的重構(gòu)數(shù)控系統(tǒng)

基于ARM和DSP的重構(gòu)數(shù)控系統(tǒng)
2017-09-25 08:16:598

基于CPLD的FPGA快速動態(tài)重構(gòu)設

隨著FPGA的廣泛應用, 其實現(xiàn)的功能也越來越多, FPGA 的動態(tài)重構(gòu)設計就顯得愈發(fā)重要。在分析Xilinx Vertex II Pro系列FPGA配置流程、時序要求的基礎上, 設計了基于CPLD
2017-11-22 07:55:011476

重構(gòu)技術(shù)分析及動態(tài)重構(gòu)系統(tǒng)設計

FPGA的不同配置電路功能,在不同時段執(zhí)行不同的算法,實現(xiàn)了虛擬硬件重構(gòu)計算技術(shù)。這里提出的通過微處理器加FPGA結(jié)合串行菊花鏈實現(xiàn)重構(gòu)的方式,實現(xiàn)了動態(tài)重構(gòu)FPGA結(jié)構(gòu)設計的一種應用。
2017-11-25 10:20:0114505

一種基于體系結(jié)構(gòu)模板的粗粒度重構(gòu)SoC設計方法

針對傳統(tǒng)的面向應用領域的多核SoC體系結(jié)構(gòu)設方法存在系統(tǒng)結(jié)構(gòu)探索空間大、設計復雜度高等問題,提出了一種基于體系結(jié)構(gòu)模板的粗粒度重構(gòu)SoC系統(tǒng)構(gòu)設方法。該設計方法以體系結(jié)構(gòu)設計為中心,體系結(jié)構(gòu)
2017-11-29 10:12:140

Cache的低功耗相關(guān)研究以及重構(gòu)系統(tǒng)是怎樣設計的

要實現(xiàn)重構(gòu)Cache,首先Cache的結(jié)構(gòu)要支持運行過程中的動態(tài)劃分,其次要有檢測 Cache命中率的硬件或者軟件機制,并且有相應的動態(tài)配置算法。
2018-07-17 09:09:002013

基于FPGA硬件平臺的重構(gòu)系統(tǒng)調(diào)度算法詳解

重構(gòu)系統(tǒng)是指以軟件改變硬件結(jié)構(gòu)以實現(xiàn)具體應用的計算平臺,一般由非柔性但可編程的處理器和柔性的以程序控制重構(gòu)的數(shù)字邏輯器件構(gòu)成。目前國內(nèi)外的重構(gòu)系統(tǒng)研究中,采用重構(gòu)硬件主要是現(xiàn)場可編程門陣列
2018-07-11 11:20:002550

MSP430和CPLD的冰層厚度檢測系統(tǒng)設計詳析

基于空氣、冰與水的物理特性差異對冰層厚度進行檢測是近幾年提出的一種新的冰厚檢測理論與方法,其關(guān)鍵技術(shù)之一是新型冰層厚度傳感器的設計與制作、新儀器以MSP430單片機作為數(shù)據(jù)處理核心,采用CPLD對單片機I/O口進行擴展,研制出了具有極低功耗和結(jié)構(gòu)一體化等特點的新型冰層厚度傳感器
2018-04-23 14:53:264

采用CPLD+FLASH方案的重構(gòu)配置方法

現(xiàn)代高速度FPGA運行時需將其配置數(shù)據(jù)加載到內(nèi)部SDRAM中,改變SDRAM里面的數(shù)據(jù),可使FPGA實現(xiàn)不同的功能,即所謂的重構(gòu)技術(shù)。重構(gòu)技術(shù)包括靜態(tài)系統(tǒng)重構(gòu)和動態(tài)系統(tǒng)重構(gòu)。在FPGA處于工作
2019-06-10 08:17:004066

如何在FPGA動態(tài)局部重構(gòu)中進行TBUF總線宏設計

FPGA 動態(tài)局部重構(gòu)技術(shù)中基于三態(tài)緩沖器( Tri2state Buffer ,TBUF) 總線宏結(jié)構(gòu)的基礎上,采用Xilinx ISE FPGA Editor 可視化的方法實現(xiàn)總線宏的設計,并借助重構(gòu)硬件平臺———XCV800 驗證板,通過設計動態(tài)重構(gòu)實驗,論證總線宏設計的正確性。
2018-12-14 14:27:353

采用5管單元的SRAM結(jié)構(gòu)實現(xiàn)CPLD可編程電路的設計

顯然,設計基于SRAM編程技術(shù)的CPLD可以很好解決上述應用問題。CPLD的設計和實現(xiàn)的關(guān)鍵問題是核心可編程電路結(jié)構(gòu)的實現(xiàn)。因此,本文主要探討針對CPLD的核心可編程結(jié)構(gòu),如何設計具有相似功能且基于SRAM編程技術(shù)的電路結(jié)構(gòu),從而更好滿足動態(tài)重構(gòu)系統(tǒng)中實現(xiàn)復雜狀態(tài)機和譯碼電路的應用。
2020-04-25 10:21:002449

采用模塊化設計實現(xiàn)基于FPGA的動態(tài)重構(gòu)功能

應用FPGA動態(tài)部分重構(gòu)功能使硬件設計更加靈活,可用于硬件的遠程升級、系統(tǒng)容錯和演化硬件以及通信平臺設計等。動態(tài)部分重構(gòu)可以通過兩種方法實現(xiàn):基于模塊化設計方法(Module-Based
2020-07-29 17:10:332815

重構(gòu)和自適應計算:理論與應用

重構(gòu)計算技術(shù)和自適應系統(tǒng)作為最有前途的微處理器體系結(jié)構(gòu)之一引起了人們的極大興趣。重構(gòu)系統(tǒng)的起源,也被稱為可編程邏輯器件或現(xiàn)場可編程門陣列(fpga),已經(jīng)演變成今天復雜的片上系統(tǒng)fpga、動態(tài)重構(gòu)fpga,以及各自適應計算設備。
2021-03-28 09:40:585

精確分類的視角無關(guān)人臉檢測方法與硬件加速體系結(jié)構(gòu)

,并將多個姿態(tài)區(qū)間的分類問題采用向量式共享輸出窄間的方式統(tǒng)一起來。提出一種兩段式Boosting方法檢測節(jié)點進行訓練;挖掘r榆測過程的時間窄間并行性,進而設計了一種高度并行的重構(gòu)硬件體系結(jié)構(gòu)模板.通過對體系結(jié)構(gòu)模板進行動態(tài)
2021-03-30 11:28:596

基于Linux的PXIe重構(gòu)儀器驅(qū)動程序

PXle重構(gòu)儀器具備多通道并行測試能力,可用于解決共享資源測試系統(tǒng)中的測試資源競爭和死鎖等問題。為確保PXe重構(gòu)儀器在國產(chǎn)操作系統(tǒng)下正常運行,在 Deepin操作系統(tǒng)下開發(fā)PXle設備驅(qū)動程序
2021-06-02 16:10:517

重構(gòu)計算:基于FPGA重構(gòu)計算的理論與實踐 1.器件架構(gòu) 譯文(一)

根本上來說,重構(gòu)計算可以最好地發(fā)揮重構(gòu)硬件的潛力。雖然一個完整的系統(tǒng)必須包括編譯軟件和高性能的應用程序,但了解重構(gòu)計算的...
2022-01-26 18:23:057

基于重構(gòu)計算架構(gòu)設計的芯片

所謂重構(gòu)計算是指在配置信息的控制下,利用系統(tǒng)中的可編程計算資源,根據(jù)應用的需要構(gòu)造出最適配的計算架構(gòu),達到或接近專用集成電路的高性能。重構(gòu)計算的本質(zhì)是通過多次重新配置可編程計算資源的功能和互連,使系統(tǒng)兼具高性能、低功耗、易維護、低成本等多種優(yōu)良特性。
2022-08-19 15:10:104363

關(guān)于FPGA重構(gòu)技術(shù)分析

FPGA上的重構(gòu)技術(shù)根據(jù)FPGA芯片內(nèi)部的不同結(jié)構(gòu)可以分為兩種,分別是動態(tài)重構(gòu)和靜態(tài)重構(gòu)
2022-11-03 20:09:391326

FPGA的重構(gòu)測控系統(tǒng)應用設計的研究

本文根據(jù)測控系統(tǒng)的通用結(jié)構(gòu)模型和FPGA的重構(gòu)功能特點,提出了一種基于FPGA器件,針對嵌入式應用有效縮短開發(fā)周期和設計與應用成本,滿足并行性、多任務、開放化和集成化要求的RMS的平臺式設計思想,實現(xiàn)了測控系統(tǒng)“只能由廠家定義、設計,用戶只能使用”模式和“單任務”
2023-08-25 15:49:461267

SoC系統(tǒng)中的軟件結(jié)構(gòu)設

在一個SoC的系統(tǒng)結(jié)構(gòu)設計中,除了硬件結(jié)構(gòu)以外,軟件結(jié)構(gòu)的設計對整個SoC的性能有很大的影響。
2023-09-25 15:14:311878

已全部加載完成