基于LVDS差分接口之IOSERDES的高速串行通信
項(xiàng)目涉及5片F(xiàn)PGA之間的多機(jī)通信,1片主FPGA,4片從FPGA,5片F(xiàn)PGA采用星形連接的拓?fù)浣Y(jié)....
基于LVDS差分接口之IOSERDES的高速串行通信
項(xiàng)目涉及5片F(xiàn)PGA之間的多機(jī)通信,1片主FPGA,4片從FPGA,5片F(xiàn)PGA采用星形連接的拓?fù)浣Y(jié)....
FPGA學(xué)習(xí)-DDR3
一、DDR3簡介 ? ? ? ? DDR3全稱double-data-rate 3 synchron....
基于FPGA實(shí)現(xiàn)PN序列發(fā)生器的設(shè)計(jì)
近年來,擴(kuò)頻通信技術(shù)在移動(dòng)通信、個(gè)人通信、室內(nèi) 無線通信 以及衛(wèi)星通信中得到越來越廣泛的應(yīng)用。對于D....
鎖存器、觸發(fā)器、寄存器的關(guān)聯(lián)與區(qū)別及其相應(yīng)的verilog描述
1:鎖存器、觸發(fā)器、寄存器的關(guān)聯(lián)與區(qū)別 首先應(yīng)該明確鎖存器和觸發(fā)器是由與非門之類的東西構(gòu)成。尤其是鎖....
FPGA 結(jié)構(gòu)分析 -IO 資源
關(guān)于 FPGA 的 IO資源分析共分為三個(gè)系列進(jìn)行具體闡述,分別為: IO資源:分析FPGA IO資....
FPGA學(xué)習(xí)-Verilog例化說明
Verilog 例化說明 1.什么是模塊例化?為什么要例化? 模塊例化可以理解成模塊調(diào)用。對于一個(gè) ....
關(guān)于多周期路徑約束
一、什么是多周期路徑約束? 不管是quartus中還是在Vivado中,默認(rèn)的建立時(shí)間和保持時(shí)間的檢....
詳解浮點(diǎn)運(yùn)算的定點(diǎn)編程
我們使用的處理器一般情況下,要么直接支持硬件的 浮點(diǎn)運(yùn)算 ,比如某些帶有FPU的器件,要么就只支持定....
FPGA學(xué)習(xí)-SystemVerilog語言簡介
SystemVerilog是一種硬件描述和驗(yàn)證語言(HDVL),它基于IEEE1364-2001 V....
FPGA需要跑多快?影響FPGA計(jì)算性能的幾大因素
FPGA ?vs. ASIC 專用芯片ASIC的開發(fā)流程是:設(shè)計(jì)、驗(yàn)證、流片、封裝、測試; 而FPG....
浮點(diǎn)與定點(diǎn)運(yùn)算以及數(shù)據(jù)定標(biāo)和精度問題
計(jì)算機(jī)體系結(jié)構(gòu)中浮點(diǎn)和定點(diǎn)數(shù)據(jù)的表示 1、定點(diǎn)數(shù): 定點(diǎn)數(shù)指小數(shù)點(diǎn)在數(shù)中的位置是固定不變的,通常有定....
至芯科技12年不忘初心、再度起航12月17日北京中心FPGA工程師就業(yè)班開課、線上線下多維教學(xué)、歡迎咨詢!
點(diǎn)擊上方 藍(lán)字 關(guān)注我們 背景: 行業(yè)迅速崛起,但人才缺口大 近幾年,在FPGA的需求持續(xù)走高時(shí),F(xiàn)....
FPGA基礎(chǔ)之HLS
1、HLS簡介 HLS(High-Level Synthesis)高層綜合,就是將 C/C++的功能....
快速實(shí)現(xiàn)基于FPGA的脈動(dòng)FIR濾波器,VHDL,脈動(dòng)陣列,PE處理單元,F(xiàn)IR濾波器
引言 目前,用FPGA(現(xiàn)場可編程門陣列)實(shí)現(xiàn)FIR(有限沖擊響應(yīng)) 濾波器 的方法大多利用FPGA....
FPGA會(huì)取代DSP嗎?FPGA與DSP區(qū)別介紹
DSP這幾年有點(diǎn)背,逐漸遠(yuǎn)離主流 話題 ,所以有人就有了這樣的問題:DSP會(huì)被FPGA取代嗎? 網(wǎng)友....
FPGA vs ASIC
FPGA vs ASIC 相同點(diǎn) 都設(shè)計(jì)使用硬件描述語言(HDL),如VHDL或Verilog。但A....
淺談Xillinx 和 altera的區(qū)別
1)xilinx的FPGA有宇航級,altera沒有,所以航天的軍品里面沒有altera的份額而xi....
FPGA學(xué)習(xí)-邊沿檢測技術(shù)
所謂邊沿檢測,就是檢測輸入信號即上升沿或者下降沿的檢測。 邊沿檢測的電路很好實(shí)現(xiàn):上一時(shí)刻為低電平,....
FPGA配置基本介紹
專用的配置引腳有:配置模式腳M2、M1、M0;配置時(shí)鐘CCLK;配置邏輯異步復(fù)位PROG,啟動(dòng)控制D....
FPGA人工智能時(shí)代的引擎!
引言:這是FPGA最好的時(shí)代,也是芯片技術(shù)最好的時(shí)代。我們相信,芯片作為人類文明史上最重要的成就之一....
英特爾推新款可編程芯片,能否越位AMD?
與火熱的中央處理器(CPU)、圖形處理器(GPU)、專用集成電路(ASIC,如AI芯片)等芯片類型相....
FPGA與CPU、GPU、ASIC的區(qū)別,F(xiàn)PGA在云計(jì)算中的應(yīng)用方案
最近幾年,F(xiàn)PGA這個(gè)概念越來越多地出現(xiàn)。例如,比特幣挖礦,就有使用基于FPGA的礦機(jī)。還有,之前微....
FPGA數(shù)據(jù)配置模式解析
芯片設(shè)計(jì)工程師根據(jù)功能,完成RTL設(shè)計(jì),添加各種約束,完成綜合、Place Route等一系列工作之....
FPGA基礎(chǔ)知識
FPGA 的基本結(jié)構(gòu) FPGA 可編程的特性決定了其實(shí)現(xiàn)數(shù)字邏輯的結(jié)構(gòu)不能像專用 ASIC 那樣通過....
?在配置FPGA器件時(shí)的常見問題及其解決方法
FPGA器件配置方式分三大類:主動(dòng)配置、被動(dòng)配置和JTAG配置。 主動(dòng)配置:由FPGA器件引導(dǎo)配置操....
如何提高FPGA的工作頻率
如何提高電路工作頻率 ????對于設(shè)計(jì)者來說,我們當(dāng)然希望我們設(shè)計(jì)的電路的工作頻率(在這里如無特別說....
SPI總線的特點(diǎn)、工作方式及常見錯(cuò)誤解答
1.SPI總線簡介 SPI(serial peripheral interface,串行外圍設(shè)備接口....
FPGA的過去與將來
FPGA 自上世紀(jì) 80 年代進(jìn)入市場以來,就與通用 CPU、ASIC 乃至 GPU 競爭共存。FP....
FPGA職業(yè)生涯的五個(gè)層次
FPGA職業(yè)生涯可以怎么劃分? 是很多剛?cè)腴T的FPGA新手們很陌生的一個(gè)話題。 職業(yè)生涯這個(gè)概念是西....