在繼電保護測試裝置中, 既有復(fù)雜的算法, 又涉及多種檢測與控制方案。用DSP實現(xiàn)算法和多方案的配置,用CPLD進行實時檢測和控制,是一種較好的獨立運行模式。一般CPLD的配置依靠專
2011-10-17 15:22:26
1332 
AD9054 高速A/D采集技術(shù)已在許多領(lǐng)域得到愈來愈廣泛的應(yīng)用,本文將詳細(xì)論述采用CPLD技術(shù)來實現(xiàn)120MHz高速A/D采集卡的設(shè)計方法,該采集卡具有包括負(fù)延遲觸發(fā)在內(nèi)的多種觸發(fā)方式,采用
2019-01-07 08:44:00
7102 
CPLD在DSP系統(tǒng)中的應(yīng)用設(shè)計
2011-08-03 16:15:49
我用MAX3491做422接口,CPLD作為422與DSP之間邏輯配置,實現(xiàn)數(shù)據(jù)收發(fā)盡量減少對DSP的占用。這樣的話CPLD空間大概要多少?EPM1270資源夠用不?
2017-08-28 14:38:22
本帖最后由 zhaironghui 于 2015-7-28 17:40 編輯
自己做的一塊板子,(CPLD 和 DSP 上電后有引腳連接在一起)1.當(dāng)只向其中一塊芯片下載程序時能成功。(比如向
2015-07-28 17:24:08
CPLD控制AD 轉(zhuǎn)換芯片進行轉(zhuǎn)換,轉(zhuǎn)換之后將數(shù)字信號傳給外部RAM ,請問各位大神,怎么編寫DSP訪問外部RAM的程序。
2016-03-05 11:37:37
自己做的DSP2812+CPLD板子
2016-01-18 14:39:49
如何在CPLD內(nèi)部構(gòu)造一個雙口RAM,實現(xiàn)DSP從CPLD中讀寫數(shù)據(jù)
2015-10-25 17:14:50
大家好,我現(xiàn)在在畫一塊28335的板子,想實現(xiàn)與FPGA之間的通信,但是不知道該怎樣設(shè)計,包括FPGA與DSP連接的引腳、通過內(nèi)部什么模塊實現(xiàn)數(shù)據(jù)通信,現(xiàn)在一頭霧水,請大家?guī)兔?。謝謝。
2018-12-03 15:55:34
我在做fpga與dsp的SRIO通信,我用的是論壇上提供的SRIO test程序,目前dsp端能夠實現(xiàn)端口0的外部回環(huán)測試。fpga端的協(xié)議還沒做通,我想用dsp直接給fpga發(fā)包,fpga根據(jù)收到
2018-06-21 10:45:13
也不會丟失
立即上電 :上電后立即開始運作
可在單芯片上運作
內(nèi)建高性能硬宏功能
PLL
存儲器模塊
DSP模塊
用最先進的技術(shù)實現(xiàn)高集成度,高性能
需要外部配置ROM
應(yīng)用范圍偏向于簡單的控制通道應(yīng)用以及
膠合邏輯偏向于較復(fù)雜且高速的控制通道應(yīng)用以及數(shù)據(jù)處理集成度小~中規(guī)模中~大規(guī)模
2011-09-27 09:49:48
求教FPGA與9054連接走線有什么特殊要求 (線長、線距等)
2014-09-26 09:45:30
PCI9054-AC50PIF - PCI Bus Master I/O Accelerator Chip - PLX Technology
2022-11-04 17:22:44
、AMCC S5933,PLX 公司的PLX9054、PLX9080 等,通過專用芯片可以實現(xiàn)完整的PCI主控模塊和目標(biāo)模塊的功能,將復(fù)雜的PCI總線接口轉(zhuǎn)換為相對簡單的用戶接口,用戶只要設(shè)計轉(zhuǎn)換后的總線
2008-10-09 11:23:38
讀寫信號、BLAST#、READY#、ADS#和8051單片機相連。PCI9054工作在初始化器模式時,要求本地端的總線是32位的。在這里,用CPLD實現(xiàn)將80C51單片機的8位數(shù)據(jù)與16位地址轉(zhuǎn)換成
2018-12-05 10:12:42
(Digital Signal Processor)與CPLD的連接是通過DSP的外部存儲器接口實現(xiàn)的。我們通過/IS管腳將其擴展到外部I/O空間,數(shù)據(jù)總線的高8位和地址總線的低8位與CPLD相連,并且我們將
2019-05-28 05:00:03
Signal Processor)與CPLD的連接是通過DSP的外部存儲器接口實現(xiàn)的。我們通過/IS管腳將其擴展到外部I/O空間,數(shù)據(jù)總線的高8位和地址總線的低8位與CPLD相連,并且我們將DSP
2019-06-18 05:00:12
申請理由:初學(xué)DSP,希望能有塊開發(fā)板盡快入門,謝謝項目描述:實現(xiàn)對電力系統(tǒng)大型設(shè)備智能在線監(jiān)測,將CPLD/FPGA和DSP技術(shù)結(jié)合起來實現(xiàn)智能監(jiān)測裝置系統(tǒng)的解決方案,解決了以往智能儀器中采用51系列單片機作為底層處理器存在的數(shù)據(jù)處理能力弱,速度慢以及實時性不強的問題。
2015-10-29 11:00:03
1、第一個圖中的由CPLD傳來的信號存儲到SRAM中,但是SRAM之后沒有連接別的芯片,信號一直待在存儲器里嗎,這個SRAM存儲器有什么用?。2、第二個圖中的SRAM存儲器連接在CPLD和USB芯片之間,起到信號暫存的作用,很好理解。兩種CPLD和SRAM的連接方式有什么區(qū)別?求解答謝謝大佬們
2020-04-01 17:45:39
我最近做一塊PCI數(shù)據(jù)采集卡,接口芯片用的是PLX9054,EEPROM是空白的,我們的硬件電路完全是按照要求來做的,但是我們的卡插在電腦的PCI插槽里,電腦沒有任何提示安裝新硬件的信息。這是什么原因,跪求高手指導(dǎo)。
2013-04-05 17:09:33
。。。。(1)9054的eeprom或者說。9054的初始化配置。怎么配置的????我看到說用plx_mon??那怎么下到eeprom或者。我想fpga直接傳輸呢?(2)有plx_mon的資料沒??我百度
2016-11-11 16:53:32
接口、CD音頻連接器等m。根據(jù)實際需要,只需了解聲卡與ISA總線的接口信號及時序要求。要實現(xiàn)DSP對聲卡的直接操作,DSP系統(tǒng)必須提供上述ISA總線信號。DSP一般可提供數(shù)據(jù)信號線、地址信號線、IO
2018-12-14 10:57:58
(Digital Signal Processor)與CPLD的連接是通過DSP的外部存儲器接口實現(xiàn)的。我們通過/IS管腳將其擴展到外部I/O空間,數(shù)據(jù)總線的高8位和地址總線的低8位與CPLD相連,并且我們將
2019-05-21 05:00:16
ARM主要是用來實現(xiàn)系統(tǒng)控制和網(wǎng)絡(luò)傳輸,要如何來實現(xiàn)arm與多DSP之間的通信問題?arm和一片dsp之間的通信可以通過hpi,多個的話能不能實現(xiàn),硬件上要如何設(shè)計?謝謝了
2022-04-18 09:28:30
本文簡單介紹了TI16位控制器DSP與液晶顯示模塊及鍵盤模塊之間的接口方案.利用了CPLD來進行邏輯轉(zhuǎn)換和控制。提供了一種高速器件和慢速接口直接的連接方法,通過這個接口方案研究,為以后系統(tǒng)的開發(fā)提供了一種新的思路。
2021-04-30 06:05:15
本設(shè)計以Xilinx公司的XC95108為例,通過在CPLD中開辟2塊獨立的SRAM區(qū)域(各1字節(jié))來實現(xiàn)DSP2407A與S3C4480的并行通信。
2021-06-03 07:06:56
本文將詳細(xì)論述采用CPLD技術(shù)來實現(xiàn)120MHz高速A/D采集卡的設(shè)計方法,該采集卡具有包括負(fù)延遲觸發(fā)在內(nèi)的多種觸發(fā)方式,采用CPLD復(fù)雜可編程邏輯器件(又稱FPGA)EPM7128SQC100-7和AD公司的高速模數(shù)轉(zhuǎn)換器(A/D)AD9054BST-135來實現(xiàn)。
2021-04-30 06:27:01
本文在硬件電路設(shè)計上采用DSP 芯片和外圍電路構(gòu)成速度捕獲電路,電機驅(qū)動控制器采用微控制芯片和外圍電路構(gòu)成了電流采樣、過流保護、壓力調(diào)節(jié)等電路,利用CPLD實現(xiàn)無刷直流電機的轉(zhuǎn)子位置信號的邏輯換相
2021-05-12 06:44:08
本文設(shè)計的系統(tǒng)采用PLX公司生產(chǎn)的CPCI協(xié)議轉(zhuǎn)換芯片PCI9054,通過Verilog HDL語言在FPGA中產(chǎn)生相應(yīng)的控制信號,完成對數(shù)據(jù)的快速讀寫,從而實現(xiàn)了與CPCI總線的高速數(shù)據(jù)通信。
2019-08-27 08:24:41
有償找一位精通CPLD和DSP的高手,需要教的內(nèi)容為:在CPLD中用Verilog語言編寫增量式編碼器信號的鑒相細(xì)分、計數(shù)功能,以及CPLD與DSP之間進行數(shù)據(jù)傳輸通信、DSP中編寫相關(guān)算法以及
2013-07-26 20:49:22
本文首先介紹了并聯(lián)型APF的系統(tǒng)結(jié)構(gòu)和工作原理,然后討論了基于DSP+CPLD的全數(shù)字化控制系統(tǒng)的實現(xiàn)方案,并對該控制系統(tǒng)的硬件電路和軟件系統(tǒng)設(shè)計進行了研究,最后給出了實驗波形,驗證了控制策略的有效性。
2021-04-22 06:16:02
另外,在DSP系統(tǒng)中為什么要使用CPLD?有大俠指導(dǎo)嗎?
2019-07-05 03:42:00
本帖最后由 一只耳朵怪 于 2018-6-25 11:01 編輯
你好!我目前正在實現(xiàn)6657DSP 評估板與xilinx kintex7 FPGA之間的PCIE連接,其中DSP作為Root
2018-06-25 05:14:40
及游戲桿接口、CD音頻連接器等m。根據(jù)實際需要,只需了解聲卡與ISA總線的接口信號及時序要求。要實現(xiàn)DSP對聲卡的直接操作,DSP系統(tǒng)必須提供上述ISA總線信號。DSP一般可提供數(shù)據(jù)信號線、地址信號線
2019-05-31 05:00:03
、CD音頻連接器等m。根據(jù)實際需要,只需了解聲卡與ISA總線的接口信號及時序要求。要實現(xiàn)DSP對聲卡的直接操作,DSP系統(tǒng)必須提供上述ISA總線信號。DSP一般可提供數(shù)據(jù)信號線、地址信號線、IO讀寫
2019-06-05 05:00:14
PLX9054數(shù)據(jù)手冊
2006-03-25 15:55:25
190 PLX9054使用資料
2006-03-25 15:56:54
256 PLX9054使用資料
2006-03-26 14:06:20
9 PCI9054 p
2008-10-13 11:13:17
682 用ALTERA 公司MAX7000 系列CPLD 芯片實現(xiàn)單片機與PC104 ISA 總線接口之間的并行通信,給出系統(tǒng)設(shè)計方法及程序源代碼。包括通信軟件和AHDL 設(shè)計部分。
2009-04-14 17:36:07
29 結(jié)合繼電保護測試裝置的研制體會,介紹基于DSP 的CPLD 多方案現(xiàn)場可編程配置方法,給出硬件的配置連接、CPLD 配置數(shù)據(jù)的獲取與存儲方法和CPLD 在DSP 控制下的被動串行配置過程。設(shè)
2009-04-15 08:50:55
29 用ALTERA 公司MAX7000 系列CPLD 芯片實現(xiàn)單片機與PC104 ISA 總線接口之間的并行通信,給出系統(tǒng)設(shè)計方法及程序源代碼。包括通信軟件和AHDL 設(shè)計部分。
2009-05-14 13:24:39
16 結(jié)合繼電保護測試裝置的研制體會,介紹基于DSP 的CPLD 多方案現(xiàn)場可編程配置方法,給出硬件的配置連接、CPLD 配置數(shù)據(jù)的獲取與存儲方法和CPLD 在DSP 控制下的被動串行配置過程。設(shè)
2009-05-18 14:33:24
16 設(shè)計了利用TMS320LF2407A 與EPM3032A 控制的ADS7805 多通道采集系統(tǒng)的邏輯結(jié)構(gòu),介紹了系統(tǒng)的工作原理,詳細(xì)描述了ADS7805、DSP 及CPLD 之間接口的硬件與軟件設(shè)計。關(guān)鍵詞 DSP;CPLD
2009-06-18 08:14:30
59 針對柔性化制造的要求,構(gòu)建了以DSP+CPLD為基礎(chǔ)的數(shù)控系統(tǒng)平臺。該平臺集成度高、穩(wěn)定性強,能實現(xiàn)生產(chǎn)過程的高速度、高精度要求,實現(xiàn)了基于CPLD的可重構(gòu)設(shè)計,提高了系
2009-06-18 09:58:25
23 基于CPLD 和DSP 設(shè)計了線陣CCD 檢測系統(tǒng),CCD 的時序驅(qū)動由CPLD 實現(xiàn),經(jīng)過運放后的視頻信號由TMS320F2812 進行采集和處理,此檢測系統(tǒng)已成功應(yīng)用于醫(yī)藥包裝行業(yè)的數(shù)粒機系統(tǒng),能夠可
2009-08-13 14:53:46
22 介紹了采用CPLD 實現(xiàn)DSP 芯片TMS320C6713 和背板VME 總線之間高速數(shù)據(jù)傳輸?shù)南到y(tǒng)設(shè)計方法。設(shè)計中采用VHDL 語言對CPLD 進行編程。同時由于CPLD 的現(xiàn)場可編程特性,增強了整個系統(tǒng)
2009-08-15 08:39:23
51 簡述了SPI總線協(xié)議工作時序和配置要求,通過一個成功的實例詳細(xì)介紹了使用SPI總線實現(xiàn)DSP與MCU之間的高速通信方法,并參考實例給出了SPI接口的硬件連接、初始化、以及傳輸
2009-11-27 15:10:35
58 本文介紹了一種基于DSP TMS320F2812和CPLD EPM7128SQC100的液晶模塊的設(shè)計與實現(xiàn)方法。將CPLD作為DSP與液晶模塊之間連接的橋梁,解決了快速處理器DSP與慢速外設(shè)液晶模塊的匹配問題,給
2010-01-20 14:48:15
54 PC機與DSP之間的并行通訊技術(shù)
摘要:對PC 機在EPP 模式下與C6000 系列DSP 的HPI 口之間進行的并行通訊進行了研究,提出了用EPP 協(xié)議和CPLD 實現(xiàn)DSP 與計算機并口
2010-04-07 14:37:06
35 針對柔性化制造的要求,構(gòu)建了以DSP+CPLD為基礎(chǔ)的數(shù)控系統(tǒng)平臺。該平臺集成度高、穩(wěn)定性強,能實現(xiàn)生產(chǎn)過程的高速度、高精度要求,實現(xiàn)了基于CPLD的可重構(gòu)設(shè)計,提高了系統(tǒng)的
2010-07-13 15:44:02
13 用可再配置FPGA實現(xiàn)DSP功能
2010-07-16 17:56:43
10 以max700系列為代表!介紹了CPLD在DSP系統(tǒng)中的應(yīng)用實例" 該方案具有一定的普遍適用性"
2010-07-19 17:05:21
39
PCI9054是PLX公司生產(chǎn)的橋接PCI總線與本地總線的接口器件。在PCI9054的結(jié)構(gòu)性能、數(shù)據(jù)傳輸模式及總線工作方式等特性的基礎(chǔ)上,給出以PCI9054作為接口器件的接口板的硬
2010-07-21 16:18:33
76 設(shè)計了一種基于DSP+CPLD構(gòu)架的電能質(zhì)量監(jiān)測裝置,該裝置利用CPLD產(chǎn)生DSP外圍器件的控制時序,丈中詳細(xì)介紹了CPLD對DSP外圍器件的邏輯接口設(shè)計,通過MAX+PLUSII對CPLD的控制時序進行
2010-08-26 16:06:20
31 摘要:提出了在嵌入式平臺上用CPLD實現(xiàn)實時圖像增強算法的解決方案,并加以實現(xiàn)。重點討論了經(jīng)過改進的圖像增強算法以及使用CPLD實現(xiàn)的具體方法,介紹了所采用的嵌入式
2006-03-11 12:44:08
977 
摘要:以Altera公司MAX700舊系列為代表,介紹了CPLD在DSP系統(tǒng)中的應(yīng)用實例。該方案具有一定的普遍適用性DSP的速度較快,要求譯碼的速度也必
2006-03-11 17:39:49
2397 
摘要:用ALTERA公司MAX7000系列CPLD芯片實現(xiàn)單片機與PC104 ISA總線接口之間的并行通信,給出系統(tǒng)設(shè)計方法及程序源代碼。包括通信軟件和AHDL設(shè)計部分。CPLD(Complex Programmable Logi
2006-05-26 21:52:11
1159 
PCI總線接口芯片PCI9054及其應(yīng)用PCI9054是PLX公司推出的一種PCI主模式橋芯片。本文主要介紹了它的特性、功能及應(yīng)用,說明了以PC
2008-10-09 11:18:03
8899 
基于DSP與CPLD的I2C總線接口的設(shè)計與實現(xiàn)
帶有I2C總線接口的器件可以十分方便地將一個或多個單片機及外圍器件組成單片機系統(tǒng)。盡管這種總線結(jié)構(gòu)沒有并行總線那
2009-03-28 15:07:47
1487 
【摘 要】 利用DSP和CPLD來設(shè)計寬帶信號源,將DSP軟件控制上的靈活性和CPLD硬件上的高速、高集成度和可編程性有機地結(jié)合起來,一方面使得信號源控制簡單、可靠,同時保證產(chǎn)生
2009-05-16 19:06:01
1382 
摘要:用ALTERA公司MAX7000系列CPLD芯片實現(xiàn)單片機與PC104 ISA總線接口之間的并行通信,給出系統(tǒng)設(shè)計方法及程序源代碼。包括通信軟件和AHDL設(shè)計部分。
關(guān)鍵詞:CPLD
2009-06-20 13:34:28
1360 
?摘 要:介紹了一種利用ALTERA公司的復(fù)雜可編程邏輯器件(CPLD)快速卷積法實現(xiàn)數(shù)字濾波器的設(shè)計??? 關(guān)鍵詞:CPLD 數(shù)字濾波器 信號處理
2009-06-20 14:23:56
1317 
基于DSP和CPLD的液晶模塊的設(shè)計
引言DSP芯片具有高速的信息處理能力、較好的系統(tǒng)支持、硬件配置強等優(yōu)良技術(shù)和較低的價格特性。嵌入式系統(tǒng)的實時性好、占用資
2010-01-21 10:31:13
1009 本文在硬件電路設(shè)計上采用DSP 芯片和外圍電路構(gòu)成速度捕獲電路,電機驅(qū)動控制器采用微控制芯片和外圍電路構(gòu)成了電流采樣、過流保護、壓力調(diào)節(jié)等電路,利用CPLD實現(xiàn)無刷直流電機
2010-07-09 11:06:50
1369 
PCI9054是PLX公司推出的一種PCI主模式橋芯片。本文主要介紹了它的特性、功能及應(yīng)用,說明了以PCI9054作為接口芯片,開發(fā)PCI總線擴展卡的硬件框架圖,最后給出一個簡單的實例。
2011-05-14 18:10:44
95 本文給出了DSP多SPI端口通信的設(shè)計與實現(xiàn)過程,討論了其中的關(guān)鍵技術(shù)問題。SPI多端口通信方法基于CPLD實現(xiàn),易移植,易于實現(xiàn)功能擴展,可廣泛應(yīng)用于各種采用SPI通信方式的自動化裝
2011-05-30 11:22:22
4672 
本文的設(shè)計師基于DSP和CPLD搭建的智能IED(Intelligent Electronic Device,智能電力監(jiān)測裝置)可以同時采集多路信號,并通過FFT算法得到電網(wǎng)運行的關(guān)鍵數(shù)據(jù)
2011-07-02 11:15:58
1744 
基于DSP_CPLD的開關(guān)磁阻電機的控制器設(shè)計,有興趣的同學(xué)可以下載學(xué)習(xí)
2016-04-26 17:53:46
39 用CPLD實現(xiàn)FIR數(shù)字濾波器的設(shè)計,下來看看
2017-01-10 21:35:20
15 用CPLD實現(xiàn)FIR數(shù)字濾波器,好資料,下來看看
2017-01-10 21:35:20
24 基于CPLD的SGPIO總線實現(xiàn)及應(yīng)用
2017-01-24 16:00:51
78 本文實現(xiàn)了一種基于CPLD控制的視頻采集模塊。CPLD主要通過視頻A/D的輸出狀態(tài)信號以及TMS320C6x DSP的相應(yīng)輸出控制信號生成FIFO的控制信號,實現(xiàn)視頻數(shù)據(jù)流的傳輸通路。這種純硬件實現(xiàn)
2017-10-13 09:19:05
2 基于DSP_CPLD的四電動舵機伺服控制器設(shè)計
2017-10-20 08:24:04
4 設(shè)計了一種基于DSP+CPLD構(gòu)架的電能質(zhì)量監(jiān)測裝置,該裝置利用CPLD產(chǎn)生DSP外圍器件的控制時序,丈中詳細(xì)介紹了CPLD對DSP外圍器件的邏輯接口設(shè)計,通過MAX+PLUSII對CPLD的控制
2017-11-14 14:28:20
8 數(shù)字系統(tǒng)的設(shè)計人員擅長在其印制電路板上用FPGA和CPLD將各種處理器、存儲器和標(biāo)準(zhǔn)的功能元件粘合在一起來實現(xiàn)數(shù)字設(shè)計。除了這些數(shù)字功能之外,F(xiàn)PGA和CPLD還可以使用LVDS輸入、簡單的電阻電容(RC)電路和一些FPGA或CPLD的數(shù)字邏輯單元實現(xiàn)共模功能,從而構(gòu)建模數(shù)轉(zhuǎn)換器(ADC)。
2018-04-26 11:53:00
1765 
ARM,DSP,FPGA,CPLD,SOPC,SOC之間有什么區(qū)別和聯(lián)系 arm是一種嵌入式芯片,比單片機功能強,可以針對需要增加外設(shè)。類似于通用cpu,但是不包括桌面計算機。 DSP主要用來計算
2018-04-18 07:19:00
5560 SP I模式。USB與DSP接口實現(xiàn)MP3數(shù)據(jù)流與PC機之間的上傳與下載,存取MP3文件方便,存儲MP3文件的媒介選取大容量的存儲設(shè)備CF卡,系統(tǒng)選用可編程邏輯器件CPLD控制USB及CF卡的讀寫和片選。實驗證明該系統(tǒng)可以高質(zhì)量完成MP3解碼、播放。
2019-07-31 08:02:00
4082 CPLD是一種用戶可以根據(jù)自行需要而自己能夠設(shè)計構(gòu)造其邏輯功能的數(shù)字集成電路系統(tǒng),實現(xiàn)了硬件設(shè)計的軟件化。
2018-10-08 08:33:00
4060 電子發(fā)燒友網(wǎng)為你提供ADI(ti)AD9054AS相關(guān)產(chǎn)品參數(shù)、數(shù)據(jù)手冊,更有AD9054AS的引腳圖、接線圖、封裝手冊、中文資料、英文資料,AD9054AS真值表,AD9054AS管腳等資料,希望可以幫助到廣大的電子工程師們。
2019-02-22 12:46:33
CPLD實現(xiàn)Watchdog 功能,通過對寄存器的操作,實現(xiàn)Watchdog各項功能。CPLD 內(nèi)部Watchdog 模塊邏輯框圖如下所示。
2019-06-12 15:59:33
14 TI公司的DSP用CCS開發(fā)平臺,編程語言一般是C語言;來ADI公司的源DSP用VDSP++開發(fā)平臺,一般也是用C語言。當(dāng)然兩個公司百都有不同型號的DSP,但開發(fā)平臺是一樣的,下度載個版本較高的,各種型號都支持。
2020-04-08 15:15:32
29451 
PCI總線是一種不依附于某個具體處理器的局部總線。從結(jié)構(gòu)上看,PCI是在CPU和原來的系統(tǒng)總線之間插入的一級總線,具體由一個橋接電路實現(xiàn)對這一層的管理,并實現(xiàn)上下之間的接口以協(xié)調(diào)數(shù)據(jù)的傳送。管理器提供了信號緩沖,使之能支持10種外設(shè),并在高時鐘頻率下保持高性能。
2020-04-12 11:30:34
4710 
利用多通道緩沖串口McBSPO實現(xiàn)了TMS320VC5509 DSP與外部串行Flash之間的SPI通訊。完成了用DSP控制Flash進行在線系統(tǒng)編程。有效地降低了系統(tǒng)設(shè)計的復(fù)雜性,節(jié)省了空間。重點
2020-08-27 14:30:52
20 高速A/D采集技術(shù)已在許多領(lǐng)域得到愈來愈廣泛的應(yīng)用,本文將詳細(xì)論述采用CPLD技術(shù)來實現(xiàn)120MHz高速A/D采集卡的設(shè)計方法,該采集卡具有包括負(fù)延遲觸發(fā)在內(nèi)的多種觸發(fā)方式,采用CPLD復(fù)雜
2020-11-12 10:19:00
3020 EE-86:SHARC 2106x DSP與PLX 9080 PCI橋芯片的接口
2021-05-19 18:08:09
5 基于McBSP實現(xiàn)DSP與串行Flash之間的接口通訊(android嵌入式開發(fā)教程)-該文檔為基于McBSP實現(xiàn)DSP與串行Flash之間的接口通訊總結(jié)文檔,是一份很不錯的參考資料,具有較高參考價值,感興趣的可以下載看看………………
2021-08-04 11:12:54
10 基于DSP+CPLD的低壓斷路器群組控制.pdf
2022-02-07 11:18:31
4 電子發(fā)燒友網(wǎng)站提供《一種通用基于CPLD實現(xiàn)的CAN接口連接設(shè)計.pdf》資料免費下載
2023-10-27 11:29:01
1 電子發(fā)燒友網(wǎng)站提供《EE-86:將SHARC 2106x DSP與PLX 9080 PCI橋接芯片連接.pdf》資料免費下載
2025-01-08 14:42:08
0
評論