本文針對高速數(shù)據(jù)傳輸需求,根據(jù)USB2.0的協(xié)議規(guī)范,利用VHDL語言實現(xiàn)符合該協(xié)議的功能控制器,在視頻壓解系統(tǒng)中使數(shù)據(jù)在PC與外設(shè)之間高速傳輸。
2010-10-28 15:44:03
1499 
利用可編程器件CPLD/FPGA實現(xiàn)VGA彩色顯示控制器在工業(yè)現(xiàn)場中有許多實際應(yīng)用。以硬件描述語言VHDL對可編程器件進行功能模塊設(shè)計、仿真綜合,可實現(xiàn)VGA顯示控制器顯示各種圖形、圖像、文字,并實現(xiàn)了動畫效果。
2020-08-30 12:03:59
1518 
FPGA 加三移位法,有人用vhdl 語言寫過嗎
2019-03-20 15:59:05
VHDL 主要用于描述數(shù)字系統(tǒng)的結(jié)構(gòu)、行為、功能和接口。除了含有許多具有硬件特征的語句外,VHDL 在語言形式、描述風(fēng)格和句法上與一般的計算機高級語言十分相似。VHDL 的程序結(jié)構(gòu)特點是將一項
2018-09-07 09:04:45
用VHDL語言編寫的基于FPGA的波形發(fā)生器,使用了QuartusII程序??梢栽?602液晶顯示器上顯示目前的波形種類。產(chǎn)生的波形分別是正弦波,三角波,鋸齒波和方波。
2019-08-10 08:55:34
,死區(qū)時間可預(yù)置,并具有閉環(huán)調(diào)節(jié)功能等特點。整個電路通過FPGA芯片實現(xiàn),采用硬件描述語言(VHDL)與原理圖輸入相結(jié)合的方法,完成了整個功能模塊的設(shè)計,使得控制系統(tǒng)更加簡單可靠。對所設(shè)計的控制器進行了
2019-06-21 07:53:14
用vhdl語言做步進電機的控制器。應(yīng)該如何入手呢?看了很多資料,各有各的思路,越看越混亂,要分成幾個模塊去做呢? 求大神帶!
2016-04-27 10:21:33
成為描述、驗證和設(shè)計數(shù)字系統(tǒng)中最重要的標準語言之一。由于VHDL在語法和風(fēng)格上類似于高級編程語言,可讀性好,描述能力強,設(shè)計方法靈活,可移植性強,因此它已成為廣大EDA工程師的首選。目前,使用VHDL
2019-06-18 07:45:03
的仿真,RTL視圖查看,管腳的分配,硬件的配置等。整個過程全部用VHDL語言講解,從VHDL語言庫的調(diào)用,實體的描述,結(jié)構(gòu)體的描述,進程和函數(shù)的應(yīng)用。一步一步的講解設(shè)計過程中的每個語句和注意事項,同時
2009-02-07 11:34:24
本文介紹應(yīng)用美國ALTERA公司的MAX+PLUSⅡ平臺,使用VHDL硬件描述語言實現(xiàn)的十六路彩燈控制系統(tǒng)。
2021-04-19 07:43:57
通過對傳統(tǒng)MCS-51單片機指令時序和體系結(jié)構(gòu)的分析,使用VHDL語言采用自頂向下的設(shè)計方法重新設(shè)計了一個高效的微控制器內(nèi)核。
2021-04-13 06:10:59
VHDL(Very High Speed Integrated Circuit Hardware Description Language)是IEEE工業(yè)標準硬件描述語言,是隨著可編程邏輯器件
2019-08-28 08:05:46
本文介紹一種使用硬件描述語言VHDL來實現(xiàn)基于Petri網(wǎng)的并行控制器的方法。首先使用Petri網(wǎng)對問題進行建模,并對模型進行分析和控制,獲得控制器的Petri網(wǎng)模型;然后用VHDL對Petri網(wǎng)
2019-08-16 07:52:03
在語法和風(fēng)格上類似于高級編程語言,可讀性好,描述能力強,設(shè)計方法靈活,可移植性強,因此它已成為廣大EDA工程師的首選。目前,使用VHDL語言進行CPLD/FPGA設(shè)計開發(fā),Altera和Lattice
2019-08-08 07:08:00
本人小菜鳥,開始學(xué)FPGA的時候?qū)W的Verilog語言,后來因為課題組前期的工作都是VHDL就該學(xué)VHDL了。最近聽了幾個師兄的看法,說國內(nèi)用VHDL的已經(jīng)很少了,建議我還是堅持用Verilog,小菜現(xiàn)在好糾結(jié),請問到底應(yīng)該用哪種語言呢?望各位大神指點!
2015-07-08 10:07:56
求全彩LED顯示屏控制器的FPGA設(shè)計的VHDL代碼,不勝感激?。?!
2015-11-14 01:57:35
)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服了原有可編程器件門電路數(shù)有限的缺點。HDL硬件描述語言(HDL)是一種用來設(shè)計數(shù)字邏輯系統(tǒng)和描述數(shù)字電路的語言,常用的主要有VHDL、Verilog HDL、System Verilog 和 System C。VHDL是一種用于電路設(shè)計的高級
2021-12-22 07:39:43
、FPGA)的發(fā)展和硬件描述語言(HDL, Hardware Description Language)的出現(xiàn),軟、硬件設(shè)計之間的界限被打破,數(shù)字系統(tǒng)的硬件設(shè)計可以完全用軟件來實現(xiàn),只要掌握了HDL語言就可以
2008-09-11 15:47:23
VHDL硬件描述語言教學(xué):包括fpga講義,VHDL硬件描述語言基礎(chǔ),VHDL語言的層次化設(shè)計的教學(xué)幻燈片
2006-03-27 23:46:49
93
VHDL的定義和功能VHDL的發(fā)展概況程序編程語言和硬件描述語言的對比引入硬件描述語言對系統(tǒng)進
2008-09-03 12:58:41
39
全面地介紹了VHDL硬件描述語言的基本知識和利用VHDL進行數(shù)字電路系統(tǒng)設(shè)計的方法。全書共分13章:第1-6
2008-09-11 15:45:27
1339 [學(xué)習(xí)要求] 掌握VHDL硬件描述語言的基本語法和源文件的結(jié)構(gòu),學(xué)會用VHDL硬件描述語言設(shè)計典型數(shù)字邏輯電路。[重點與難點]重點:VHDL語言的程序結(jié)構(gòu);VHDL語言的數(shù)據(jù)類型及數(shù)
2009-03-18 20:02:35
47 直流步進電機控制器實例(VHDL源代碼):步進電機控制器.vhd,直流電機控制器.vhd
2009-05-27 08:51:54
63 傳統(tǒng)交通燈控制器多數(shù)由單片機或PLC 實現(xiàn)。本論文介紹一種用FPGA 實現(xiàn)交通燈控制器的設(shè)計方法。關(guān)鍵詞:FPGA; VHDL; MAXPLUSll; 交通燈控制器Abstract:Traffic light controller is usually
2009-06-12 11:12:52
90 基本數(shù)學(xué)運算庫 包括各種用VHDL語言描述的基本數(shù)學(xué)運算單元
VHDL Library of Arithmetic Units, Version 1.0===============================
Installation:
1) Unpack the appropriate tar
2009-06-14 09:25:14
45 VHDL語言概述:本章主要內(nèi)容:硬件描述語言(HDL)VHDL語言的特點VHDL語言的開發(fā)流程
1.1 1.1 硬件描述語言( 硬件描述語言(HDL HDL)H
2009-08-09 23:13:20
47 VHDL語言描述數(shù)字系統(tǒng):本章介紹用 VHDL 描述硬件電路的一些基本手段和基本方法。 VHDL 語言是美國國防部在 20 世紀 80 年代初為實現(xiàn)其高速集成電路計劃(VHSIC)而提出的
2009-09-01 09:02:40
37 通過模糊自整定PID 控制器的設(shè)計,本文提出了一種基于VHDL 描述、DSP Builder 和Modelsim 混合仿真、FPGA實現(xiàn)的智能控制器設(shè)計及測試新方法。首先,通過MATLAB 仿真,得出智能控制器的結(jié)
2009-09-04 09:34:11
17 VHDL硬件描述語言與數(shù)字邏輯電路設(shè)計:本書系統(tǒng)地介紹了一種硬件描述語言,即VHDL語言設(shè)計數(shù)字邏輯電路和數(shù)字系統(tǒng)的新方法。這是電子電路設(shè)計方法上一次革命性的變化,也是邁
2010-02-06 16:55:22
363 摘要:VHDL設(shè)計技術(shù)是引起數(shù)字系統(tǒng)設(shè)計方式發(fā)生突破性變革的技術(shù)。本文論述了使用VHDL設(shè)計十六路彩燈控制器的過程。VHDL為設(shè)計提供了更大的靈活性,使程序具有更高的通用性,
2010-05-23 09:36:11
143 實驗?zāi)康?
1、 熟悉用硬件描述語言(VHDL)設(shè)計一般狀態(tài)機所包含的幾個基本部分;2、 掌握用硬件描述語言(VHDL)設(shè)計Moore型和Mealy型有限狀態(tài)機的方法;3、 了解狀態(tài)
2010-09-03 09:48:17
0 介紹基于VHDL的微型打印機控制器的設(shè)計。論述了微型打印機的基本原理,以及實現(xiàn)控制器的VHDL語言設(shè)計。打印機的數(shù)據(jù)來自系統(tǒng)中的存儲模塊,根據(jù)需要控制打印。該微型打印機控
2010-12-23 16:44:19
60 用VHDL語言實現(xiàn)3分頻電路
標簽/分類:
眾所周知,分頻器是FPGA設(shè)計中使用頻率非常高的基本設(shè)計之一,盡管在目前大部分設(shè)計中,廣泛使用芯片廠家集成的鎖相
2007-08-21 15:28:16
5980 實驗六、VHDL的基本描述語句設(shè)計一? 實驗?zāi)康?掌握VHDL語言的基本結(jié)構(gòu)及設(shè)計的輸入方法。2掌握VHDL語言的基本描述語句的使用方法。二? 實驗設(shè)備
2009-03-13 19:23:57
2351 【摘 要】 通過設(shè)計實例詳細介紹了用VHDL(VHSIC Hardware DescriptionLanguage)語言開發(fā)FPGA/CPLD的方法,以及與電路圖輸入和其它HDL語言相比,使用VHDL語言的優(yōu)越性。
2009-05-10 19:47:30
1437 
摘要:介紹了一種用VHDL設(shè)計USB2.0功能控制器的方法,詳術(shù)了其原理和設(shè)計思想,并在FPGA上予以實現(xiàn)。
關(guān)鍵詞:USB VHDL FPGA
在視
2009-06-20 13:26:46
1910 
摘要:介紹了基于FPGA的圖形式LCD&VGA控制器的設(shè)計,詳細討論了用VHDL設(shè)計行場掃描時序的方法,這種設(shè)計方法稍作改動便可產(chǎn)生任意行場掃描時序,具有很好的可重用性。
2009-06-20 13:28:05
1686 
摘要: 介紹用FPGA設(shè)計實現(xiàn)MIL-STD1553B部接口中的曼徹斯特碼編解碼器。該設(shè)計采用VHDL硬件描述語言編程,并且專門的綜合工具Synplify對設(shè)計進行綜合、優(yōu)化,在MA
2011-04-19 21:38:56
1940 
基于VHDL語言的智能撥號報警器的設(shè)計
介紹了以EDA技術(shù)作為開發(fā)手段的智能撥號報警系統(tǒng)的實現(xiàn)。本系統(tǒng)基于VHDL語言,采用FPGA作為控制核心,實現(xiàn)了遠程防盜報警。該
2009-10-12 19:08:43
1509 
采用CPLD/FPGA的VHDL語言電路優(yōu)化原理設(shè)計
VHDL(Very High Speed Integrated Circuit Hardware Description Language)是IEEE工業(yè)標準硬件描述語言,是隨著可編程邏輯器件(PLD)的發(fā)展而發(fā)展起
2010-03-19 11:38:02
2834 
本設(shè)計是一種基于FPGA(現(xiàn)場可編程門陣列)的液晶顯示控制器。與集成電路控制器相比,FPGA更加靈活,可以針對小同的液晶顯示模塊更改時序信號和顯示數(shù)據(jù)。FPGA的集成度、復(fù)雜度和
2010-07-02 11:14:05
1406 
本文介紹了用硬件描述語言 VHDL 設(shè)計顯示屏控制電路的方法,此方法設(shè)計的控制電路達到了簡化系統(tǒng)總體結(jié)構(gòu)、擴大應(yīng)用范圍,并易于編制控制程序的目的。
2011-07-13 17:50:44
161 文章對適用DDR2 SDRAM控制器的結(jié)構(gòu)、接口和時序進行了深入研究與分析,總結(jié)出一些控制器的關(guān)鍵技術(shù)特性,然后采用了自頂向下(TOP-IX)WN)的設(shè)計方法,用Verilog硬件描述語言實現(xiàn)控制器,
2011-09-01 16:36:29
174 本文提出一種新穎的解決方案:利用80C186XL的時序特征,采用CPLD技術(shù),并使用VHDL語言設(shè)計實現(xiàn)DRAM控制器。
2012-02-02 11:29:58
1863 
VHDL(Very High Speed Integrated CIRCUITHARDWARE DESCRIPTION Language)是IEEE工業(yè)標準硬件描述語言,是隨著可編程邏輯器件(PLD)的發(fā)展而發(fā)展起來的。
2012-03-02 09:16:05
4599 
用 VHDL /VerilogHD語言開發(fā)PLD/ FPGA 的完整流程為: 1.文本編輯:用任何文本編輯器都可以進行,也可以用專用的HDL編輯環(huán)境。通常VHDL文件保存為.vhd文件,Verilog文件保存為.v文件 2.功能仿真
2012-05-21 12:58:06
1687 應(yīng)用VHDL語言設(shè)計數(shù)字系統(tǒng),大部分設(shè)計工作可在計算機上完成,從而縮短系統(tǒng)開發(fā)時間,提高工作效率。下面介紹基于VHDL設(shè)計交通燈控制器的一種方案,并給出源程序和仿真結(jié)果。
2012-05-22 16:33:30
6271 
通過對LCD1602/LCD12864顯示模塊控制時序和指令集的對比分析,利用Verilog HDL描述語言完成了多功能LCD顯示控制模塊的IP核設(shè)計.所設(shè)計的LCD顯示控制器具有很好的可移植性,只需通過端口
2013-01-08 18:17:03
192 介紹了一種基于FPGA的多軸控制器,控制器主要由ARM7(LPC2214)和FPGA(EP2C5T144C8)及其外圍電路組成,用于同時控制多路電機的運動。利用Verilog HDL 硬件描述語言在FPGA中實現(xiàn)了電機控制邏
2013-04-27 16:23:11
82 vhdl語言,第二章介紹。關(guān)于數(shù)字系統(tǒng)設(shè)計方面的知識。
2016-01-18 14:41:55
0 硬件描述語言VHDL簡介,好東西,喜歡的朋友可以下載來學(xué)習(xí)。
2016-02-19 17:19:50
0 Xilinx FPGA工程例子源碼:DDR SDRAM控制器參考設(shè)計VHDL代碼
2016-06-07 11:44:14
19 Xilinx FPGA工程例子源碼:FM收音機的解碼及控制器VHDL語言實現(xiàn)
2016-06-07 14:13:43
11 Xilinx FPGA工程例子源碼:USB接口控制器參考設(shè)計VHDL代碼(Xilinx)
2016-06-07 14:54:57
21 Xilinx FPGA工程例子源碼:基于XILINX的XC3系列FPGA的VGA控制器的VHDL源程序
2016-06-07 15:07:45
12 VHDL語言編程學(xué)習(xí)之VHDL硬件描述語言
2016-09-01 15:27:27
0 VHDL語言編程學(xué)習(xí)Verilog硬件描述語言
2016-09-01 15:27:27
0 硬件描述語言VHDL的學(xué)習(xí)文檔,詳細的介紹了VHDL
2016-09-02 17:00:53
12 VHDL硬件描述語言與數(shù)字邏輯電路設(shè)計,感興趣的小伙伴們可以瞧一瞧。
2016-11-10 14:20:34
0 基于VHDL的SDRAM控制器的實現(xiàn)
2017-01-22 13:43:27
12 為改變采用CPU 控制矩陣鍵盤導(dǎo)致CPU 資源利用下降及引腳不足的現(xiàn)狀,介紹了一種基于FPGA 的矩陣鍵盤控制器的開發(fā)。在ISE13.4 開發(fā)環(huán)境下,采用VHDL 硬件語言開發(fā)了一種能有效防止機械式
2017-11-18 11:45:46
5553 CCD驅(qū)動 電路的實現(xiàn)是CCD應(yīng)用技術(shù)的關(guān)鍵問題。以往大多是采用普通數(shù)字芯片實現(xiàn)驅(qū)動電路,CCD外圍電路復(fù)雜,為了克服以上方法的缺點,利用VHDL硬件描述語言.運用FPGA技術(shù)完成驅(qū)動時序電路的實現(xiàn)
2017-11-24 18:55:51
2079 
通過對LCD1602/LCD12864顯示模塊控制時序和指令集的對比分析,利用Verilog HDL描述語言完成了多功能LCD顯示控制模塊的IP核設(shè)計.所設(shè)計的LCD顯示控制器具有很好的可移植性
2017-12-01 17:17:37
35 在小規(guī)模數(shù)字集成電路就要淘汰的今天,作為一個電類專業(yè)的畢業(yè)生應(yīng)該熟悉VHDL語言和CPLD、FPGA器件的設(shè)計,閻石教授新編寫的教材也加入了VHDL語言方面的內(nèi)容,可見使用VHDL語言將數(shù)字系統(tǒng)集成
2017-12-05 09:00:31
20 1987年, VHDL被正式確定為IEEE 1076標準。 VHDL是一種強類型語言, 具有豐富的表達能力, 可使各種復(fù)雜度(系統(tǒng)級、 電路板級、 芯片級、 門級)的電路網(wǎng)絡(luò)在同一抽象程度上被描述
2018-03-30 11:20:15
9 VHDL語言是一種在EDA設(shè)計中廣泛流行的硬件描述語言,主要用于描述數(shù)字系統(tǒng)的結(jié)構(gòu)、行為、功能和接口。除了含有許多具有硬件特征的語句外,VHDL語言的句法、語言形式和描述風(fēng)格十分類似于一般的計算機高級語言,是目前硬件描述語言中應(yīng)用最為廣泛的一種。
2018-03-30 16:04:27
21 本文檔給出了利用VHDL控制發(fā)光二極管,該顯示控制器具有三線串行接口、多種工作模式;可以最多控制8位7段LED數(shù)碼管的顯示或者64個單獨的發(fā)光二極管;利用數(shù)控脈寬調(diào)制電路實現(xiàn)32級灰度控制。用VHDL描述了整個設(shè)計。
2018-04-10 15:18:39
4 本文介紹如何利用VHDL硬件描述語言設(shè)計一個具有年、月、日、星期、時、分、秒計時顯示功能,時間調(diào)整功能和整點報時功能的數(shù)字日歷。在QuartusⅡ開發(fā)環(huán)境下,采用自頂向下的設(shè)計方法,建立各個基本模塊
2019-04-23 08:25:00
5221 用VHDL語言設(shè)計交通燈控制系統(tǒng),并在MAX+PLUS II系統(tǒng)對FPGA/CPLD芯片進行下載,由于生成的是集成化的數(shù)字電路,沒有傳統(tǒng)設(shè)計中的接線問題,所以故障率低、可靠性高,而且體積小。體現(xiàn)了EDA技術(shù)在數(shù)字電路設(shè)計中的優(yōu)越性。
2018-11-05 17:36:05
23 本文檔的主要內(nèi)容詳細介紹的是VHDL硬件描述語言入門教程資料免費下載包括了:1. VHDL語言基礎(chǔ),2. VHDL基本結(jié)構(gòu),3. VHDL語句,4. 狀態(tài)機在VHDL中的實現(xiàn),5. 常用電路VHDL程序,6. VHDL仿真,7. VHDL綜合
2019-04-08 08:00:00
54 本文檔的主要內(nèi)容詳細介紹的是使用FPGA和VHDL語言進行的搶答器設(shè)計資料合集免費下載。
2019-06-03 08:00:00
19 基于FPGA設(shè)計 LCD顯示控制器 ,關(guān)鍵在于采用硬件描述語言設(shè)計有限狀態(tài)機(FSM)來控制LCD模塊的跳轉(zhuǎn),文獻中就是使用FSM實現(xiàn)了對LCD模塊的顯示控制,但是它們都是針對一種類型LCD模塊的某種顯示模式,不具有多模式的顯示控制能力。
2020-04-02 09:13:50
1686 VHDL是一種用來描述數(shù)字邏輯系統(tǒng)的“編程語言”。它通過對硬件行為的直接描述來實現(xiàn)對硬件的物理實現(xiàn),代表了當今硬件設(shè)計的發(fā)展方向。VHDL是為了滿足邏輯設(shè)計過程中的各種需求而設(shè)計的。
2020-04-23 15:51:03
3421 
什么是vhdl語言 VHDL 的英文全名是VHSIC Hardware Description Language(VHSIC硬件描述語言)。VHSIC是Very High Speed
2020-04-23 15:58:49
13146 利用 VHDL 硬件描述語言在 FPGA 中設(shè)計直流伺服電機控制器。其含 4 路 PWM 控制器,每個控制器均分配一個 ID,當?shù)刂肪€ Address 選中某個 ID 時,表明對該 PWM 控制器
2020-05-11 08:00:00
14 基于以上討論,可以看出ASIP+FPGA設(shè)計模式可以從很大程度上解決引言中提到的兩個難題。為了進行更深入的研究,我們對該設(shè)計模式進行了嘗試,用VHDL硬件描述語言在FPGA上實現(xiàn)了一個8位微處理器軟
2020-07-28 17:44:49
1009 
經(jīng)常看到不少人在論壇里發(fā)問,FPGA是不是用C語言開發(fā)的?國外有些公司專注于開發(fā)解決編譯器這方面問題,目的讓其能夠達到用C語言替代VHDL語言的目的,也開發(fā)出了一些支持用c語言對FPGA進行編程的開發(fā)工具。但在使用多的FPGA編程語言還是verilog和VHDL語言,一般不使用C語言進行編程。
2020-07-29 16:37:37
25360 本文檔的主要內(nèi)容詳細介紹的是使用VHDL描述一個讓6個數(shù)碼管同時顯示出來的控制器資料免費下載。
2020-08-26 18:28:41
18 本設(shè)計采用EDA技術(shù),以硬件描述語言VHDL為系統(tǒng)邏輯描述手段設(shè)計文件,在QUARTUSII工具軟件環(huán)境下, 采用自頂向下的設(shè)計方法, 由各個基本模塊共同構(gòu)建了一個基于FPGA的數(shù)字鐘。
2020-08-28 09:36:00
30 VHDL語言由于其其強大的行為描述能力及與硬件行為無關(guān)的特性,被廣泛的用于數(shù)字系統(tǒng)設(shè)計,實現(xiàn)了硬件電路設(shè)計的軟件化,成為實現(xiàn)Petri網(wǎng)邏輯控制器的有力的工具。用VHDL語言進行數(shù)字電路設(shè)計的很大
2020-09-22 20:46:51
1259 
,解析模塊及其內(nèi)部的CRC碼生成,檢驗?zāi)K的方法。在FPGA內(nèi)部采用硬件描述語言(HDL)并行設(shè)計多通道的高級數(shù)據(jù)鏈路控制(HDLC)協(xié)議控制器,該協(xié)議控制器有效利用FPGA的片內(nèi)硬件資源,實現(xiàn)了并行解析和生成多通道的HDLC協(xié)議報文,提高了數(shù)據(jù)通信系統(tǒng)中的多通道
2020-11-04 18:04:10
15 提高了控制器的控制效果、運算速度和可靠性。使用該方法, 設(shè)計者不必十分了解 FPGA (可編程邏輯門陣列) 和VHDL (硬件描述語言) , 在Matlab中便可設(shè)計出需要的伺服控制器。
2020-11-30 14:02:00
3077 
以FPGA為平臺,設(shè)計了采用SPI接口的SD卡控制器。整體設(shè)計用Verilog HDL硬件描述語言實現(xiàn),同時采用數(shù)據(jù)緩存(First In First Out,F(xiàn)IFO)技術(shù)解決實際應(yīng)用中的時序
2020-12-22 17:07:18
2 本文檔的主要內(nèi)容詳細介紹的是使用VHDL硬件描述語言實現(xiàn)基帶碼發(fā)生器的程序設(shè)計與仿真免費下載。
2021-01-20 13:44:16
16 本文檔的主要內(nèi)容詳細介紹的是硬件描述語言VHDL及其應(yīng)用的詳細說明。
2021-01-21 16:02:11
21 本文檔的主要內(nèi)容詳細介紹的是VHDL的硬件描述語言基礎(chǔ)詳細資料說明包括了:簡介,基本結(jié)構(gòu),基本數(shù)據(jù)類型,設(shè)計組合電路,設(shè)計時序電路,設(shè)計狀態(tài)機,大規(guī)模電路的層次化設(shè)計,F(xiàn)unction and Procedure
2021-01-21 17:03:16
18 本文檔的主要內(nèi)容詳細介紹的是VHDL硬件描述語言的學(xué)習(xí)課件免費下載包括了:VHDL概述,VHDL數(shù)據(jù)類型與數(shù)據(jù)對象,VHDL命令語句
2021-01-22 08:00:00
5 依據(jù)VGA顯示原理。利用VHDL作為設(shè)計語言.設(shè)計了一種基于現(xiàn)場可編程器件FPGA的VGA多圖像控制器,并在硬件平臺上實現(xiàn)設(shè)計目標。與傳統(tǒng)的設(shè)計相比,增加了圖像模式的選擇,便于嵌入式系統(tǒng)應(yīng)用擴展。使用FPGA代替VGA的專用顯示芯片,可以提高數(shù)據(jù)處理速度,節(jié)約硬件成本。
2021-01-29 15:27:51
21 vhdl描述半加器
2023-02-24 11:08:31
0 電子發(fā)燒友網(wǎng)站提供《基于VHDL的洗衣機控制器的設(shè)計.pdf》資料免費下載
2023-11-07 10:28:58
2 FPGA芯片主要使用的編程語言包括Verilog HDL和VHDL。這兩種語言都是硬件描述語言,用于描述數(shù)字系統(tǒng)的結(jié)構(gòu)和行為。
2024-03-14 16:07:38
2694 fpga用的是什么編程語言 FPGA(現(xiàn)場可編程邏輯門陣列)主要使用的編程語言是硬件描述語言(HDL)。在眾多的HDL中,Verilog HDL和VHDL是最常用的兩種。 Verilog HDL
2024-03-14 17:09:32
5027 FPGA(現(xiàn)場可編程門陣列)的編程主要使用硬件描述語言(HDL),其中最常用的是Verilog HDL和VHDL。
2024-03-14 18:17:17
4017 FPGA(現(xiàn)場可編程門陣列)的通用語言主要是指用于描述FPGA內(nèi)部邏輯結(jié)構(gòu)和行為的硬件描述語言。目前,Verilog HDL和VHDL是兩種最為廣泛使用的FPGA編程語言。
2024-03-15 14:36:34
1313 功能,從而實現(xiàn)對數(shù)字電路的高效定制。FPGA語言主要包括VHDL(VHSIC Hardware Description Language)和Verilog等,這些語言具有強大的描述能力,能夠精確地定義硬件的每一個細節(jié),從而實現(xiàn)復(fù)雜的數(shù)字系統(tǒng)設(shè)計。
2024-03-15 14:50:26
1909
評論